SU1283955A1 - Generator of single pulses - Google Patents

Generator of single pulses Download PDF

Info

Publication number
SU1283955A1
SU1283955A1 SU853931980A SU3931980A SU1283955A1 SU 1283955 A1 SU1283955 A1 SU 1283955A1 SU 853931980 A SU853931980 A SU 853931980A SU 3931980 A SU3931980 A SU 3931980A SU 1283955 A1 SU1283955 A1 SU 1283955A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
flip
flop
Prior art date
Application number
SU853931980A
Other languages
Russian (ru)
Inventor
Владимир Иванович Дудоров
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU853931980A priority Critical patent/SU1283955A1/en
Application granted granted Critical
Publication of SU1283955A1 publication Critical patent/SU1283955A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретени  повышение надежности работы. Поставленна  цель достигаетс  тем, что в устройство введен элемент ИЛИ 5.Кроме того, устройство содержит первый RS-триггер 1, второй 1К-триггер 2, третий RS-триггер 3, элемент И 4 Введение указанного элемента и соответствующих функциональных св зей позвол ет повысить надежность работы устройства. При воздействии входного сигнала любой длительности,произвольно измен ющегос  во времени, и многократном его повторении на выходе устройства вьщел етс  одиночньлй импульс длительностью в один такт. 1 ил.The invention relates to a pulse technique and can be used in automation and computing devices. The purpose of the invention is increased reliability. The goal is achieved by introducing an element OR5 into the device. In addition, the device contains the first RS-flip-flop 1, the second 1K-flip-flop 2, the third RS-flip-flop 3, the AND 4 element Introducing the indicated element and the corresponding functional connections allows to increase reliability of the device. When exposed to an input signal of any duration, arbitrarily varying in time, and its repeated repetition, a single pulse with a duration of one cycle is output at the device output. 1 il.

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.The invention relates to a pulse technique and can be used in automation and computing devices.

Цель изобретени  - повышение надежности работы за счет получени  на выходе устройства импульса длительностью в один такт независимо от момента по влени  и длительности входного импульса и многократном его повторении.The purpose of the invention is to increase the reliability of operation by receiving at the output of the device a pulse of one cycle duration regardless of the instant of occurrence and the duration of the input pulse and its repeated repetition.

На чертеже представлена электрическа  функциональна  схема.The drawing shows an electrical functional scheme.

Формирователь одиночных импульсов содержит первый RS-триггер 1, второй 1К-тр1-:гг ер 2; третий КЗ-триггер 3, элемент И А, элемент 1 ШИ 5, первый вход которого соединен со входной шиной 6, второй вход - с пр мым выfOThe shaper of single pulses contains the first RS-trigger 1, the second 1K-tr1-: yr ep 2; the third short-circuit trigger 3, element AND A, element 1 of SHI 5, the first input of which is connected to the input bus 6, the second input - with direct output

и t5and t5

рый уровнем с пр мого выхода установит на входе элемента 5 уровень логической единицы, а уровнем с ин версного выхода через элемент 4 ус тановит в Нулевое состо ние тригге 1, который выходными уровн ми разр шит переключитьс  триггеру 2 в нулевое состо ние. По заднему фронту тактового импульса триггер 2 переключитс  в нулевое состо ние и снимает сигнал логической единицы с шины 8, при повторном воздейс вии входного импульса с шины 6 на шине 8 сигнал логической единицы о сутствует, т.е. переключени  триггера 1 не произойдет из-за блокиро ки входного импульса на элементе 5 сигналом единичного уровн  с пр мо го выхода триггера 3, котора  будеThe level from the direct output will set the logic unit level at the input of element 5, and the level from the reverse output through element 4 will set the Zero state to trigger 1, which by output levels will allow the trigger 2 to switch to the zero state. On the trailing edge of the clock pulse, trigger 2 switches to the zero state and removes the signal of the logical unit from bus 8, when the input pulse from the bus 6 re-exerts on bus 8, the signal of the logical unit is absent, i.e. Trigger 1 will not switch because of the blocking of the input pulse on element 5 by a single level signal from the direct output of trigger 3, which will

ходом третьего RS-триггера 3, выход- 20 производитьс  до поступлени  o6fVyfOthe third RS flip-flop 3, output-20 is performed before the arrival of o6fVyfO

t5t5

рый уровнем с пр мого выхода установит на входе элемента 5 уровень логической единицы, а уровнем с инверсного выхода через элемент 4 установит в Нулевое состо ние триггер 1, который выходными уровн ми разрешит переключитьс  триггеру 2 в нулевое состо ние. По заднему фронту тактового импульса триггер 2 переключитс  в нулевое состо ние и снимает сигнал логической единицы с шины 8, при повторном воздействии входного импульса с шины 6 на шине 8 сигнал логической единицы отсутствует , т.е. переключени  триггера 1 не произойдет из-за блокировки входного импульса на элементе 5 сигналом единичного уровн  с пр мого выхода триггера 3, котора  будетThe level from the direct output sets the level of the logical unit at the input of element 5, and the level from the inverse output through element 4 sets the trigger state 1 to the Zero state, which by output levels will allow the trigger 2 to switch to the zero state. On the trailing edge of the clock pulse, trigger 2 switches to the zero state and removes the signal of the logical unit from bus 8, and when the input pulse is repeated from bus 6 on bus 8, there is no signal of the logical unit, i.e. trigger 1 will not switch because of the blocking of the input pulse on element 5 by a single level signal from the direct output of trigger 3, which will be

20 производитьс  до поступлени  o6fVy20 produced before arrival o6fVy

с 5-входоь первого RS-трнггера 1 , пр мой вь5ход которого соединен с 1-В1;одом второго 1К--триггера 2, К- вход которого соединен с инверсным выходом iiepLioro RS-триггера 1, С- вход - с тиной тактовых импульсов 7, пр мой выход - с выходной шиной 8, инверсный выход с 3--входом третьего RS-триггера 3, которого соединен с R-входом BTOpoi o IK- триггера 2, с первым входом элемента И 4 и с ииной установки в исходное состо ние 9.From the 5th input of the first RS trngger 1, the direct output of which is connected to 1-B1; 7, direct output - with output bus 8, inverse output with 3 - input of the third RS-flip-flop 3, which is connected to the R-input of BTOpoi o IK-flip-flop 2, with the first input of the I 4 element and with the other set to the initial state 9.

Второй вход элемента И 4 соединенThe second input element And 4 is connected

с инверсным выходом третьего RS-триг- 35 ход - с К-входом второго 1К-триггера,with the inverse output of the third RS-trigger-35 move - with the K-input of the second 1K-flip-flop,

г ера 3; выход - с R-входом первого RS-триггер  1.Hera 3; output - with the R input of the first RS flip-flop 1.

Формирователь зэаботает следующим образом.The shaper does as follows.

В начальный момент времени импульсным сигналом с шины 9 все триггеры устанавливаютс  в нулевое положен sse и на второй вход элемента 5 поступает нулег-ой потенциал При пос- тунлении сигнала с шины 6 на выходе элемента 5 имеет место уровень ло гическо.го О, переключаюидай трргг- гер 15 который5 переключа сь, разрешит переключение триггера 2, при 50 этом по заднему фронту тактового им- цульса триггер 2 устанавливаетс  в единичное состо ние и формирует на шине 8 сигнал единичного уровн , а также переключает триггер 3, котоС-вход которого соединен с шиной тактовых импульсов, пр мой выход - с выходной шиной, инверсный выход - с S-входом третьего RS-триггера,элемент И, входную шину, о т л и ч а- ю ш, и и с   тем, что, с целью повьшени  надежности работы,в него введены шина установки нулевого состо ни , элемент ИЛИ, первый вход которого соединен с входной шиной, второй вход - с пр мьм выходом третьего RS-триггера, выход - с S-входом первого RS-триггера,R- вход которого соединен с выходом элемента И, первый вход которого соединен с шиной установки в нулевое состо ние и с R-входами второ- . го, третьего IK- и RS-триггеров, второй вход с инверсньм нькодом третьего RS TpHrrepa.At the initial time, the pulse signal from bus 9 all triggers are set to zero, sse is set, and the second input of element 5 receives a zero potential When a signal is sent from bus 6 at the output of element 5, logic level O occurs, switching to TRGG - ger 15 which 5 switches, enables switching of trigger 2, at 50 on the trailing edge of the clock pulse trigger 2 sets to one state and generates a unit level signal on bus 8, and also switches trigger 3, whose C input is connected tobus clock pulses, direct output - with output bus, inverse output - with S-input of the third RS-flip-flop, element I, input bus, about tl and h-w sh, and so that, in order to increase reliability of operation, the zero state bus, the OR element, whose first input is connected to the input bus, are entered, the second input is with the direct output of the third RS flip-flop, the output is with the S input of the first RS flip-flop, and R is the input connected to the output of the element I, the first input of which is connected to the bus of the installation in the zero state and to the R inputs of the second. first, third IK- and RS-flip-flops, the second input with the inverse nkodom third RS TpHrrepa.

л ющего сигнала на шину 9. Таким образом , при воздействии сигнала любой длительности, произвольно измен ющегос  по времени, и многократном его повторении на выходе устройства выделитс  только один импульс длительностью Б один такт.signal on the bus 9. Thus, when a signal of any duration, arbitrarily varying in time, is applied, and its repeated repetition, only one pulse B of one clock pulse is released at the output of the device.

30thirty

ФормулаFormula

изобретени the invention

Формирователь одиночных импульсов содержащий первый RS- Триггер, пр мой вькод которого соединен с 1-входом второго 1К-триггера, инверсный выС-вход которого соединен с шиной татовых импульсов, пр мой выход - с входной шиной, инверсный выход - с S-входом третьего RS-триггера,элемент И, входную шину, о т л и ч а- ю ш, и и с   тем, что, с целью повьшени  надежности работы,в него введены шина установки нулевого состо ни , элемент ИЛИ, первый вход которого соединен с входной шиной, второй вход - с пр мьм выходом третьего RS-триггера, выход - с S-входом первого RS-триггера,R- вход которого соединен с выходом элемента И, первый вход которого соединен с шиной установки в нулевое состо ние и с R-входами второ- го, третьего IK- и RS-триггеров, второй вход с инверсньм нькодом третьего RS TpHrrepa.A single pulse shaper containing the first RS-Trigger, the direct code of which is connected to the 1 input of the second 1K trigger, the inverse high input of which is connected to the bus of tat pulses, the direct output to the input bus, the inverse output to the S input of the third RS-flip-flop, element I, input bus, about tl and h aa w, and with the fact that, in order to increase reliability of operation, a zero state installation bus, an OR element, whose first input is connected to input bus, the second input - with direct output of the third RS-flip-flop, the output - with S-input of the first A second RS flip-flop, the R input of which is connected to the output of an I element, the first input of which is connected to the installation bus to the zero state and to the R inputs of the second, third IK and RS flip-flops, the second input with the third RS TpHrrepa.

Claims (1)

Формирователь одиночных импульсов^ содержащий первый RS-триггер, прямой выход' которого соединен с 1-входом второго IK-триггера, инверсный выход - с К-входом второго 1К-триггера, С-вход которого соединен с шиной тактовых импульсов, прямой выход - с выходной шиной, инверсный выход - с S-входом третьего RS-триггера,элемент И, входную шину, о т л и ч аю щ и й с я тем, что, с целью повышения надежности работы,в него введены шина установки нулевого состояния, элемент ИЛИ, первый вход которого соединен с входной шиной, второй ВХОД - С прямых! выходом третьего RS-триггера, выход с S-входом первого RS-триггера,Rвход которого соединен с выходом элемента И, первый вход которого соединен с шиной установки в нулевое состояние и с R-входами второ- . го, третьего IK- и RS-триггеров, второй вход - с инверсным выходом третьего RS-триггера.Single pulse shaper ^ containing the first RS-trigger, the direct output of which is connected to the 1-input of the second IK trigger, the inverse output - to the K-input of the second 1K-trigger, the C-input of which is connected to the clock bus, the direct output - output bus, inverse output - with the S-input of the third RS-flip-flop, element I, input bus, with the exception that in order to increase the reliability of operation, the zero-state bus is inserted into it, OR element, the first input of which is connected to the input bus, the second INPUT is direct! the output of the third RS-flip-flop, the output with the S-input of the first RS-flip-flop, the R input of which is connected to the output of the And element, the first input of which is connected to the zero bus and to the R-inputs of the second. th, third IK- and RS-flip-flops, the second input - with the inverse output of the third RS-flip-flop.
SU853931980A 1985-07-19 1985-07-19 Generator of single pulses SU1283955A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853931980A SU1283955A1 (en) 1985-07-19 1985-07-19 Generator of single pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853931980A SU1283955A1 (en) 1985-07-19 1985-07-19 Generator of single pulses

Publications (1)

Publication Number Publication Date
SU1283955A1 true SU1283955A1 (en) 1987-01-15

Family

ID=21190043

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853931980A SU1283955A1 (en) 1985-07-19 1985-07-19 Generator of single pulses

Country Status (1)

Country Link
SU (1) SU1283955A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент DD If 140866, кл. Н 03 К 5/00, 20.03.84. Авторское свидетельство СССР № 871318, кл. Н 03 К 5/01,17.10.78. *

Similar Documents

Publication Publication Date Title
KR840004837A (en) Wireless pager receiver
SU1283955A1 (en) Generator of single pulses
SU1451837A1 (en) Single-pulse generator
SU1471290A1 (en) Single pulse generator
SU1248063A1 (en) Pulse counter with number of states equal to 2 raised to the n-th power minus one
SU566311A2 (en) Pulse shaper
SU437203A1 (en) Pulse shaper
SU1653144A1 (en) Pulse driver
SU748832A1 (en) Single-pulse shaper
SU1345329A1 (en) Clutter protection device
SU879773A1 (en) Code converter
SU1569818A1 (en) Device for information input
RU1783614C (en) Code converter
SU1223353A1 (en) Multichannel transducer of single pulses
SU1034184A1 (en) Device for selecting channel
SU900422A1 (en) Pulse shaper
SU1246346A2 (en) Multivibrator
SU834860A1 (en) Triangular voltage generator
SU482814A1 (en) Shift register
SU1170608A1 (en) Pulse repetition frequency divider with variable countdown
SU1010708A1 (en) Overload protected voltage converter
SU1008894A1 (en) Pulse shaper
SU790193A1 (en) Pulse shaper
SU991593A1 (en) Single pulse shaper
SU1231590A1 (en) Pulse shaper