SU424303A1 - RESERVED PULSE GENERATOR - Google Patents
RESERVED PULSE GENERATORInfo
- Publication number
- SU424303A1 SU424303A1 SU1748611A SU1748611A SU424303A1 SU 424303 A1 SU424303 A1 SU 424303A1 SU 1748611 A SU1748611 A SU 1748611A SU 1748611 A SU1748611 A SU 1748611A SU 424303 A1 SU424303 A1 SU 424303A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse generator
- input
- generator
- output
- reserved
- Prior art date
Links
- 239000003112 inhibitor Substances 0.000 description 2
- 230000002401 inhibitory effect Effects 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Description
1one
Изобретение относитс к области радиотехники и может быть использовано в радиоэлектронных устройствах.The invention relates to the field of radio engineering and can be used in electronic devices.
Известен резервированный генератор импульсов , содержащий два генератора импульсов , интегрирующий каскад, вход которого подключен к одному из генераторов импульсов и к одному из входов элемента «ИЛИ.Known redundant pulse generator, containing two pulse generator, integrating cascade, the input of which is connected to one of the pulse generators and to one of the inputs of the element "OR.
С целью повышени надежности в предлагаемом устройстве выход второго генератора импульсов соединен с одним из входов дополнительно включенного двухвходового элемента занрета, второй вход которого подключен к выходу интегрирующего каскада, а выход дополнительного двухвходового элемента запрета соединен с другим входом элемента «ИЛИ.In order to increase reliability in the proposed device, the output of the second pulse generator is connected to one of the inputs of the additionally included two-input element, the second input of which is connected to the output of the integrating stage, and the output of the additional two-input prohibition element is connected to another input of the OR element.
На чертеже представлена схема резервированного генератора импульсов.The drawing shows a diagram of a redundant pulse generator.
Устройство состоит из двух идентичных генераторов 1 и 2, устройства коммутации 3, состо щего из интегрирующего каскада 4 и схемы запрета 5, схемы «ИЛИ 6 объединени генераторов и нагрузки 7.The device consists of two identical generators 1 and 2, a switching device 3 consisting of an integrating cascade 4 and a prohibition circuit 5, a circuit "OR 6 combining generators and a load 7.
Устройство работает следующим образом. В обычном состо нии генераторы с самовозбуждением генерируют и на выходе каждогоThe device works as follows. In the normal state, self-excited oscillators are also generated at the output of each
имеютс выходные импульсы. В интегрирующем каскаде при работе генератора 1 накапливаетс потенциал, который подаетс на схему запрета, импульсы с генератора 2 на иагрузку не поступают, а импульсы от генератора 1 проход т на нагрузку. В случае, когда в генераторе I колебани срываютс , накопление в интеграторе отсутствует, напр жение на схему запрета не поступает, а импульсы с генератора 2 поступают на нагрузку.there are output pulses. In the integrating cascade, when the generator 1 is in operation, the potential that is fed to the inhibitor circuit is accumulated, the pulses are not fed from the generator 2 to the load, and the pulses from the generator 1 are passed to the load. In the case when oscillations in the generator I fail, accumulation in the integrator is absent, the inhibitor circuit does not receive voltage, and pulses from generator 2 are applied to the load.
Предмет изобретени Subject invention
Резервированный генератор импульсов, содержащий два генератора импульсов, интегрирующий каскад, вход которого подключен к одному из генераторов импульсов и к одному из входов элемента «ИЛИ, отличающийс тем, что, с целью повышени надежности, в нем выход второго генератора импульсов соединен с одним из входов дополнительно включенного двухвходового элемента запрета, второй вход которого подключен к выходу интегрирующего каскада, а выход дополнительного двухвходового элемента запрета соединен с другим входом элемента «ИЛИ.A redundant pulse generator containing two pulse generators, an integrating stage, whose input is connected to one of the pulse generators and to one of the inputs of the OR element, characterized in that, in order to increase reliability, the output of the second pulse generator is connected to one of the inputs additionally included two-input prohibition element, the second input of which is connected to the output of the integrating stage, and the output of the additional two-input prohibition element is connected to another input of the element “OR.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1748611A SU424303A1 (en) | 1972-02-16 | 1972-02-16 | RESERVED PULSE GENERATOR |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1748611A SU424303A1 (en) | 1972-02-16 | 1972-02-16 | RESERVED PULSE GENERATOR |
Publications (1)
Publication Number | Publication Date |
---|---|
SU424303A1 true SU424303A1 (en) | 1974-04-15 |
Family
ID=20503402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1748611A SU424303A1 (en) | 1972-02-16 | 1972-02-16 | RESERVED PULSE GENERATOR |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU424303A1 (en) |
-
1972
- 1972-02-16 SU SU1748611A patent/SU424303A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970051145A (en) | Potential generator | |
KR940010463A (en) | Charge pumps operate on low voltage power supplies | |
KR880005746A (en) | Semiconductor integrated circuit | |
KR920017237A (en) | Substrate Bias Generator | |
KR920015378A (en) | Substrate bias circuit | |
SU424303A1 (en) | RESERVED PULSE GENERATOR | |
KR880010557A (en) | Oscillation Circuit | |
KR850004882A (en) | Semiconductor Device with Dynamic and Static Circuits with Matched Timing | |
KR920008758A (en) | Power-On Reset Circuit | |
US3117240A (en) | Transistor inverter amplifier employing capacitor diode combination to provide synchronous output from synchronoulsy applied input | |
SU1010708A1 (en) | Overload protected voltage converter | |
SU372578A1 (en) | MEMORY ELEMENT ^ f ^ -ff ^; ri-iill, lt ..-, i i Л-Б! ^^? ^ • | |
SU453689A1 (en) | ELEMENT OF HOMOGENEOUS STRUCTURE | |
SU868914A1 (en) | Overload-protected voltage converter | |
SU422082A1 (en) | BACKUP TRIGGER | |
SU488209A1 (en) | Redundant Clock Generator | |
SU430489A1 (en) | PULSE FORMER | |
SU366559A1 (en) | POWER VOLTAGE GENERATOR | |
SU470059A1 (en) | Paraphase amplifier | |
SU429489A1 (en) | DEVICE FOR AUTOMATIC FREQUENCY UNLOADING ENERGY SYSTEMS> & D u u ^ lbaLfSi | |
SU1282255A1 (en) | Controlling element for pulse measuring members of relay protection | |
SU392507A1 (en) | ^ Mp ::, ^ GON14EOKAY - •: 'i.' / IHOTEKA | |
SU1029404A2 (en) | Device for shaping triangle voltage | |
SU535722A1 (en) | Multivibrator | |
SU566311A2 (en) | Pulse shaper |