SU1175027A1 - Transistor switch - Google Patents

Transistor switch Download PDF

Info

Publication number
SU1175027A1
SU1175027A1 SU843712591A SU3712591A SU1175027A1 SU 1175027 A1 SU1175027 A1 SU 1175027A1 SU 843712591 A SU843712591 A SU 843712591A SU 3712591 A SU3712591 A SU 3712591A SU 1175027 A1 SU1175027 A1 SU 1175027A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
resistor
emitter
bus
output
Prior art date
Application number
SU843712591A
Other languages
Russian (ru)
Inventor
Виктор Николаевич Стрюков
Original Assignee
Stryukov Viktor N
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stryukov Viktor N filed Critical Stryukov Viktor N
Priority to SU843712591A priority Critical patent/SU1175027A1/en
Application granted granted Critical
Publication of SU1175027A1 publication Critical patent/SU1175027A1/en

Links

Abstract

ТРАНЗИСТОРНЫЙ КЛЮЧ, содержащий первый и второй транзисторы одного типа проводимости, триггер, первый, второй и третий резисторы, причем коллектор первого транзистора подключен к выходной шине, эмиттер через первый резистор соединен с общей шиной, а база через второй резистор подключена к выходу триггера, информационньгй и тактовый входы которого соединены со- . . . bJifcjiLijliiiiA ;ответственно с первой и второй :входными шинами, а вход установки в О подключен к первому выводу третьего резистора и коллектору второго транзистора, эмиттер которого соединен с общей шиной,вто;рой вывод третьего резистора подключен к шине источника питани , отличающийс  тем, что, с целью повышени  КПД, введены ;третий транзистор другого типа проводимости и четвертый резистор, причем коллектор третьего транзистора соединен с общей шиной,баi за подключена к эмиттеру первого транзистора, а змиттер соединен с базой второго транзистора и через четвертый резистор - с шиной источника питани .TRANSISTOR KEY containing the first and second transistors of the same conductivity type, trigger, first, second and third resistors, the collector of the first transistor connected to the output bus, the emitter through the first resistor connected to the common bus, and the base through the second resistor connected to the trigger output, information and the clock inputs of which are connected co. . . bJifcjiLijliiiiA; responsibly with the first and second: input buses, and the installation input in O is connected to the first output of the third resistor and collector of the second transistor, the emitter of which is connected to the common bus, the second; the output of the third resistor is connected to the power supply bus, characterized in that , in order to increase efficiency, the third transistor of a different conductivity type and the fourth resistor are introduced, the collector of the third transistor is connected to the common bus, bai is connected to the emitter of the first transistor, and the emitter is connected to the base of the second transistor and through the fourth resistor - with the power supply bus.

Description

ВходыInputs

33

1 ймод1 imod

Изобретение относитс  к импульсной технике и может быть использовано в импульсных транзисторных усилител х .This invention relates to a pulse technique and can be used in a pulse transistor amplifier.

Цель изобретени  - повышение КПД транзисторного ключа за счет снижени  мощности, рассеиваемой на резистивном датчике тока.The purpose of the invention is to increase the efficiency of a transistor switch by reducing the power dissipated on a resistive current sensor.

На чертеже представлена схема . транзисторного ключа. The drawing shows a diagram. transistor key.

Транзисторный ключ содержит первый 1 и второй 2 транзисторы одного типа проводимости, третий транзистор 3 другого типа проводимости , триггер 4, четыре резистора 5-8, причем коллектор первого транзистора 1 подключен к выходной шине 9, эмиттер через первый резистор 5 соединен с общей шиной 10, а база через второй резистрр 6 подключена к выходу триггера 4, информационный и тактовый вхЬды которого соединены соответственно с первой 11 и второй 12 входными шинами , а вход установки в ноль подключен к первому выводу третьего резистора 7 и коллектору второго транзистора 2,эмиттер которого соединен с общей шиной 10, второй вывод третьего резистора 7 подключен к шине 13 источника питани , коллектор третьего транзистора 3 соединен с общей шиной 10, база подключена к эмиттеру первого транзистора 1,The transistor switch contains the first 1 and second 2 transistors of one conductivity type, the third transistor 3 of another conductivity type, trigger 4, four resistors 5-8, the collector of the first transistor 1 is connected to the output bus 9, the emitter through the first resistor 5 is connected to the common bus 10 and the base through the second resistor 6 is connected to the output of the trigger 4, the information and clock inputs of which are connected respectively to the first 11 and second 12 input buses, and the installation input to zero is connected to the first output of the third resistor 7 and the collector of the second of the second transistor 2, the emitter of which is connected to the common bus 10, the second output of the third resistor 7 is connected to the bus 13 of the power supply, the collector of the third transistor 3 is connected to the common bus 10, the base is connected to the emitter of the first transistor 1,

750272750272

а.эмиттер соединен с базой второго транзистора 2 и через четвертый резистор 8 - с шиной 13 источника питани .The emitter is connected to the base of the second transistor 2 and through the fourth resistor 8 to the bus 13 of the power source.

5 Транзисторн1 1й ключ работает следующим образом.5 Transistor 1st key works as follows.

При соответствующих сигналах на первой 11 и второй 12 входных шинах на выходе триггера 4 устанавливаетс  потенциал высокого уровн , который приводит к отпиранию транзистора 1« Выходной ток транзистора 1, проход  по его эмиттерной цепи,создает на резисторе 5 падениеWith the corresponding signals on the first 11 and second 12 input buses, a high level potential is established at the output of the trigger 4, which leads to unlocking of the transistor 1 "The output current of transistor 1, passing through its emitter circuit, creates a drop on the resistor 5

tS напр жени , которое передаетс  эмиттерныМПовторителем , выполненньм на транзисторе 3, на базу транзистора 2. Входное напр жение транзистора 2 состоит из суммы падени The voltage tS, which is transmitted by the emitter to the multiplier, is made at transistor 3 to the base of transistor 2. The input voltage of transistor 2 consists of the sum of the voltage

20 напр жени  на резисторе 5 и напр жени  база - змиттер транзистора 3. При нормальной работе этого напр жени  недостаточно дл  открьгаани  транзистора 2, так как падение напр жени  на резисторе 5 мало.The voltage across the resistor 5 and the voltage of the base are emitter of transistor 3. During normal operation, this voltage is not enough to trip the transistor 2, since the voltage drop across resistor 5 is small.

В случае возникновени  перегрузки по току транзистора 1 падение напр жени  на резисторе 5 увеличиваетс , а следовательно увеличиваетс  напр жение на базе транзистора 2. Транзистор 2 открываетс , в результате чего триггер 4 устанавливаетс  в ноль и транзистор 1 запираетс .In the event of an overcurrent of transistor 1, the voltage drop across resistor 5 increases, and therefore the voltage at the base of transistor 2 increases. Transistor 2 opens, causing trigger 4 to zero and locking.

Claims (1)

; ТРАНЗИСТОРНЫЙ КЛЮЧ, содержащий первый и второй транзисторы одного типа проводимости, триггер, первый, второй и третий резисторы, причем коллектор первого транзистора подключен к выходной шине, эмиттер через первый резистор соединен с общей шиной, а база через второй резистор подключена к выходу триггера, информационный и тактовый входы которого соединены со- ;ответственно с первой и второй :входными шинами, а вход установки в ”0 подключен к первому выводу третьего резистора и коллектору второго транзистора, эмиттер которого соединен с общей шиной,вто• рой вывод третьего резистора подключен к шине источника питания, отличающийся тем, что, с целью повышения КПД, введены третий транзистор другого типа проводимости и четвертый резистор, причем коллектор третьего транзистора соединен с общей шиной,база подключена к эмиттеру первого транзистора, а эмиттер соединен с базой второго транзистора и через четвертый резистор - с шиной источника питания.; A TRANSISTOR KEY containing the first and second transistors of the same type of conductivity, a trigger, first, second and third resistors, the collector of the first transistor connected to the output bus, the emitter through the first resistor connected to the common bus, and the base through the second resistor connected to the trigger output, information and the clock inputs of which are connected respectively; with the first and second: input buses, and the installation input at ”0 is connected to the first output of the third resistor and to the collector of the second transistor, the emitter of which is connected to bus, the second output of the third resistor is connected to the power supply bus, characterized in that, in order to increase efficiency, a third transistor of a different type of conductivity and a fourth resistor are introduced, the collector of the third transistor connected to a common bus, the base connected to the emitter of the first transistor and the emitter is connected to the base of the second transistor and through the fourth resistor to the bus of the power source.
SU843712591A 1984-03-19 1984-03-19 Transistor switch SU1175027A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843712591A SU1175027A1 (en) 1984-03-19 1984-03-19 Transistor switch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843712591A SU1175027A1 (en) 1984-03-19 1984-03-19 Transistor switch

Publications (1)

Publication Number Publication Date
SU1175027A1 true SU1175027A1 (en) 1985-08-23

Family

ID=21108103

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843712591A SU1175027A1 (en) 1984-03-19 1984-03-19 Transistor switch

Country Status (1)

Country Link
SU (1) SU1175027A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Электроника, 1975, № 12, с. 58. За вка JP № 57-28216, кл. Н 03 К 17/08, 1982. : *

Similar Documents

Publication Publication Date Title
JPS5538016A (en) Semiconductor memory device
KR840002176A (en) Semiconductor integrated circuit device
US4435654A (en) Output level adjustment means for low fanout ECL lacking emitter follower output
SU1175027A1 (en) Transistor switch
KR930006692Y1 (en) Switching time reducted circuit used for short diode
US3798433A (en) Decimal-to-binary code conversion circuit
SU1160543A2 (en) Schmitt flip-flop
SU1223204A1 (en) Threshold device
SU714291A1 (en) Comparator
SU900412A1 (en) Current element with arresting trigger
SU1089760A1 (en) Symmetrical complement flip-flop
KR940008249Y1 (en) Ternary inverter circuit
SU1531012A1 (en) Voltage indicator
SU1359901A1 (en) Transistor switch
GB1031769A (en) Improvements in electronic switching circuits
KR860001361Y1 (en) Mono-multi vibrator
SU1552357A1 (en) Monostable multivibrator
SU790306A1 (en) Device for switching and protecting voltage converter
SU1676068A1 (en) Universal binary cell
SU1026289A1 (en) Reversive multivibrator
SU892724A1 (en) Electronic switch
SU1034190A1 (en) Device for set logical elements in initial state when voltage supply failure
SU832710A1 (en) Single-shot multivibrator
SU1174987A1 (en) D-flip-flop
SU1226646A1 (en) Electronic switch