SU1007199A1 - Устройство дл изменени частоты следовани импульсов - Google Patents

Устройство дл изменени частоты следовани импульсов Download PDF

Info

Publication number
SU1007199A1
SU1007199A1 SU813308788A SU3308788A SU1007199A1 SU 1007199 A1 SU1007199 A1 SU 1007199A1 SU 813308788 A SU813308788 A SU 813308788A SU 3308788 A SU3308788 A SU 3308788A SU 1007199 A1 SU1007199 A1 SU 1007199A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
outputs
inputs
counter
frequency
Prior art date
Application number
SU813308788A
Other languages
English (en)
Inventor
Игорь Гаврилович Комин
Вячеслав Ильич Елфимов
Original Assignee
Уральский ордена Трудового Красного Знамени политехнический институт им.С.М.Кирова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Уральский ордена Трудового Красного Знамени политехнический институт им.С.М.Кирова filed Critical Уральский ордена Трудового Красного Знамени политехнический институт им.С.М.Кирова
Priority to SU813308788A priority Critical patent/SU1007199A1/ru
Application granted granted Critical
Publication of SU1007199A1 publication Critical patent/SU1007199A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ИЗМЕНЕНИЯ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содер|Жащее элемент ИЛИ, делитель частоты, счетчик, блок , генератор опорной частоты, первый выход которого соединен с входом счетчика, выходы блока коммутгщии подключены к входам элемента ИЛИ, выход которого соединен с входом делител  частоты, выход которого подклк чен к выходной шине устройства, отличающеес  тем, что, с целью повьшени  точности, в него введены дешифратор , п элементов ИЛИ и блок временной задержки, вход которого,подключен к второму выходу генератора опорной частоты, разр дные выходы счетчика соединены с входгьми дешифратора , выходы которого соединены с входами п элементов ИЛИ, выходы которых подключены к первым входам блока коммутации, вторые входы которого (Л соединены с выходами блока временной задержки. ш о ф

Description

Изобретение относитс  к импульсн технике и может быть использовано как источник импульсной последовательности с измен ющейс  частотой по заданному закону, а также дл  формировани  сигналов со сложной частотной модул цией. Известно устройство дл  изменени частоты следовани  импульсов по линейному закону, содержащее опорный генератор, счетчик, дешифратор, ком мутатор 1 . Однако это устройство формирует только импульсы кусочно-линейной функциональной зависимости. Наиболее близким к изобретению  вл етс  устройство дл  изменени  частоты следовани  импульсов, содер жащее опорный генератор, счетчик, дифференцирующие цепочки, блок коммутации , дополнительный счетчик, элемент ИЛИ и выходной делитель. Вы ход опорного генератора соединен с входом счетчика, выходы разр дов которого через дифференцирующие цепочки подключены к блоку коммутации ;втора  группа входов которого соеди нена с выходами дополнительного сче чика, вход которого соединен с выхо дом счетчика, выходы блока коммутации соединены с входс1ми элемента ИЛИ, выход которого подключен к входу делител  частоты, выход которого соединен с выходом устройства(2 Однако это устройство не обеспечивает высокой точности формировани  заданного закона изменени  частоты из-за дискретности переключени  частоты следовани  импульсов и наличи  в выходном сигнале паразитных составл ющих, возникающих при неравномерном распределении импульсов во времени. Целью изобретени   вл етс  повышение точности. Поставленна  цель достигаетс  тем, что в -устройство дл  изменени  частоты следовани  импульсов, содер жащее элемент ИЛИ, делитель частоты блок коммутации, счетчик, генератор опорной частоты, первый выход которого соединен с входом счетчика. выходы блока коммутации подключены к входам элемента ИЛИ, выход которо го соединен с входом делител  часто ты, выход которого подключен к выходной шине устройства, введены дешифратор , п элементов ИЛИ и блок временной задержки, вход которого подключен к второму выходу генератора опорной частоты, разр дные выходы счетчика соединены с входами дешифратора, выходы которого « оединены с входами п элементов ИЛИ, выходы которых подключены к первым входам блока коммутации, вторые вхо ды которого соединены с выходами блока временной задержки. . На фиг. 1- приведена блок-схема предлагаемого устройства; на фиг.2 временные диаграммы работы устройства . Устройство содержит генератор 1 опорной частоты, блок 2 временной йадержки, счетчик 3, вычислитель 4, состо щий ИЗ дешифратора 5 и п элементов ИЛИ 6, блок 7 коммутации, элемент ИЛИ 8 и делитель 9 частоты. Пример. Пусть закон изменени  времени по влени  импульсов на выходе устройства определ етс  выражением . t d(i) , (1) Где , 1, 2...k- номер импульса на выходе с начала отсчет а J d - коэффициент пропорциональности/ X - целое число. В частном случае формировател  сигнсша при X 1 выражение (1) принимает вид t - d(i)(2) В каждом интервале времени с начала отсчета укладываетс  число п импульсов 1I При ,lCHd lc, лГГ, где Г О, 1, 2, ... k, число опорных импульсов на i-ом интервале времени равно по О, , П2 14,1Г пз 17,3 3 f-i4 10 -jk . nj 22,4; 24,5 Числа ng , n , pj , rig ,,, имеют Дробную часть. Счетчик 3 считает целые числа импульсов, которые укладываютс  между нулевым и 1-ым моментом времени. На выходах дешифратора 5 по вл ютс  импульсы длительностью So после подсчета числа импульсов в соответствии с выражением т Ent lO -fP (4) где - цела  часть числа х. Импульсы по вл ютс  на соответствующих выходах дешифратора 5 лосе Подсчета еледующего-числа импульсов С) О, т, 10, т2 14, тл- 17, 1п 20, т 22, ... Часть моментов времени будет очно соответствовать выражению (2) i 0, 1, 4 9, 16 ... или гПд О, Ю; т 20, ... Назначением вычислител  4, состощего цз дешифратора 5 и п элементов ЛИ б, Явл етс  формирование на выодах п элементов ИЛИ б управл юршх мпульсов, поступающих на первые входы блока 7 коммутации, в соответ ствир с сигналами разр дных выходов счетчика 3. Выходы дешифратора 5 ра биты на группы. В первую группу вкл чаютс  выходы, которые соответствуют точному значению временных интер валов т 0; т 10; т 20; ..., а также близкие к ним интервалы времени, например т 14. Другие группы выходов дешифрато1эа 5 организуютс  и. соответствии с выражением N Ent Гр(п, - Ent ГпЛ) +0,5 Ent p(n- - m-) + 0,. (5) Втора  группа выходов соответствует N 1/ 17; m j 22 f mg 28 Треть  группа образуетс  из дов дешифратораГБ, дл  которых m 24, m 26; 31 и т.д. Кажда из групп выходов дешифратора 5 подключаетс  к своему элементу ИЛИ из п элементов ИЛИ б: перва  - к элеме ту ИЛИ с нулевым номером, втора  к элементу ИЛИ с первым номером, треть  - к элементу ИЛИ с вторым но мером и т.д. В соответствии с заложенным в вычислителе 4 алгоритмом с выхода генератора 1 импульсы опорной часто . ты с периодом следовани  о, поступаю I на счетчик 3, увеличива  величину его кода. Дешифратор 5 формирует импульсы согласно кодовым сигналам разр дных выходов счетчика 3. На фиг. 2 представлены временные диаграммы; а - напр жение на выходе генератора 1-, 8 - напр жение на вы ходе элементов ИЛИ б с нулевым номером; Ь - напр жение на выходе элемента ИЛИ б с первым номером; 1 - напр жение на выходе элемента ИЛИ 6 со вторым номером; g - напр жение на выходе элемента ИЛИ б с третьим номером. Импульсы с входов п элементов ИЛИ б поступают на первые входы блока 7 коммутации, на вторые входы которого поступают импульсы с соответст вук цих выходов блока 2 временной задержки. Влок 2 обеспечивает на выходах импульса опорной частоты с задержкой, определ емой из выражени  4° Тит:). где находитс  из формулы (5) Дл  каждого временного интервала с момента начала отсчета. Дл  блока 2 р 3 (фиг. 2) приве дены следующие временные диаграммы: е. - напр жение опорной частоты, импульсы которой имеют нулевую задержку с момента начала отсчета (ну левой выход блока 2 временной задержки ) ; . - напр жение опорной час тоты на первом выходе блока 2, импульсы которого задержаны относительно исходных на врем  А (,/(p+D j - напр жение опорной частоты на втором выходе блока 2 , и - -напр жение опорной частоты на третьем выходе блока 2 временной задержки. Кажда  из данных последовательностей (фиг. 2,е -U ) отличаютс  друг от друга величиной задержки от лЧд 5 до ut, 3to/(p+l) - 3J,/4,. В блоке 7 коммутации происходит сравнение временного положени  импульсов с выходов элементов ИЛИ 6 и с выходов блока 2 временной збщержки . Так как на выходе элемента ИЛИ 6 с нулевым номером имеетс  Импульсна  последовательность, представленна  на фиг. 2б , а соответствующа  ей. последовательность с исхода блока 2 приведена на фиг. 26, поэтому на выход блока 7 коммутации проход т, импульсы опорной частоты в интервалы времени, соответствующие выходам дешифратора 5: т, т , т, 014 Также импульсна  последователь-, ность на выходе элемента ИЛИ б с перч вым номером (фиг. 26) сравниваетс  в блоке 7 коммутации с напр жением первого выхода блока 2 (фиг. 2Ж ) и на выходе 7 коммутации проход т импульсы опорной частоты, задержанные на врем  дt д/(р+1), в интервалы времени, соответствующие выхо|Дам деаифратора 5: т, т5, mg, ... . Такое же- сравнение задержанной импульсной последовательности.опорной . частоты и выходных сигналов элемен-, тов ИЛИ происходит в блоке 7 коммутации и дл  других номеров. В результате на выходе элемента ИЛИ 8 имеетс  импульсна  последователь- ность вида фиг. 2 к . Делитель 9 преОбразуют импульсы фиг. 2к в последо-. вательность вида фиг. 2л. Таким образом происходит фор№1рование импульсной последовательности с заданным законом изменени  частоты , причем период повторени  закона изменени  частоты определ етс  объемом счетчика 3. Использование в устройстве вычислител  и блока временной задержки позвол ет повысить точность формировани  импульсной последовательности импульсов в заданные моменты времени . Ввиду отсутстви  в выходной импульсной последовательности пoбoчныз (паразитных) составл ющих, устройство позвол ет снизить коэффициент делени  делител  до двух дл  формировани  сигнала, представленного на фиг. 2 А , что приводит к увеличению в k/2 раз верхней граничной частоты формируемого сигнала, где
k - коэффициент делени  выходного делител  известного устройства.
Изобретение позвол ет формировать сигнгшы с большими значени ми скорости изменени  частоты следовани  импульсов и девиации частоты. Устройство может формировать импульсы с измен кхцейс  частотой следовани  по любому закону
f(t) - St + fg
путем изменени  алгоритма работы вычислител  согласно формуле (1),

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ИЗМЕНЕНИЯ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащее элемент ИЛИ, делитель частоты, счетчик, блок коммутации, генератор опорной частоты, первый выход которого соединен с входом счетчика, выходы блока коммутации подключены к входам элемента ИЛИ, выход которого соединен с входом делителя частоты, выход которого подключен к выходной шине устройства, отличающееся тем, что, с целью повышения точности, в него введены дешифратор, η элементов ИЛИ и блок временной з адержки, вход которого, подключен к второму выходу генератора опорной частоты, разрядные выходы счетчика соединены с входами дешифратора, выходы которого соединены с входами η элементов ИЛИ , выходы которых ’ подключены к первым входам блока $ коммутации, вторые входы которого соединены с выходами блока временной Q з адержки. —
SU813308788A 1981-07-02 1981-07-02 Устройство дл изменени частоты следовани импульсов SU1007199A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813308788A SU1007199A1 (ru) 1981-07-02 1981-07-02 Устройство дл изменени частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813308788A SU1007199A1 (ru) 1981-07-02 1981-07-02 Устройство дл изменени частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU1007199A1 true SU1007199A1 (ru) 1983-03-23

Family

ID=20965902

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813308788A SU1007199A1 (ru) 1981-07-02 1981-07-02 Устройство дл изменени частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1007199A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
- 1. Авторское свидетельство СССР 570203, кл. Н 03 К 23/00, 1975. 2. Кн зев Ю. М. и Петров Н. с. Цифровой свип-генератор. Сб. Методы и аппаратура спектрального и коррелтщонного анализа сложных сигналов Таганрог, 1974, вып. I, с. 197-202 (прототип), *

Similar Documents

Publication Publication Date Title
SU1007199A1 (ru) Устройство дл изменени частоты следовани импульсов
SU921033A1 (ru) Устройство дл управлени тиристорным преобразователем
SU817891A1 (ru) Устройство дл делени частоты пов-ТОРЕНи иМпульСОВ
SU550755A1 (ru) Многоканальное устройство дл импульсно/фазового управлени
SU569001A1 (ru) Управл емый цифровой делитель частоты дл систем фазовой автоподстройки частоты
SU1127097A1 (ru) Делитель частоты с переменным коэффициентом делени
SU930626A1 (ru) Устройство дл задержки импульсов
SU777824A1 (ru) Перестраиваемый делитель частоты следовани импульсов
SU877581A1 (ru) Функциональный генератор ступенчатого напр жени
SU1290515A1 (ru) Программируемый делитель частоты
SU746322A1 (ru) Цифровое устройство дл воспроизведени фазовых сдвигов
SU714383A1 (ru) Устройство дл формировани импульсов заданной длительности
SU898447A1 (ru) Устройство дл возведени в квадрат
SU993437A1 (ru) Умножитель частоты следовани импульсов
SU411388A1 (ru)
SU1282351A1 (ru) Цифровой формирователь сигналов с манипул цией минимальным сдвигом
SU1304016A1 (ru) Устройство дл определени наименьшего общего кратного чисел
SU811485A1 (ru) Многоканальное устройство дл упРАВлЕНи ВЕНТильНыМ пРЕОбРАзОВАТЕлЕМ
SU1506504A2 (ru) Умножитель частоты
SU970717A1 (ru) Устройство тактовой синхронизации
SU849468A1 (ru) Пересчетное устройство
SU955417A1 (ru) Многоканальное цифровое фазосдвигающее устройство
SU869053A1 (ru) Делитель частоты импульсов
SU921074A1 (ru) Преобразователь код-частота
SU1056438A1 (ru) Устройство дл формировани последовательности импульсов