SU921033A1 - Устройство дл управлени тиристорным преобразователем - Google Patents
Устройство дл управлени тиристорным преобразователем Download PDFInfo
- Publication number
- SU921033A1 SU921033A1 SU802962498A SU2962498A SU921033A1 SU 921033 A1 SU921033 A1 SU 921033A1 SU 802962498 A SU802962498 A SU 802962498A SU 2962498 A SU2962498 A SU 2962498A SU 921033 A1 SU921033 A1 SU 921033A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- outputs
- counter
- input
- inputs
- Prior art date
Links
Landscapes
- Inverter Devices (AREA)
Description
Изобретение относитс к электротехнике и может быть использовано при управлении тиристорньп«1и преобра зовател ми, автономными инверторами и импульсными регул торами посто нного напр жени .
Известны устройства, содержащие задающий генератор, двоичные счетчики импульсов, дешифратор, выходные усилители сдвигаемых и несдвигаемых последовательностей импульсов, блок управлени 1.
Недостатком устройств вл етс то, что регулирование Временного сдвига производитс не плавно, а дискретно на величину степени, равной перибду за,цающего генератора.
Наиболее близким;техническим решением к изобретению по средствс1м и достигаемому результату вл етс .устройство дл управлени тиристорным преобразователем, содержащее задгиощий генератор, соединенный своим выходом с первым счетчиком, кото1«й подключен 2г логическими выходами к одним входам дешифратора и управл ющим выходом соединен с выходным каскадом- несдвигаемой последовательности , второй счетчик, 2п логическими выходами соединенный с другиьш
входами дешифратора, блок управлени , выходной каскад сдвигаемой последовательности и сдвигающий ,
Недостатком известного устройства вл етс то, что осуществл етс изменение сдвига во времени двух последователь нрсте и выходных импульсов в сторону увеличени 1ли уменьшени дискретно на величину ступени, рав10 ной периоду задающего генератора.
Целью изобретени вл етс обеспечение плавного изменени временного сдвига.
Поставленна цель достигаетс тем,
15 что устройство снабжено дополнительным задающим генератором и частотным дискримина:тором, причем частотный дискриминатор подсоединен своими входами к выходам основного и дополни20 тельного задающих генераторов и вы- ходами - ко входам сдвигающего блока, а блок управлени подключен ко входу дополнительного задающего генератора.
При этом сдвигающий блок включает
25 триггер, три элемента ИЛИ и п ть элементов И, причем выходы дешифратора подсоединены ко входам первого элемента ИЛИ и одновременно к первым входам первого и второго элементов И,
Claims (2)
- 30 вторые входы которых подключены к выходам частотного дискриминатора, .выходы первого и второго элементов соединены через второй элемент ИЛИ к первому входу триггера, второй вход которого св зан с -выходом .трет его элемента И, входы которого соединены соответственно с выходами пе вого элемента ИЛИ, основного и дополнительного задающих генераторов, пр мой и инверсный выходы триггера подсоединены к первым входам соответственно четвертого и п того элементов и, вторые входы которых подключены соответственно к выходам ос новного и дополнительного задающих генераторов, выходы четвера;рго и п того элементов И подсоединены ко вх дам третьего элемента ИЛИ, выход ко торого соединен со входом вторюго счетчика. На чертеже представлена ;щ ийципиальна электрическа схема с.тва дл управлени тирис орнымпре образователем. Устройство; содержит задакщий- -генератор 1, соединенный со входом пе вого счетчика; 2, который как и., в.уорой счетчик 3,2п логйческйми :В &1Ходами соединен с дешифратором 4, выходы которого подключены Е«ещ Ш ;Е5ающему блоку 5. Сдвигающий блек 5 св зан со вторым задающим ген рафйром и частотным дискриминатором ,-7г лвходы ..которого подключены к выходам основкого и дополнительного задающих., генераторов 1 и б. Допо л ни тел;ьный задающий генератор б соединен с блоком 8 управлени . Счетчик 2 соединен с выходными каскадами 9 несдвигаемых последовательностей импульсов, а счетчик 3 соединен с выходными каскадами 10 сдвигаемых последовательностей импульсов. Блок 5 состоит из п ти элбмеатов И 11-15/ трех элементов ИЛИ 16-18 и однбго триггера Д9, Первые входы логических .-элементов И 13-15 соединены с выходами задающих генераторов 1 и б, входы логичес них элементов И 11 и 12 и эло ента ИЛИ 16 соединены с выходами дешифратора 4 и частотного дискрй.г«ина;тора Выход элемента ИЛИ 18 подключен ко второму счетчику 3. Выходы элементов И 13 и ИЛИ 17 подсоединены к входам триггера 19, выхоДЫ которого соединены со вторыми входами элементов И 14 и 15, подключенных выхода .ми к элементу ИЛИ 18. Задающий генератор 1 представл ет собой элемент, генерирующий высокочастотную последовательность коротких тактовых импульсов , выход которого соединён со счетчиком 2, сдвигающим блоком 5 и частотным дискриминатором 7. Счетчик 2 - это нереверсивный двоичньай счетчик, выполн киций роль делител частоты и состр йшй из .п триг1еров, счетчик 3 также нереверсивный двоичный счетчик, состо щий из такого же количества 1 триггеров. Дл управлени многофазным тиристорным преобразователем устройство содержит счетчики 2 и 3,состо щие/из триггеров, включенных по схеме раздвоени , т.е. счетные входы триггеров каждого последующего paspjwa соединены соотве .тственно с двум выходами триггеров предыдущего разр да. Каждый триггер счетчиков 2 и 3 своими выходами соединен с дешифратором 4, представл ющим собой типовую многоразр дную схему сравнени двоичных кодов и выполн ющего роль ограничител сдвига выходных импульсов. Дополнительный задающий генератор б представл ет собой элемент, генерирующий последовательность коротких импульсов с частотой, завис щей от сигнала блока 8 управлени .Частотный дискриминатор 7, имеющий два входа, соединенных с задающими генераторами 1 и б и два выхода, соединенных со сдвигающим блоком 5., представл ет собой схему сравнени частот импульсных сигналов , в зависимости от соотношзни входных частот на одном из его выходов по вл етс сигнал разностной частоты, йаходные каскады 9 несдвигаемой и 10 сдвигаемой последовательностей импульсов - это усилительные схемы, служащие дл согласовани работы устройства управлени с последукицими узлами тиристорного преобразовател . Устройство работает следующим образом . При включении устройства задающий генератор. 1 прсылает сигналы с периодом УЙ следовани икшульсов на вход счетчика 2, котоый с помощью триггеров последнего разр да управл ет выходным каскадом 9 несдвигаемых последовательностей импульсов , .работающим с периодом Тб следовани импульсов в 2л раз большим периода: Т«л следовани импульсов задающего генератора, В начальный период работы устройства, когда временный сдвиг между выходными последовательност ми импульсов равен , нулю, дешифратор 4. находитс в исходном состо нии . На Одной из его выхрдных цшн, соединенной с логическими элементами И 11 и ИЛИ 16, имеетс разрааающий сигнал. Второй задакндий генератор б работает с периодом rg следовани импульсов, равным Ту . На выходах частотного дискри1«шна ора 7 не по вл етс разрешающих сигнёшов, и. триггер 19 находитс в исходном состо нии с разрешающим сигналом на пр мом выходе и запрещающий сигналом иа инверсном выходе . Второй счетчик 3 работает от сигналов первого задающего генератора 1, проход щих через логические элементы И 14 и ИЛИ 18 и попадающих на вход счетчика 3, который. с помощью сигналов триггера последнегоразр да управл ет выходным каскадом 10 сдвигаемых последовательносте импульсов, работающим с периодом . следовани импульсов в 2п раз большим периода ., . Дл получени временного сдвига между последовательност ми импуль сов , выдаваемых выходными каскадами 9 и 10 с блока 8 управлени поступает сигнал иа второй эадаюищй генератор б, привод щий к увеличению частоты его работы, т.е. Tjri становитс меньше в результате чего с выхода частотного дискриминатора 7 на вход логического элемента И 11 сдвигающего блока 5 подаютс импульсы разностной частоты, которые при разрешающем сигнале с дешифратора 4 через элементы и 11 и ИЛИ 17 привод т к переключению триггера 19 в противоположное состо ние. Запрещающий: сигнал пр мого выхода триггера 19 на вход элемента И 14 .прекращает прохождение импульсов с первого задающего генератора 1 на второй счетчик 3, а разрешающий сигнал с инверсного выхода триггера 19, поступающий на-один из входов, логического элемента И 15, приводит к прохождению импульсов со второго за;дающего генератора 6 через .элементы И 15 и ИЛИ 18 сдвигающего блока 5 на вход второго счетчика 3. Ввиду того, что частота работы второго задающего генератора 6 несколько выше частоты работы первого задающего генератора (f -- ) , происходит- HekoTopoe уско-. . ТЗЕЛрение в переключении триггеров счетчика 3 по сравнению со счетчиком 2, что в конечном итоге приводит к пла.вному увеличению временного сдвига последовательностей импульсов выходного каскада 10 относительно последовательностей импульсов выходного каскада 9. При достижении времанного сдвига преде/1ьной ступени регулированй; с дешифратора 4 по второй шине поступает разрешающий сигнал на входы логических элементов И 12 и ИЛИ 16 сдвигающего блока 5. . В момент очередного совпадени импульсов первого и второго задающих генераторов 1 и б через трехвходовой элемент И 13 происходит переключение триггера 19 в исходное состо ние . Запрещающий сигнал инверсногр выхода триггера 19, поступанжшй на вход элемента И 15, прекращает ПОДАчу . импульсов повышенной частоты с задающего генератора б через элементы И 15 и ИЛИ 18 на вход второго счетчика3, а разрешеисщий сигнал пр мого выхода триггера 19 на элемент И 14 приводит к прохождению через логические элементы И 14 и ИЛИ 18 импульсов от первого задающего генератора 1 на вход второго счетчика 3 с периодом следовани Таг, , при этом прекращаетс дальнейшее увеличение.временного сдвига между последовательност ми импульсов выходных каскадов 9 и 10. При подаче сигнала с блока 8 управлени на второй задающий генератор .G, привод щего к уменьшению частоты его работы, когда Tiir, становитс несколько больше. Таг;, , со второго выхода частотного дискриминатора 7 на вход логического элемента И 12 сдвигающего блока 5 подаютс Импульсы разностной частоты, которые при разрешающем сигнале с дадифратора; 4 через элементы И 12 и ИЛИ 17 привод т к переключению триггера 19 сдвигающего блока 5 в противоположное состо ние. Запрещающий сигнал пр мого вывода триггера 19 на вход элемента И 14 прекращает прохождение импульсов на второй счетчик 3 с первого задающего генератора i, а разрешающий сигнал с инверсного, выхода триггера 19, поступающий на логический элемент И 15, приводит к прохождению импульсов на вход второго счетчика 3 через элементы И 15 и ИЛИ 18 с выхода второго задакицего генератора б. Ввиду того что частота работы второго задёшадего генератора б несколько ниже частоты работы первого задающего генератора 1 (fyi 4 ff г. «- которое замедление в переключении триггеров счетчика 3 по сравнению со счетчиком 2, что в конечном итоге приводит к плавному уменьшению временного сдвига последовательностей импульсов вьисодного каскада 10 относительно последовательностей имПульсов каскада 9. При достижении временного сдвига исходной.ступени регулировани с, детвифратора 4 по / первой шине поступает разрешгиощий сигнал на входы логических элементов И 11 и ИЛИ 16 сдвигакмцего блока 5. В мс лент очередного совпадени импульсов первого 1 и второго.б задающих .генераторов через трехвходовый элемент И 13 происходит переключение триггера 19 в исходное состо ние. Запрещающий сигнал инверсгого выхода триггера 19, поступающий на вход элемента И 15, прекращает подачу импульсов пониженной частоты на вход второго счетчика 3 через элементы И 15 и ИЛИ 18 с выхода второго задающего генератора 6, а разрешгивций сигнал пр моговыхода триггера 19 на элемент И 14 приводит к прохождению через логические элементы И 14 и ИЛИ 18 на вход второго счетчика- 3 импульсов от первого задающего генератора 1 с периодом их следовани ly . Это приводит к пре Рсш;еиию дальнейшего изменени временного сдвига между последовательност ми импульсов выходных каскгщов 9 и 10, который в этот момент стано витс равным нулю и соответствует исходному состо нию процесса регули ровани . Таким образом, подачей соответствующегр сигнала блока 8 управлени на вход второго задающего генер тора 6 производитс временный сдвиг последовательностей импульсов выход ного каскада 10 относительно послед ва ельностей импульсов выходного каскада 9, работающих с частотой f6. При этом изменине сдвига во времени .в пределах периода Тбк в сторону увеличени или уменьшени происходит плавно. Формула изобретени 1. Устройство дл управлени тиристорным преобразователем, содержа щее задсоощий генератор, соединенный овоим выходом с первым счетчиком, который подключен 2п логическими выходами к .одним входам дешифратора л управл ющим выходом соединен с вы ходным каскадом несдвигаемой последовательности , второй счетчик,2« логическими выходами соединенный с другими входами дешифратора, блок управлени , выходной каскад сдвигаемой последовательности и сдвигающий блок, отличающеес , тем, что, с целью плавности регулировани , оно снабжено дополнительны задающим генератором и частотным дискриминатором , который подсоединен своими входами к выходам основного и дополнительного задающих генераторов и выходами - к входам.сдвигающего блока, а блок управлени подключен к входу дополнительного задающего генератора. 2. Устройство по п. 1, о т л ичающеес тем, что сдвигающий блок включает триггер, три элемента ИЛИ и п ть элементов И, причем выходы дешифратора подсоединены к вхо4 дам первого элемента ИЛИ и одновременно к первым входам первого и второго элементов И, вторые входы которых подключены к выходам частотного дискриминатора-, выходы первого и второго элементов И подсоединены через второй элемент ИЛИ кпервому входу триггера, второй вход которого св зан с выходом третьего элемента И, входы которого соединены соответственно с выходами первого элемента ИЛИ, основного и дополнительного задающих генераторов, пр мой и инверсный выходы триггера подсоединены к первым входам соответственно четвертого и п того элементов И, вторые входы которых подключены соответственно к выходам основного и дополнительного задающих генераторов, выходы четвертого и п того элементов И подсоединены к входам третьего элемента ИЛИ, выход которого соединен с -входом второго счетчика. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 564704, кл. Н 02 Р 13/16, 1975.
- 2.Авторское свидетельство СССР № 714619, кл. Н 02 Р 13/16, 1978.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802962498A SU921033A1 (ru) | 1980-07-23 | 1980-07-23 | Устройство дл управлени тиристорным преобразователем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802962498A SU921033A1 (ru) | 1980-07-23 | 1980-07-23 | Устройство дл управлени тиристорным преобразователем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU921033A1 true SU921033A1 (ru) | 1982-04-15 |
Family
ID=20910602
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802962498A SU921033A1 (ru) | 1980-07-23 | 1980-07-23 | Устройство дл управлени тиристорным преобразователем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU921033A1 (ru) |
-
1980
- 1980-07-23 SU SU802962498A patent/SU921033A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3393366A (en) | High precision motor speed control circuit utilizing binary counters and digital logic | |
SU921033A1 (ru) | Устройство дл управлени тиристорным преобразователем | |
US3376517A (en) | Automatic frequency control using voltage transitions of an input reference signal | |
GB1056550A (en) | Electronics pulse generating systems | |
US4417352A (en) | Microphase stepper employing improved digital timing incrementer employing a rate multiplier | |
SU1007199A1 (ru) | Устройство дл изменени частоты следовани импульсов | |
SU940277A1 (ru) | Многофазный генератор | |
SU1211878A1 (ru) | Управл емый делитель частоты следовани импульсов | |
SU866748A1 (ru) | Делитель частоты следовани импульсов | |
SU839068A1 (ru) | Делитель частоты следовани импуль-COB C КОэффициЕНТАМи дЕлЕНи | |
SU790199A1 (ru) | Формирователь длительности импульсов | |
SU955413A1 (ru) | Многоканальное дискретное фазосдвигающее устройство | |
SU1365058A1 (ru) | Калибратор переменного напр жени | |
SU913568A1 (ru) | Устройство для формирования серий импульсов 1 | |
SU640436A1 (ru) | Способ автоподстройки фазы тактовых импульсов и устройство дл его осуществлени | |
SU838945A1 (ru) | Устройство дл формировани опорногоСигНАлА | |
SU1403276A1 (ru) | Одноканальный задающий генератор частоты выходного напр жени тиристорного непосредственного преобразовател частоты | |
SU1127097A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1246083A1 (ru) | Управл емый генератор импульсов | |
SU1767666A1 (ru) | Устройство дл управлени тиристорами автономного инвертора | |
SU993446A1 (ru) | Генератор функций | |
SU764095A1 (ru) | Устройство дл управлени однофазным статическим преобразователем | |
SU439917A1 (ru) | Преобразователь код-сдвиг фазы | |
SU966842A1 (ru) | Устройство дл управлени преобразователем частоты | |
SU1464270A1 (ru) | Устройство регулировани мощности |