SU1005107A1 - Устройство дл регистрации графической информации - Google Patents
Устройство дл регистрации графической информации Download PDFInfo
- Publication number
- SU1005107A1 SU1005107A1 SU813322526A SU3322526A SU1005107A1 SU 1005107 A1 SU1005107 A1 SU 1005107A1 SU 813322526 A SU813322526 A SU 813322526A SU 3322526 A SU3322526 A SU 3322526A SU 1005107 A1 SU1005107 A1 SU 1005107A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- output
- block
- elements
- Prior art date
Links
Landscapes
- Image Processing (AREA)
Description
гие входы которых подключены к элементам И третьей группы, первый счет чик, соединенный с генератором тактовых импульсов и с другими входами элементов И третьей группы, и блок сравнени , подключенный к вычислител ному блоку, введены первый триггер, вход которого соединен с индикатором а выходы подключены к входам соответ ствующих элементов И второй и третье групп, второй счетчик, соединенный с индикатором и с блоком сравнени , вы ход которого подключен к входам элементов И первой группы и логического бло.ка, и блок вычитсШи , входы которого соединены с выходом одного регистра первой группы и с вторым счетчиком, а выходы подключены к логическому блоку. При этом логический блок содержит первый элемент И, один вход которого влйетс входом блока, другой подключен к выходу второго триггера, входы которого вл ютс входами блока, а выход первогчэ элемента И соединен с одним входом четвертого элемента ИЛИ, второй вход которого вл етс входом блока, а третий подключен к выходу второго элем нта И, один .вход которого вл етс входом блока, а другой соединен с выходом третьего триггера, вхоДы которого вл ютс входами блока, третий элемент И, один вход которого вл етс входом блока, другой соединен с вы ходом третьего т риггера, а выход подключен к одному входу п того элемента ИЛИ, другой вход которого вл етс входом блока, третий вход соединен с выходом четвертого триггера, входы ко торого вл ютс входами блока, а четвертый вход подключен к выходу четвер того элемента И, один вход которого вл етс входом блока,, а другой соеди нен с выходом первого триггера, и третий счетчик, вход которого подключен к выходу четвертого элемента ИЛИ, при этом выходы третьего счетчика и четвертого элемента ИЛИ вл ютс выхо дами блока. На фиг.1 представлена блок-схема устройства; на фиг.2 - вариант его конкретного конструктивного выполнени . Устройство включает индикатор 1, выполненный либо в виде индикатора визуального наблюдени (например, с записью изображени нг. экране, или промежуточном носителе электронным), либо в виде документирующего устройства типа факсимильных аппаратов или специального электростатического печатающего устройства с одновременной записью всей строки, блок 2 сопр жени , логический блок 3, первый регист 4, первую группу регистров 5 и 6, вторую группу регистров 7 и 8, вычислительный блок 9, елок 10 вычитани , блок 11 сравнени , первый счетчик 12, первую группу 13 элементов И, второй регистр 14, вторую группу 15 и 16 элементов И, первый 17 и второй 18 элементы ИЛИ, блоки 19 и 20 пам ти, генератор 21 тактовых импульсов, второй счетчик 22, третью группу элементов И 23 и 24, триггер 25, третий .элемент ИЛИ 26. На фиг.1 также показана ЭВМ 27. Причем логический блок 3 содержит второй 28, третий 29 и четвертый 30 триггеры, первый 31, второй 32, третий 33 и четвертый 34 элементы И, четвертый 35 и п тый 36 элементы ИЛИ и третий счетчик 37. Устройство работает cлe yющим образом . По получении сигнгша о готовности к регистрации индикатора 1 и после проведени начальных установок блок 3 начинает формировать адреса описаний векторов и через блок 2 запрашивать описани из массива описаний,кодирующего выводимое изображение,который хранитс в блоке 27. Структура кодового слова, описывающего вектор , аналогична прин тым дл дисплеев и координатографов, т.е. содержит код цвета ркости вектора, типа линии и т.п., а также координаты конца вектора в предположении, что многие векторы вл ютс взаимосв занными и конец предыдущего вл етс началом последующего. Дл перехода к началу нового контура кодируетс затемненный вектор из конца кодирующего контура либо из начала координат. Ло сигналам синхронизации индикатора 1 в счетчике 22 устанавливаютс номера выводиьвлх строк. В регистр 8 через блок 2 поступает координата конечной точки очередного вектора, из которой в блоке 10 производитс вычитание содержимого счетчика 22. Один из сигналов полученной разности координат +, - или О поступает на вход блока 3, где уже хранитс знак результата в.ычитани из координаты к (n-l)-ro соответствующего вектора, котора вл етс одновременно начальной координатой п-го следующего вектора . Если оба результата имеют знак + либо -, то это означает, что вектор лежит выие подготавливаемой к выйоду строки либо ниже ее, т.е. не имеет пересечений с ней. В этом случае блок 3 формирует адрес дл запроси через блок 2 из ЭВМ 27 описани очередного вектора. Если же результаты имеют разные знаки либо один из них равен нулю, то это означает, что вектор пересекаетс со строкой либо касаетс ее одной из концевых точек. В этом случае блок 3 формирует сигнал, запуска интерполировани , по которому из ЭВМ 28 запрашиваетс в регистры 5 и 8 втора часть описани вектора.
содержаща Х, Х и посГкольку У предыдущего вектора из регистра 6 в каждом такте передаетс в регистр 7 и становитс начальной координатной Y|, дл обрабатываемого вектора, блок 9 получает -все исходные данные и ничинает вычисление координат промежуточных точек. Координаты сравни .ваютс в 11 с номером подготавливаемой строки, вл ющимс координатой У строки. При их равенстве открываютс элементы И 13 и координаты X промежуточных точек, лежащих в rjpeделах подготавливаемой строки, начинают , поступать в регистр 14, откуда через одни из открытых элементов И 15 или 16 и элементы ИЛИ 17 либо 18 поступают на адресные шины одного из блоков 19 либо 20.
Из регистра 4 на информационные входы блоков 19 и 20 поступают коды цвета или ркости (дл черно-белого щтрихового изображени - код 1) и происходит их запись. По окончании сигнала совпадени координат, передаваемого из блока 11 в блок 3, последНИИ производит запрос описани следуюwiero вектора из ЭВМ 27.
В то врем как происходит заполнение одного блока пам ти, из второго блока производитс считывание и выдача кодов разложени строки (видеосигналов ) через элемент ИЛИ 26 в индикатор 1. .Дл формировс1Ни последовательных , адресов чтени счетчик 12 считает импульсы генератора 24, а коды номера позиции в строке передаютс через одни из элементов И 23 и 24 и элемент ИЛИ 17 либо 18 в блок пам ти , из которого производитс чтение. Кокадутаци направлений передачи адресов и сигналов записи и чтени из - блоков 14 и 12 в блоки пам ти 19 и 20 производитс с помощью триггера 25, работающего в режиме счета импульсов синхронизации индикатора 1. Поступающие в индикатор 1 коды преобразуютс в видеосигнал, который модулирует регистрирующие воздействи записывающего органа на носитель изображени (бумагуг экран и т.п.).
Схема- (фиг.2) работает следующим .образом.:
Один из сигналов +, -, О, полученный при анализе координаты У начала вектора, запокмнаетс в соответствующем триггере. В следующем такте на одном из трех упом нутых входов по вл етс сигнал знака разности дл конечной точки вектора. При наличии сигналов на обоих входах схем 31 или 32, а также при наличии сигнала совпадени - на выходе схемы 35 по вл етс сигнал, котоц ай прибавл ет 1 к содержимому счетчика 37, в результате чего производитс запрос описани следующего вектора . В случае, если дл начала и конца вектора знаки будут разными, сигналы будут одновременно на одной из пар входов элементов И 34 или 33 и на выходе элемента ИЛИ 35 по витс сигнал запуска интерполировани , информирующий о пересечении вектора со строкой. Такой же сигнсш вьфабатываетс при наличии сигнала О дл начала, либо конца вектора. По сигналу синхронизации производитс запи в триггеры 28-30 сигналов знака +, -, О дл конца обрабатываемого вектора, т.е. дп начала следующего вектора, и цикл повтор етс .
Введение новых узлов и элементов, а также новых конструктивных св зей позвол ет существенно повысить точность устройства.
Claims (2)
1. Устройство дл регистрации графической информации, содержащее блок сопр жени , один вход которого вл етс входом устройства, другой соединен с логическим блоком, а выход подключен к первому регистру и к ре гистрам первой группы, выходы которых соединены со входами соответствующих регистров второй группы, первую группу элементов И, входе которых подключены к вычислительному блоку, соединенному с логическим блоком и с регистрами первой и второй групп, а выходы подключены к второму регистру , блоки пам ти, входы которых соединены с первым регистром, с первым и вторым элементами И, а выходы подключены к входам третьего элемента ИЛИ, выход которого соединен с индикатором, вторую группу элементов И, входы которых подключены к второму регистру, а выходы соединены с одними входами первого и второго элементов ИЛИ, другие входы которых подключены к элементам И Третьей группы , первый счетчик, соединенный с генера:тором тактовых импульсов и с другими входами элементов И третьей гр|уппы, и блок сравнени , подключенный к вычислительному блоку, о т л ичающе е с тем, что, с целью пвышени быстродействи устройства, оно содержит первый триггер, вход которого соединен с индикатором, а выходы подключены к входам соответствующих элементов И второй и третьей групп, второй счетчик, соединенный с индикатором и с блоком сравнени , выход которого 11одключен к входам элементов И первой группы и логического блока, и блок вычитани , входы которого соединены с выходом одного регистра первой группы и с вторым счетчиком/а выходы подключены к логическому блоку.
2. Устройство по п.1,.о.т л и ч аю щ е е с тем, логический блок содержит первый элемент И, один вход которого вл етс входом блока, другой по;9ключён к выходу второго триггера , входы которого вл ютс входами 5 блока, а выход первого элемента И соединен с одним входом четвертого элемента ИЛИ, второй вход которого вл -, етс входом блока, а третий подключен к выходу второго элемента И, одинfО ВХОД которого вл етс входом блока, а доугой соединен с выходом третьего триггера, входы которого вл ютс входами блока, третий элемент И, один вход которого вл етс входом блока, 15 другой соединен с выходом третьего триггера, а выход подключен к одному входу п того элемента ИЛИ, другой
вход которого вл етс входом блока, третий вход соединен с выходом четвертого триггера, входы кот.орого вл ютс входами блока, а четвертый вход подключен к выходу четвертого элемента И, один вход которого вл етс входом блока, а другой соединен с выходом первого триггера, и третий счетчик, вход которого подключен к выходу четвертого элемента ИЛИ, при этом выходы третьего счетчика и четвертого элемента ИЛИ вл ютс выходами блока.
Источники информации, прин тые во внимание при экспертизе
1.Патент США № 3973245, кл. G Об F 3/02, опублик. 1976.
2.Патент США № 3873769, кл. 178-18, опублик, 1975.
f
r-,U
J/
15
29
0
J7
32
JJ
Я
Запуск
J
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813322526A SU1005107A1 (ru) | 1981-08-05 | 1981-08-05 | Устройство дл регистрации графической информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813322526A SU1005107A1 (ru) | 1981-08-05 | 1981-08-05 | Устройство дл регистрации графической информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1005107A1 true SU1005107A1 (ru) | 1983-03-15 |
Family
ID=20970992
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813322526A SU1005107A1 (ru) | 1981-08-05 | 1981-08-05 | Устройство дл регистрации графической информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1005107A1 (ru) |
-
1981
- 1981-08-05 SU SU813322526A patent/SU1005107A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0097834B1 (en) | Circuits for accessing a variable width data bus with a variable width data field | |
US3763467A (en) | Method and apparatus for reading documents | |
SU1005107A1 (ru) | Устройство дл регистрации графической информации | |
SU1429141A1 (ru) | Устройство дл селекции изображений объектов | |
SU1495820A1 (ru) | Устройство дл обработки многотоновых изображений | |
SU1444878A1 (ru) | Устройство дл вывода информации на экран телевизионного индикатора | |
SU1180876A1 (ru) | Устройство дл вывода информации | |
SU1283831A1 (ru) | Устройство дл формировани векторов | |
SU1453440A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
SU1267471A1 (ru) | Устройство дл отображени графической информации | |
SU1287165A1 (ru) | Устройство дл измерени временных характеристик программ | |
SU922718A1 (ru) | Устройство дл генерации векторов на индикаторе с черезстрочной разверткой | |
SU1341649A1 (ru) | Устройство дл определени числа вершин подграфов графа | |
JP2837461B2 (ja) | 外字メモリのアクセス方法 | |
SU911506A1 (ru) | Устройство дл упор дочени данных | |
SU1509870A1 (ru) | Устройство сравнени чисел с допусками | |
SU1522240A1 (ru) | Генератор изображений | |
SU1300543A2 (ru) | Устройство дл вывода графической информации | |
SU1566339A1 (ru) | Устройство дл отображени графической информации | |
JPH0340072A (ja) | アドレス制御機能を備えたメモリ装置 | |
SU1005017A1 (ru) | Устройство дл ввода и вывода графической информации | |
SU1405051A1 (ru) | Устройство дл преобразовани координат | |
SU1246087A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
SU1278864A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
SU1300544A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки |