SE457923B - Anordning foer att aastadkomma en styrbar linjeavslutningsimpedans - Google Patents

Anordning foer att aastadkomma en styrbar linjeavslutningsimpedans

Info

Publication number
SE457923B
SE457923B SE8702486A SE8702486A SE457923B SE 457923 B SE457923 B SE 457923B SE 8702486 A SE8702486 A SE 8702486A SE 8702486 A SE8702486 A SE 8702486A SE 457923 B SE457923 B SE 457923B
Authority
SE
Sweden
Prior art keywords
wire
circuit
converter
delayed
controllable
Prior art date
Application number
SE8702486A
Other languages
English (en)
Other versions
SE8702486D0 (sv
SE8702486L (sv
Inventor
A G Eriksson
N O Johannesson
Original Assignee
Ellemtel Utvecklings Ab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ellemtel Utvecklings Ab filed Critical Ellemtel Utvecklings Ab
Priority to SE8702486A priority Critical patent/SE457923B/sv
Publication of SE8702486D0 publication Critical patent/SE8702486D0/sv
Priority to PCT/SE1988/000254 priority patent/WO1988010539A1/en
Priority to AU19576/88A priority patent/AU1957688A/en
Priority to EP19880906145 priority patent/EP0321540A1/en
Priority to PT8768688A priority patent/PT87686A/pt
Priority to ES8801804A priority patent/ES2008537A6/es
Priority to GR880100377A priority patent/GR880100377A/el
Publication of SE8702486L publication Critical patent/SE8702486L/sv
Publication of SE457923B publication Critical patent/SE457923B/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/005Interface circuits for subscriber lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/54Circuits using the same frequency for two directions of communication
    • H04B1/58Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
    • H04B1/586Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa using an electronic circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Networks Using Active Elements (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Devices For Supply Of Signal Current (AREA)

Description

15 20 25 _ 457 923 :i I 2 och digital-analoga gränssnittet i abonnentanpassningskretsen. Medelst anord- ningen enligt föreliggande uppfinning kan man uppnå en flexibel inställning av en komplex linjeavslutningsimpedans i enlighet med de krav som telefonför- valtningarna ställer pa överföringen abonnent-telefonväxel. Ändamålet med föreliggande uppfinning är således att åstadkomma en komplex linjeavslu tningsimpedans för en telefonlinjekrets, vars impedansegenskaper kan styras i enlighet med de krav som ställs på överföringen abonnent-linjekrets utan att nagon ändring i hårdvaran behöver tillgripas.
Anordníngen enligt uppfinningen är kännetecknad sa som framgår av efter- följande patentkrav.
FIGURBESKRIVNING Uppfinningen skall närmare beskrivas med hänvisning till bifogade ritningar, där figur 1 visar ett enkelt kopplingsschema över en impedans; figur 2a-2d visar olika diagram över spänning och ström i schemat enligt figur l; figur 3 visar ett blockschema över en anordning enligt uppfinningen jämte närliggande kretsar; figur 4 visar ett blockschema över ett impedansfilter jämte angränsande block ingaende i blockschemat enligt figur 3; i figur Sa-Sf visar strörndiagram för impedansfiltret enligt figur 4. uTf-'öRINGsr-'ORMER För att närmare förklara idén och fördelarna med uppfinningen hänvisas till figurerna 1 och 2a-2d. Figur l visar schemat över en impedans Zi. Dä en spänningspuls U av sinusformat utseende enligt figur 2a uppträder över impe- dansen Zi fas en strömpuls i genom impedansen Zi. Om Zi är reell (resistiv) har strömpulsen i samma utseende som spänningspulsen Ul se figur 2b. Om Zi är komplex kommer strömpulsen att ändras.
Figur Zc, 2d visar strömpulsen i da impedansen Zi utgörs av ett resistans- kapacitansnät. Man fär en positiv och en negativ puls av olika utseende enligt 10 15 20 25 30 457 923 II. r 3 figur 2c och 2d beroende på hur kapacitansen i Zi ansluts och på värdena av respektive resistans och kapacitans. Strömmen i kan sägas bestå av en del (den positiva) som ej har någon fördröjning och en del (den negativa) som får en viss fördröjning relativt den påtryckta spänningspulsen U. Anordningen enligt upp- fimingen avser att efterlikna detta då Zi utgör ingångsimpedansen till en linjekrets sedd fran tvåtrådssidan.
Figur 3 visar ett blockschema över den föreslagna anordningen jämte angrän- sande kretsblock i linjekretsen. En tvåtråds-fyrtrådsornvandlare SLIC har en tvåtrådsingång över vilken spänningen U uppträder. Spänningen U ger upphov till en ström i. En utgående fyrtrådsförbindelse (jord är ej utritat) jämte en inkommande fyrtrådsförbindelse ansluter blocket SLIC till en abonnentanpass- ningskrets SLAC. Mellan de båda fyrtrådsförbindelserna har anslutits ett analogt block A med överföringsfunktionen Ha. Utgången hos blocket A är via en adderingskrets Al ansluten till ett motstånd Rr i den andra fyrtrådsför- bindelsen. Blocket A kan utgöras av en styrbar spänningsdelare eller en styrbar förstärkare för att kunna variera amplituden hos den spänning som avges till adderkretsen Al. Ett motstånd Rt är anslutet mellan de båda fyrtrådsgrenarna.
Härigenom fås större frihet att kunna välja Zz, eftersom motståndet R r redan från början är låst till ett visst värde för att föreskrivna signalnivåer i kretsen SLAC och över ingången till kretsen SLIC skall bibehållas. ' ' Det block som är streckmarkerat i figur 3 och som betecknats med SLAC är i och för sig förut känt och ärbeskrivet i detalj i ovannämnda EP-B-5h02lt. I figur 3 är för enkelhets skull endast visat analog-digitalomvandlaren AD, decima- tionsfiltret D i ena fyrtrådsvägen och interpolationsfiltret l, digital-analog- omvandlaren DA i den andra fyrtrådsvägen. Även impedansfiltret Z jämte adderkretsen A2 ingår i den kända SLAC-kretsen men utgör samtidigt del av föreliggande anordning tillsammans med blocket A på det sätt som beskrives nedan. I Sl.AC kretsen ingår ett koefficientminne M, exempelvis ett RAM som lagrar koefficienterna till impedansfiltret Z, men som utökats för att även kunna lagra värden för styming av blocket A såsom beskrivas nedan.
Det antas nu att SLIC kretsen har en spänníngsförstärkning :kx från tvåtråds- sidan till fyrtrådssidan och en strömförstärkning =kr från fyrtrâds - till två- tradssidan. Det antas att impedansfiltret Z har en överföringsfunktion Hz. 10 'IS 20 25 30 457 923 _, i ll Antas vidare att överföringsfunktionerna hos enheterna AD, D, I och DA är H AD, HD, HI respektive HDA fås ingångsadmittansen Yi som v1= _1- = _1- = EX-lí-kl + Éiïï (Han-:k-Hafliäi-Hk = U Rt R? H AD x HDxHIxHD endast beror av frekvensen och där l och U utgör de komplexa värdena av i respektive u.
Ingångsadmittansen Yi till SLIC-SLAC kretsen består således av två delar. En första del som inte ger någon fördröjning och som är proportionell mot Ha och l/Rt och en andra del som är beroende av Z. Den del som inte ger någon fördröjning består av en icke styrbar del proportionell mot 1/R t och en styrbar del proportionell mot Ha, jfr figur Sa respektive Sb.
Genom att variera (styra) blocket A fås en styrning av den del som motsvarar figur Sb och genom att styra Z fås en styrning av de fördröjda delarna enligt figur S-Sf. Eftersom impedansfiltret Z redan finns i blocket SLAC erfordras endast tillägg av blocket A och eventuellt resistansen R t, vilka utgör analoga komponenter och är relativt lätta att implementera.
Figur 4 visar närmare utseendet av styrbara impedansfiltret Z i det fall att detta utgörs av ett fyra tappars filter. Filtret Z är uppbyggt på i och för sig känt sätt med tre fördröjningsenheter DLl-DL3, fyra styrbara multiplikatorer MÛ-M3 samt en adderkrets A3. lnsignalen till filtret Z är ansluten till ingången hos multiplikatorn M0 och till fördröjningsenheten DLl.
DLl-DL3 har vardera en fördröjning = 'Ü multiplikatorernas Ml-M3 ingångar. från multiplikatorerna MD I Fördröjningsenheterna och har sina utgångar anslutna till Adderkretsen A3 summerar utsignalerna -M3 och avger en utsignal till ena ingången av adderketsen A2, vilken utsignal därefter leds vidare mot de efterföljande enheterna I och DA och mot SLIC-kretsen.
Figur Sa-Sf visar de strömpulser som erhålles då en sinusformad spänningspuls påtryckes linjekretsingången, jfr figur 2. Från utgången av blocket A, som i detta fall har överfóringsfunktionen Ha: ka, enligt figur 5b fås en strömpuls som ej är fördröjd och vars amplitud är proportionell mot ka/Rr. Från respektive multiplikatorutgång i filtret Z fås enligt figur Sc-Sf fördröjda strömpulser med amplituder, som är beroende av koefficienterna 20-23 hos multiplikatorerna MÛ-MB och som är inbördes fördröjda ett tidsintervall = f. 10 15 457 923 5 Det framgår av figur 5c-5f att da koefficienterna 20-23 varieras mellan positiva och negativa värden, olika positiva och negativa kurvformer kan erhållas hos de fördröjda strömpulserna och därmed kan olika örzskade kurv- former erhållas hos den utsignal sorn fås från adderkretsen A3. Efter super- ponering av den icke-fördröjda strömpulsen enligt figur 'Ja i adderkretsen Al fas således en ström som består av en icke-fördröjd del och fördröjda delar och vars utseende kan ändras inom önskade gränser. Den föreslagna anordningen som åstadkommer detta består av tva äter-kopplade kretsar mellan de bada fyr- tradiga grenarna, nämligen en analog återkoppling (A) och en digital återkopp- ling (Z). Styrning av den analoga och digitala aterkopplingen kan ske i SLAC kretsens koefficientminne M. I förhållande tili den kända SLAC kretsen enligt ovannämnda EP-B-S4024 behöver minnesutrymmet i koefficientminnet M utökas endast med ett utrymme för styrning av den analoga àterkopplingen A eftersom den digitala återkopplingen redan finns tillgänglig. l utföringsformen ovan utgör blocket A en spänningsomvandlare. Blocket A kan emellertid även utgöras av en späming-strömomvandlare i form av en styrbar resistans. Adderaren A1 summerar i detta fall strömmarna från SLAC-kretsen och fran blocket A.

Claims (5)

'-a 457 923 __. u G PATENTKRAV
1. l. Anordning för att åstadkomma en styrbar komplex linjeavslutningsimpe- dans för en abonnentlinjekrets, som består av en tvåtråds-fyrtrådsomvandlare (SLIC) och en abonnentanpassningskrets (SLAC), vilken innehåller ett styrbart digitalt impedansfilter (Z) jämte en styrenhet (M) för styrning av impedans- filtret (Z) så att en en relativt en inkommande spänningsstorhet (u) fördröjd strömstorhet från abonnentlinjekretsen erhålles, varvid på omvandlar-ens fyr- trådssida ett analogt kretsblock (A) är anslutet mellan omvandlarens (SLIC) bada fyrtràdsutgångar, k ä n n e t e c k n a d av att det analoga kretsblocket (A) är styrbart från nämnda styrenhet (M) för att åstadkomma en variabel icke fördröjd strömstorhet (figur Sb) från abonnentlinjekretsen (SLIC) i förhållande till nämnda inkommande spânningsstorhet (u) samt av en adderkrets (Al) för superponering av nämnda fördröjda och icke-fördröjda strömstorheter.
2. Anordning enligt patentkrav l, k ä n n e t e c k n a d av att en resistans (Rt) är ansluten mellan de båda fyrtrådsförbindelserna på utgången av tvåtråds- fyrtrådsomvandlaren (SLIC).
3. Anordning enligt patentkrav 1 eller 2, k ä n n e t e c k n a d av att nämnda block (A) för att åstadkomma en icke-fördröjd 'strömstorhet består av en spânningsomvandlare.
4. Anordning enligt patentkrav l eller 2, k ä n n e t e c k n a d av att nämnda block (A) för att åstadkomma en icke-fördröjd strömstorhet bes spänningsströrnomvandlare. - ' tår av en
5. Anordning enligt patentkrav 1-4, k ä n n e t e c k n a d av att nämnda styrbara filter (Z) utgörs av ett i abonnentanpassnlngskretsen (SLAC) ingående digitalt filter (DLl-DLB, MÛ-M3, A3) med ett antal tappar och~ tillhörande styrbara koefficientmultiplikatorer (MO-MB) för att styra värdet och fördröj- ningen ( ,2 ) på nämnda fördröjda strömstorhet.
SE8702486A 1987-06-15 1987-06-15 Anordning foer att aastadkomma en styrbar linjeavslutningsimpedans SE457923B (sv)

Priority Applications (7)

Application Number Priority Date Filing Date Title
SE8702486A SE457923B (sv) 1987-06-15 1987-06-15 Anordning foer att aastadkomma en styrbar linjeavslutningsimpedans
PCT/SE1988/000254 WO1988010539A1 (en) 1987-06-15 1988-05-18 Apparatus for achieving a controllable line termination impedance
AU19576/88A AU1957688A (en) 1987-06-15 1988-05-18 Apparatus for achieving a controllable line termination impedance
EP19880906145 EP0321540A1 (en) 1987-06-15 1988-05-18 Apparatus for achieving a controllable line termination impedance
PT8768688A PT87686A (pt) 1987-06-15 1988-06-08 Aparelho para obter uma impedancia terminal controlavel de linha
ES8801804A ES2008537A6 (es) 1987-06-15 1988-06-10 Un aparato para crear una impedancia compleja controlable de terminacion de linea.
GR880100377A GR880100377A (el) 1987-06-15 1988-06-13 Συσκευη για την επιτευξη ελεγξιμης συνθετης αντιστασης γραμμης τερματισμου

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SE8702486A SE457923B (sv) 1987-06-15 1987-06-15 Anordning foer att aastadkomma en styrbar linjeavslutningsimpedans

Publications (3)

Publication Number Publication Date
SE8702486D0 SE8702486D0 (sv) 1987-06-15
SE8702486L SE8702486L (sv) 1988-12-16
SE457923B true SE457923B (sv) 1989-02-06

Family

ID=20368864

Family Applications (1)

Application Number Title Priority Date Filing Date
SE8702486A SE457923B (sv) 1987-06-15 1987-06-15 Anordning foer att aastadkomma en styrbar linjeavslutningsimpedans

Country Status (7)

Country Link
EP (1) EP0321540A1 (sv)
AU (1) AU1957688A (sv)
ES (1) ES2008537A6 (sv)
GR (1) GR880100377A (sv)
PT (1) PT87686A (sv)
SE (1) SE457923B (sv)
WO (1) WO1988010539A1 (sv)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5073924A (en) * 1990-05-01 1991-12-17 Frisby Kenneth G Telephone line noise filter apparatus
JPH04280597A (ja) * 1991-03-08 1992-10-06 Nec Corp 加入者回路
IT1259009B (it) * 1992-07-24 1996-03-11 Italtel Telematica Metodo e dispositivo per l'adattamento delle impedenze della terminazione di utente e dell'attacco di utente alla impedenza caratteristica della linea telefonica di utente
ATE187029T1 (de) * 1993-09-02 1999-12-15 Siemens Ag Schaltungsanordnung zur erzeugung einer variablen leitungsabschlussimpedanz
AU681169B2 (en) * 1993-10-01 1997-08-21 Alcatel Australia Limited Line termination circuit
JPH0851651A (ja) * 1994-06-24 1996-02-20 Harris Corp 加入者線インタフェース回路及びインピーダンス整合方法並びにハイブリッド間エコーキャンセレーション方法
US5583934A (en) * 1995-03-03 1996-12-10 Advanced Micro Devices, Inc. DC level control for an electronic telephone line card
SE511825C2 (sv) * 1998-03-31 1999-12-06 Ericsson Telefon Ab L M Förfarande och anordning i en analog linjekrets
KR100408739B1 (ko) * 2001-12-04 2003-12-11 엘지이노텍 주식회사 교환기 가입자 보드용 아날로그 슬릭 회로
US7062037B2 (en) * 2002-04-30 2006-06-13 Texas Instruments Incorporated Generic line impedance matching circuit using decomposed configurable transfer functions

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BR8009085A (pt) * 1980-06-18 1982-05-11 Ericsson Telefon Ab L M Aparelho de circuito de processamento de audio para linha de assinante
JPS5895488A (ja) * 1981-12-02 1983-06-07 Hitachi Ltd ライン回路
EP0163298B1 (en) * 1984-05-30 1992-09-30 Hitachi, Ltd. Pcm coder/decoder with two-wire/four-wire conversion
GB8528843D0 (en) * 1985-11-22 1985-12-24 British Telecomm Codec

Also Published As

Publication number Publication date
WO1988010539A1 (en) 1988-12-29
PT87686A (pt) 1989-05-31
SE8702486D0 (sv) 1987-06-15
ES2008537A6 (es) 1989-07-16
AU1957688A (en) 1989-01-19
EP0321540A1 (en) 1989-06-28
SE8702486L (sv) 1988-12-16
GR880100377A (el) 1989-03-08

Similar Documents

Publication Publication Date Title
US4993063A (en) Channel unit interface circuit
EP0020044B1 (en) Equalizer arrangements
SE457923B (sv) Anordning foer att aastadkomma en styrbar linjeavslutningsimpedans
CA1130027A (en) Adaptive electronic hybrid circuit
EP0112731A2 (en) Subscriber line interface circuit
US4852160A (en) Channel unit interface circuit
US5014263A (en) Adaptive echo-canceller with double-talker detection
GB1563541A (en) Signal transmission circuit
US3919502A (en) Balancing network for voice frequency telephone repeaters
US4894864A (en) Interface circuit
EP0636295A1 (en) BROADBAND SUBSCRIBER LINE INTERFACE CIRCUIT.
US5526425A (en) Interface circuit between a four wire line and a two wire line
GB1522100A (en) Bidirectional filter circuit
EP0636296B1 (en) Impedance synthesizer for a subscriber line interface circuit
US4100515A (en) Communication circuit having precision capacitor multiplier
EP0134229B1 (en) Borsht/slic auto balancing technique
SE456062B (sv) Krets for att digitalt atskilja fullduplexsendnings- och mottagningsinformationssignaler pa en tvatradsbana till ett par digitalsignaler
US3711660A (en) Hybrid networks
DE3887057T2 (de) Adaptiver Echokompensator mit Doppel-Spracherkennung.
NO314870B1 (no) Fremgangsmåte og anordning for generering av et ringesignal
US3177302A (en) Telephone repeater
US5825781A (en) Pulse amplitude modulated tone generator
US4132866A (en) Concentration network for a time division multiplex telephone exchange with pulse amplitude modulation
SE429911B (sv) Tidsmultiplexkommunikationsanleggning for tidsmultiplexkoppling av tvatradslinjekretsar
AU541565B2 (en) Automatic equalization for digital transmission systems

Legal Events

Date Code Title Description
NAV Patent application has lapsed

Ref document number: 8702486-5

Effective date: 19891215