RU95111235A - Пакетируемое устройство - Google Patents
Пакетируемое устройствоInfo
- Publication number
- RU95111235A RU95111235A RU95111235/09A RU95111235A RU95111235A RU 95111235 A RU95111235 A RU 95111235A RU 95111235/09 A RU95111235/09 A RU 95111235/09A RU 95111235 A RU95111235 A RU 95111235A RU 95111235 A RU95111235 A RU 95111235A
- Authority
- RU
- Russia
- Prior art keywords
- contact pads
- redundant
- decoder
- components
- fragments
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Устройство содержит несколько групп резервных идентичным элементов, выполненных в виде кристаллов или фрагментов кристаллов. Отличие заключается в том, что резервные элементы размещены на соединительной плате и связаны с ее контактными площадками, а устройство дополнительно содержит декодер, причем резервные идентичные элементы размещены этажеркой так, что каждая одинаковая контактная площадка любого идентичного элемента расположена строго над или под одинаковой контактной площадкой других резервных элементов и либо все одинаковые контактные площадки каждого идентичного элемента этажерки, кроме ряда контактным площадок питающих напряжений, либо все одинаковые контактные площадки каждого идентичного элемента этажерки соединены друг с другом. Все элементы и плата либо заключены внутри корпуса, либо покрыты герметизирующим компаундом. При этом, если не связан ряд контактным площадок питающим напряжений идентичных элементов, устройство дополнительно содержит ключи, соединяющие шины питания платы с необъединенными контактными площадками питающих напряжений каждого элемента этажерки, а декодер связан со всеми ключами. Если же связаны все одинаковые контактные площадки идентичных элементов, каждый кристалл содержит один или несколько резервируемым фрагментов, а выводы одного или нескольким питающим напряжений каждого резервируемого фрагмента связаны с соответствующими контактными площадками напряжений, соединенными с шинами питания платы, через ключи. В этом случае каждый кристалл дополнительно содержит шифратор, связанный с необъединенной группой контактным площадок кристалла, питающими �
Claims (1)
- Устройство содержит несколько групп резервных идентичным элементов, выполненных в виде кристаллов или фрагментов кристаллов. Отличие заключается в том, что резервные элементы размещены на соединительной плате и связаны с ее контактными площадками, а устройство дополнительно содержит декодер, причем резервные идентичные элементы размещены этажеркой так, что каждая одинаковая контактная площадка любого идентичного элемента расположена строго над или под одинаковой контактной площадкой других резервных элементов и либо все одинаковые контактные площадки каждого идентичного элемента этажерки, кроме ряда контактным площадок питающих напряжений, либо все одинаковые контактные площадки каждого идентичного элемента этажерки соединены друг с другом. Все элементы и плата либо заключены внутри корпуса, либо покрыты герметизирующим компаундом. При этом, если не связан ряд контактным площадок питающим напряжений идентичных элементов, устройство дополнительно содержит ключи, соединяющие шины питания платы с необъединенными контактными площадками питающих напряжений каждого элемента этажерки, а декодер связан со всеми ключами. Если же связаны все одинаковые контактные площадки идентичных элементов, каждый кристалл содержит один или несколько резервируемым фрагментов, а выводы одного или нескольким питающим напряжений каждого резервируемого фрагмента связаны с соответствующими контактными площадками напряжений, соединенными с шинами питания платы, через ключи. В этом случае каждый кристалл дополнительно содержит шифратор, связанный с необъединенной группой контактным площадок кристалла, питающими напряжениями и всеми ключами всех фрагментов, а декодер соединен с необъединенными группами контактных площадок этажерок.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU95111235/09A RU95111235A (ru) | 1995-06-29 | 1995-06-29 | Пакетируемое устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU95111235/09A RU95111235A (ru) | 1995-06-29 | 1995-06-29 | Пакетируемое устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
RU95111235A true RU95111235A (ru) | 1997-06-10 |
Family
ID=48434017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU95111235/09A RU95111235A (ru) | 1995-06-29 | 1995-06-29 | Пакетируемое устройство |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU95111235A (ru) |
-
1995
- 1995-06-29 RU RU95111235/09A patent/RU95111235A/ru unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930020654A (ko) | 반도체 메모리 모듈 | |
DE68918775T2 (de) | Chip-auf-Chip-Verbindungsschema für integrierte Halbleiterschaltungen. | |
KR850000794A (ko) | 반도체 집적회로 장치 | |
KR870010628A (ko) | 반도체 장치 | |
EP0213037A3 (en) | Semiconductor memory device having test pattern generating circuit | |
KR930022418A (ko) | 액정 패널 모듈과 액정 드라이브 ic용 테이프 캐리어 팩키지 | |
EP0346061A3 (en) | Integrated circuit device having an improved package structure | |
KR960038412A (ko) | 패키지레벨 직류전압 테스트가 가능한 반도체 메모리장치 | |
KR870009454A (ko) | 반도체 장치 및 그 제조 방법 | |
EP0361404A3 (en) | Memory circuit provided with improved redundant structure | |
KR890017794A (ko) | 마스터-슬라이스형 반도체집적회로 | |
KR890016630A (ko) | 전력용 반도체장치 | |
DE59510258D1 (de) | Integrierte Halbleiter-Speichervorrichtung mit Redundanzschaltungsanordnung | |
DE58907014D1 (de) | Halbleiterspeicher. | |
RU95111235A (ru) | Пакетируемое устройство | |
EP0379592A4 (en) | Ic memory card | |
KR960042745A (ko) | 다수개의 스위칭 수단을 가지는 다용도 패드를 구비한 반도체 메모리장치 | |
SE8604869L (sv) | Integrerat kretsorgan med lutande periferikretsar | |
KR970008190A (ko) | 반도체장치의 모드 설정회로 | |
KR890005744A (ko) | 반도체 집적 회로 장치 | |
JPS6476748A (en) | Semiconductor circuit device | |
GB2170657A (en) | Semiconductor memory device | |
KR900001020A (ko) | 반도체 집적회로 장치 | |
ES1014178U (es) | Dispositivo con dos elementos de construccion semiconductores apilados superpuestos cuyas conexiones, en cada caso, estan situadas en un plano. | |
KR900004004A (ko) | 바운싱을 줄이기 위한 반도체장치의 파우워라인 |