RU2801792C1 - Мажоритарный модуль - Google Patents

Мажоритарный модуль Download PDF

Info

Publication number
RU2801792C1
RU2801792C1 RU2023106705A RU2023106705A RU2801792C1 RU 2801792 C1 RU2801792 C1 RU 2801792C1 RU 2023106705 A RU2023106705 A RU 2023106705A RU 2023106705 A RU2023106705 A RU 2023106705A RU 2801792 C1 RU2801792 C1 RU 2801792C1
Authority
RU
Russia
Prior art keywords
majority
inputs
elements
module
connected respectively
Prior art date
Application number
RU2023106705A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Application granted granted Critical
Publication of RU2801792C1 publication Critical patent/RU2801792C1/ru

Links

Images

Abstract

Мажоритарный модуль предназначен для реализации мажоритарной функции пяти аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же пяти аргументов и может быть использован в системах цифровой вычислительной техники как средство предварительной обработки информации. Мажоритарный модуль содержит элемент И (1), элемент ИЛИ (2) и семь мажоритарных элементов (31, …, 37). В результате достигнуто упрощение схемы мажоритарного модуля за счет уменьшения ее цены по Квайну при сохранении элементного базиса прототипа. 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано при построении средств автоматики, функциональных узлов систем управления и др.
Известны мажоритарные модули (см., например, патент РФ 2580801, кл. H03K 19/23, 2016г.), которые содержат элементы И, элементы ИЛИ, мажоритарные элементы и реализуют мажоритарную функцию пяти аргументов - входных двоичных сигналов либо дизъюнкцию (конъюнкцию) тех же пяти аргументов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных мажоритарных модулей, относится схемная сложность, обусловленная тем, что цена по Квайну схемы, в частности, упомянутого аналога равна 35.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип мажоритарный модуль (патент РФ 2697727, кл. G06F 7/38, 2019 г.), который содержит элемент И, элемент ИЛИ, мажоритарные элементы и реализует мажоритарную функцию пяти аргументов - входных двоичных сигналов либо дизъюнкцию (конъюнкцию) тех же пяти аргументов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится схемная сложность, обусловленная тем, что цена по Квайну схемы прототипа равна 31.
Техническим результатом изобретения является упрощение схемы мажоритарного модуля за счет уменьшения ее цены по Квайну при сохранении элементного базиса прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в мажоритарном модуле, содержащем элемент И, элемент ИЛИ и семь мажоритарных элементов, выходы i-го (), ()-го и первый вход ()-го мажоритарных элементов соединены соответственно с вторыми входами ()-го, ()-го мажоритарных элементов и ()-ым настроечным входом мажоритарного модуля, первый, второй информационные входы которого подключены соответственно к второму, третьему входам первого мажоритарного элемента, особенность заключается в том, что второй, третий входы пятого и первые входы первого, второго мажоритарных элементов соединены соответственно с первым, вторым входами элемента И и первым входом третьего мажоритарного элемента, второй, третий входы четвертого и выход пятого мажоритарных элементов подключены соответственно к выходам третьего, седьмого и третьему входу второго мажоритарных элементов, первый, третий входы седьмого и выход первого мажоритарных элементов соединены соответственно с выходами элементов ИЛИ, И и первым входом шестого мажоритарного элемента, а первый, второй входы элемента ИЛИ, первый, второй входы элемента И и третьи входы третьего, шестого мажоритарных элементов подключены соответственно к первому, второму, третьему, четвертому и пятому информационным входам мажоритарного модуля, первый настроечный вход и выход которого соединены соответственно с первым входом пятого и выходом четвертого мажоритарных элементов.
На чертеже представлена схема предлагаемого мажоритарного модуля.
Мажоритарный модуль содержит элемент И 1, элемент ИЛИ 2 и мажоритарные элементы 31, …, 37, причем второй, третий входы элемента 31, второй, третий входы элемента 35 и первые входы элементов 3 i (), 35 соединены соответственно с первым, вторым входами элемента 2, первым, вторым входами элемента 1 и первыми входами элементов 33, 34, выходы элементов 3 i и 3 i +4 подключены соответственно к вторым входам элементов 3 i +1 и 3 i +5, второй, третий входы элемента 34 и выход элемента 35 соединены соответственно с выходами элементов 33, 37 и третьим входом элемента 32, первый, третий входы элемента 37 и выход элемента 31 подключены соответственно к выходам элементов 2, 1 и первому входу элемента 36, а второй, третий входы элемента 31, второй, третий входы элемента 35 и третьи входы элементов 33, 36 соединены соответственно с первым, вторым, третьим, четвертым и пятым информационными входами мажоритарного модуля, выход и первый, второй настроечные входы которого подключены соответственно к выходу элемента 34 и первым входам элементов 35, 31.
Работа предлагаемого мажоритарного модуля осуществляется следующим образом. На его первый,…,пятый информационные и первый, второй настроечные входы подаются соответственно двоичные сигналы и . На выходе мажоритарного элемента 3 j () имеем , где и #, есть соответственно сигналы на его первом, втором, третьем входах и символы операций Maj, ИЛИ, И. Следовательно, сигнал на выходе элемента 34 определяется выражением
,
где
Таким образом, на выходе предлагаемого модуля получим
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый мажоритарный модуль построен в элементном базисе прототипа и реализует мажоритарную функцию пяти аргументов - входных двоичных сигналов либо дизъюнкцию (конъюнкцию) тех же пяти аргументов. При этом схема предлагаемого мажоритарного модуля проще, чем у прототипа, поскольку ее цена по Квайну равна 25.

Claims (1)

  1. Мажоритарный модуль, содержащий элемент И, элемент ИЛИ и семь мажоритарных элементов, причем выходы i-го (), ()-го и первый вход ()-го мажоритарных элементов соединены соответственно с вторыми входами ()-го, ()-го мажоритарных элементов и ()-ым настроечным входом мажоритарного модуля, первый, второй информационные входы которого подключены соответственно к второму, третьему входам первого мажоритарного элемента, отличающийся тем, что второй, третий входы пятого и первые входы первого, второго мажоритарных элементов соединены соответственно с первым, вторым входами элемента И и первым входом третьего мажоритарного элемента, второй, третий входы четвертого и выход пятого мажоритарных элементов подключены соответственно к выходам третьего, седьмого и третьему входу второго мажоритарных элементов, первый, третий входы седьмого и выход первого мажоритарных элементов соединены соответственно с выходами элементов ИЛИ, И и первым входом шестого мажоритарного элемента, а первый, второй входы элемента ИЛИ, первый, второй входы элемента И и третьи входы третьего, шестого мажоритарных элементов подключены соответственно к первому, второму, третьему, четвертому и пятому информационным входам мажоритарного модуля, первый настроечный вход и выход которого соединены соответственно с первым входом пятого и выходом четвертого мажоритарных элементов.
RU2023106705A 2023-03-22 Мажоритарный модуль RU2801792C1 (ru)

Publications (1)

Publication Number Publication Date
RU2801792C1 true RU2801792C1 (ru) 2023-08-15

Family

ID=

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4692640A (en) * 1984-12-26 1987-09-08 Kabushiki Kaisha Toshiba Majority circuit comprising binary counter
RU2618899C1 (ru) * 2015-12-11 2017-05-11 Олег Александрович Козелков Мажоритарный модуль
RU2697727C2 (ru) * 2017-11-10 2019-08-19 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2747107C1 (ru) * 2019-12-06 2021-04-27 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
US11165430B1 (en) * 2020-12-21 2021-11-02 Kepler Computing Inc. Majority logic gate based sequential circuit

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4692640A (en) * 1984-12-26 1987-09-08 Kabushiki Kaisha Toshiba Majority circuit comprising binary counter
RU2618899C1 (ru) * 2015-12-11 2017-05-11 Олег Александрович Козелков Мажоритарный модуль
RU2697727C2 (ru) * 2017-11-10 2019-08-19 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2747107C1 (ru) * 2019-12-06 2021-04-27 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
US11165430B1 (en) * 2020-12-21 2021-11-02 Kepler Computing Inc. Majority logic gate based sequential circuit

Similar Documents

Publication Publication Date Title
RU2701461C1 (ru) Мажоритарный модуль
RU2647639C1 (ru) Логический преобразователь
RU2703675C1 (ru) Логический преобразователь
RU2801792C1 (ru) Мажоритарный модуль
RU2248034C1 (ru) Логический преобразователь
RU2700553C1 (ru) Мажоритарный модуль
RU2300137C1 (ru) Мажоритарный модуль
RU2697727C2 (ru) Мажоритарный модуль
RU2787336C1 (ru) Пороговый модуль
RU2787339C1 (ru) Мажоритарный модуль
RU2718209C1 (ru) Логический модуль
RU2249844C2 (ru) Логический модуль
RU2710877C1 (ru) Мажоритарный модуль
RU2809206C1 (ru) Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три
RU2710872C1 (ru) Параллельный счетчик единичных сигналов
RU2714216C1 (ru) Пороговый модуль
RU2758188C1 (ru) Логический модуль
RU2758187C1 (ru) Логический модуль
RU2776922C1 (ru) Мажоритарный модуль
RU2805313C1 (ru) Пороговый модуль
RU2778678C1 (ru) Логический модуль
RU2700555C1 (ru) Мажоритарный модуль
RU2809190C1 (ru) Пороговый модуль
RU2791461C1 (ru) Мажоритарный модуль
RU2758185C1 (ru) Логический преобразователь