RU2809190C1 - Пороговый модуль - Google Patents

Пороговый модуль Download PDF

Info

Publication number
RU2809190C1
RU2809190C1 RU2023113511A RU2023113511A RU2809190C1 RU 2809190 C1 RU2809190 C1 RU 2809190C1 RU 2023113511 A RU2023113511 A RU 2023113511A RU 2023113511 A RU2023113511 A RU 2023113511A RU 2809190 C1 RU2809190 C1 RU 2809190C1
Authority
RU
Russia
Prior art keywords
inputs
elements
threshold
arguments
output
Prior art date
Application number
RU2023113511A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Application granted granted Critical
Publication of RU2809190C1 publication Critical patent/RU2809190C1/ru

Links

Abstract

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Технический результат - уменьшение схемной глубины при сохранении функциональных возможностей прототипа. Пороговый модуль содержит семь элементов ИЛИ (11,…,17) и пять элементов И (21,…,25), при этом реализуется пороговая функция с единичными весами аргументов и порогом четыре, зависящая от шести аргументов - входных двоичных сигналов. 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны пороговые модули (см., например, патент РФ 2714216, кл. H03K19/23, 2020г.), которые содержат элементы И, элементы ИЛИ и реализуют пороговую функцию с единичными весами аргументов и порогом четыре, зависящую от шести аргументов - входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных пороговых модулей, относится большая схемная глубина, обусловленная тем, что глубина схемы, в частности, упомянутого аналога равна 6.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип пороговый модуль (патент РФ 2758800, кл. H03K19/23, 2021г.), который содержит элементы И, элементы ИЛИ и реализует пороговую функцию с единичными весами аргументов и порогом четыре, зависящую от шести аргументов - входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится большая схемная глубина, обусловленная тем, что глубина схемы прототипа равна 5.
Техническим результатом изобретения является уменьшение схемной глубины при сохранении функциональных возможностей прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в пороговом модуле, содержащем семь элементов ИЛИ и пять элементов И, первый, второй входы k-го () элемента ИЛИ соединены соответственно с первым, вторым входами k-го элемента И, особенность заключается в том, что выходы k-ых элементов И, ИЛИ и вторые входы третьего, четвертого элементов ИЛИ соединены соответственно с первыми входами ()-го, ()-го элементов ИЛИ и вторыми входами пятого, шестого элементов ИЛИ, первый, второй и третий входы четвертого, второй, третий и первый входы пятого элементов И подключены соответственно к первому, второму входам третьего и выходу шестого элементов ИЛИ, первому, второму входам четвертого и выходу пятого элементов ИЛИ, а первый, второй, третий, четвертый входы третьего элемента И, первый, второй, третий входы седьмого и первый, второй входы k-го элементов ИЛИ соединены соответственно с выходами первого, второго, четвертого, третьего элементов ИЛИ, выходами третьего, четвертого, пятого элементов И и ()-ым, ()-ым входами порогового модуля, третий, шестой входы и выход которого подключены соответственно к вторым входам третьего, четвертого и выходу седьмого элементов ИЛИ.
На чертеже представлена схема предлагаемого порогового модуля.
Пороговый модуль содержит элементы ИЛИ 11,…,17 и элементы И 21,…,25, причем первый, второй входы элемента 1 k () соединены соответственно с первым, вторым входами элемента 2 k , выходы элементов 2 k , 1 k и вторые входы элементов 13, 14 подключены соответственно к первым входам элементов 1 k +2, 1 k +4 и вторым входам элементов 15, 16, первый, второй и третий входы элемента 24, второй, третий и первый входы элемента 25 соединены соответственно с первым, вторым входами элемента 13 и выходом элемента 16, первым, вторым входами элемента 14 и выходом элемента 15, а первый, второй, третий, четвертый входы элемента 23, первый, второй, третий входы элемента 17 и первый, второй входы элемента 1 k подключены соответственно к выходам элементов 11, 12, 14, 13, 23, 24, 25 и ()-му, ()-му входам порогового модуля, третий, шестой входы и выход которого соединены соответственно с вторыми входами элементов 13, 14 и выходом элемента 17.
Работа предлагаемого порогового модуля осуществляется следующим образом. На его первый,…,шестой входы подаются соответственно двоичные сигналы . На выходе предлагаемого модуля получим
,
где ∨, есть символы операций ИЛИ, И; есть пороговая функция с единичными весами аргументов и порогом четыре. При этом глубина схемы предлагаемого модуля равна 4.
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый пороговый модуль реализует пороговую функцию с единичными весами аргументов и порогом четыре, зависящую от шести аргументов - входных двоичных сигналов, и имеет меньшую по сравнению с прототипом схемную глубину.

Claims (1)

  1. Пороговый модуль, содержащий семь элементов ИЛИ и пять элементов И, причем первый, второй входы k-го () элемента ИЛИ соединены соответственно с первым, вторым входами k-го элемента И, отличающийся тем, что выходы k-х элементов И, ИЛИ и вторые входы третьего, четвертого элементов ИЛИ соединены соответственно с первыми входами ()-го, ()-го элементов ИЛИ и вторыми входами пятого, шестого элементов ИЛИ, первый, второй и третий входы четвертого, второй, третий и первый входы пятого элементов И подключены соответственно к первому, второму входам третьего и выходу шестого элементов ИЛИ, первому, второму входам четвертого и выходу пятого элементов ИЛИ, а первый, второй, третий, четвертый входы третьего элемента И, первый, второй, третий входы седьмого и первый, второй входы k-го элементов ИЛИ соединены соответственно с выходами первого, второго, четвертого, третьего элементов ИЛИ, выходами третьего, четвертого, пятого элементов И и ()-м, ()-м входами порогового модуля, третий, шестой входы и выход которого подключены соответственно к вторым входам третьего, четвертого и выходу седьмого элементов ИЛИ.
RU2023113511A 2023-05-25 Пороговый модуль RU2809190C1 (ru)

Publications (1)

Publication Number Publication Date
RU2809190C1 true RU2809190C1 (ru) 2023-12-07

Family

ID=

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7218138B2 (en) * 2004-12-23 2007-05-15 Lsi Corporation Efficient implementations of the threshold-2 function
US7822799B1 (en) * 2006-06-26 2010-10-26 Altera Corporation Adder-rounder circuitry for specialized processing block in programmable logic device
RU2714216C1 (ru) * 2019-04-22 2020-02-13 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2757821C1 (ru) * 2020-09-24 2021-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2758800C1 (ru) * 2020-10-28 2021-11-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7218138B2 (en) * 2004-12-23 2007-05-15 Lsi Corporation Efficient implementations of the threshold-2 function
US7822799B1 (en) * 2006-06-26 2010-10-26 Altera Corporation Adder-rounder circuitry for specialized processing block in programmable logic device
RU2714216C1 (ru) * 2019-04-22 2020-02-13 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2757821C1 (ru) * 2020-09-24 2021-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2758800C1 (ru) * 2020-10-28 2021-11-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль

Similar Documents

Publication Publication Date Title
RU2701461C1 (ru) Мажоритарный модуль
RU2417404C1 (ru) Логический преобразователь
RU2472209C1 (ru) Логический модуль
RU2580799C1 (ru) Логический преобразователь
RU2809190C1 (ru) Пороговый модуль
RU2700553C1 (ru) Мажоритарный модуль
RU2703675C1 (ru) Логический преобразователь
RU2629451C1 (ru) Логический преобразователь
RU2714216C1 (ru) Пороговый модуль
RU2641454C2 (ru) Логический преобразователь
RU2809206C1 (ru) Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три
RU2809477C1 (ru) Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три
RU2787336C1 (ru) Пороговый модуль
RU2701464C1 (ru) Логический преобразователь
RU2709664C1 (ru) Пороговый модуль
RU2621376C1 (ru) Логический модуль
RU2787339C1 (ru) Мажоритарный модуль
RU2791461C1 (ru) Мажоритарный модуль
RU2634229C1 (ru) Логический преобразователь
RU2758800C1 (ru) Пороговый модуль
RU2630394C2 (ru) Логический модуль
RU2700552C1 (ru) Мажоритарный модуль
RU2757819C1 (ru) Мажоритарный модуль
RU2805313C1 (ru) Пороговый модуль
RU2700556C1 (ru) Логический преобразователь