RU2809477C1 - Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три - Google Patents

Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три Download PDF

Info

Publication number
RU2809477C1
RU2809477C1 RU2023106701A RU2023106701A RU2809477C1 RU 2809477 C1 RU2809477 C1 RU 2809477C1 RU 2023106701 A RU2023106701 A RU 2023106701A RU 2023106701 A RU2023106701 A RU 2023106701A RU 2809477 C1 RU2809477 C1 RU 2809477C1
Authority
RU
Russia
Prior art keywords
elements
input
threshold
inputs
output
Prior art date
Application number
RU2023106701A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Application granted granted Critical
Publication of RU2809477C1 publication Critical patent/RU2809477C1/ru

Links

Abstract

Изобретение относится к вычислительной технике. Технический результат заключается в повышении быстродействия порогового модуля за счет уменьшения максимального времени задержки распространения сигнала. Результат достигается за счет того, что в пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три, зависящей от семи аргументов - входных двоичных сигналов, дополнительно введен десятый элемент ИЛИ, при этом первый вход i-го () элемента И и выходы третьих элементов И, ИЛИ соединены соответственно с первым входом (i+1)-го элемента ИЛИ и первыми входами седьмых элементов И, ИЛИ, второй вход и выход шестого, второй вход и выход восьмого элементов И подключены соответственно к вторым входам седьмых элементов И, ИЛИ и второму входу восьмого элемента ИЛИ, выходу восьмого и первому входу десятого элементов ИЛИ, первый, второй входы девятого элемента И и первый, второй входы девятого элемента ИЛИ соединены соответственно с выходами пятого, седьмого элементов ИЛИ и выходами пятого, седьмого элементов И, а второй, третий входы и выход десятого элемента ИЛИ подключены соответственно к выходам девятых элементов И, ИЛИ и выходу порогового модуля, седьмой вход которого соединен с вторым входом шестого элемента И. 1 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны пороговые модули (см., например, патент РФ 2704735, кл. G06F7/00, 2019г.), которые содержат элементы И, элементы ИЛИ и реализуют пороговую функцию с единичными весами аргументов и порогом три, зависящую от шести аргументов - входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных пороговых модулей, относятся ограниченные функциональные возможности и низкое быстродействие, обусловленные соответственно тем, что не допускается обработка семи входных сигналов и максимальное время задержки распространения сигнала, в частности, в упомянутом аналоге определяется выражением , где есть длительность задержки, вносимой логическим элементом.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип пороговый модуль (патент РФ 2757821, кл. G06F7/38, 2021г.), который содержит девять элементов И, девять элементов ИЛИ и реализует пороговую функцию с единичными весами аргументов и порогом три, зависящую от семи аргументов - входных двоичных сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится низкое быстродействие, обусловленное тем, что максимальное время задержки распространения сигнала в прототипе определяется выражением , где есть длительность задержки, вносимой логическим элементом.
Техническим результатом изобретения является повышение быстродействия при сохранении функциональных возможностей прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в пороговом модуле, содержащем девять элементов И и девять элементов ИЛИ, первый, второй входы шестого и первый, второй входы k-го () элементов ИЛИ соединены соответственно с выходами первого, второго и первым, вторым входами k-го элементов И, первый вход пятого, выход шестого элементов ИЛИ и первый вход восьмого элемента И подключены соответственно к выходу четвертого, второму входу пятого элементов И и выходу четвертого элемента ИЛИ, а первый, второй входы четвертого и первый, второй входы m-го () элементов ИЛИ соединены соответственно с выходами первого, второго элементов ИЛИ и ()-ым, ()-ым входами порогового модуля, особенность заключается в том, что в него введен десятый элемент ИЛИ, первый вход i-го () элемента И и выходы третьих элементов И, ИЛИ соединены соответственно с первым входом ()-го элемента ИЛИ и первыми входами седьмых элементов И, ИЛИ, второй вход и выход шестого, второй вход и выход восьмого элементов И подключены соответственно к вторым входам седьмых элементов И, ИЛИ и второму входу восьмого элемента ИЛИ, выходу восьмого и первому входу десятого элементов ИЛИ, первый, второй входы девятого элемента И и первый, второй входы девятого элемента ИЛИ соединены соответственно с выходами пятого, седьмого элементов ИЛИ и выходами пятого, седьмого элементов И, а второй, третий входы и выход десятого элемента ИЛИ подключены соответственно к выходам девятых элементов И, ИЛИ и выходу порогового модуля, седьмой вход которого соединен с вторым входом шестого элемента И.
На чертеже представлена схема предлагаемого порогового модуля.
Пороговый модуль содержит элементы ИЛИ 11,…,110 и элементы И 21,…,29, причем первый, второй входы элемента 16 и первый, второй входы элемента 1 k () соединены соответственно с выходами элементов 21, 22 и первым, вторым входами элемента 2 k , первые входы элементов 14, 15, 28 и выходы элементов 12, 16 подключены соответственно к выходам элементов 11, 24, 14 и вторым входам элементов 24, 25, первый вход элемента 2 i () и выходы элементов 23, 13 соединены соответственно с первым входом элемента 1 i +1 и первыми входами элементов 27, 17, второй вход и выход элемента 26, второй вход и выход элемента 28 подключены соответственно к вторым входам элементов 27, 17 и второму входу элемента 18, выходу элемента 18 и первому входу элемента 110, первый, второй входы элемента 29 и первый, второй входы элемента 19 соединены соответственно с выходами элементов 15, 17 и выходами элементов 25, 27, а второй, третий входы элемента 110 и первый, второй входы элемента 1 m () подключены соответственно к выходам элементов 29, 19 и ()-му, ()-му входам порогового модуля, седьмой вход и выход которого соединены соответственно с вторым входом элемента 26 и выходом элемента 110.
Работа предлагаемого порогового модуля осуществляется следующим образом. На его первый,…,седьмой входы подаются соответственно двоичные сигналы . Сигнал на выходе элемента 110 определяется выражением
,
в котором ∨, есть символы операций ИЛИ, И. Следовательно, на выходе предлагаемого порогового модуля получим
,
где есть пороговая функция с единичными весами аргументов и порогом три. При этом максимальное время задержки распространения сигнала в предлагаемом пороговом модуле определяется выражением ( - длительность задержки, вносимой логическим элементом).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый пороговый модуль реализует пороговую функцию с единичными весами аргументов и порогом три, зависящую от семи аргументов - входных двоичных сигналов, и обладает более высоким по сравнению с прототипом быстродействием.

Claims (1)

  1. Пороговый модуль, предназначенный для реализации пороговой функции с единичными весами аргументов и порогом три, содержащий девять элементов И и девять элементов ИЛИ, причем первый, второй входы шестого и первый, второй входы k-го () элементов ИЛИ соединены соответственно с выходами первого, второго и первым, вторым входами k-го элементов И, первый вход пятого, выход шестого элементов ИЛИ и первый вход восьмого элемента И подключены соответственно к выходу четвертого, второму входу пятого элементов И и выходу четвертого элемента ИЛИ, а первый, второй входы четвертого и первый, второй входы m-го () элементов ИЛИ соединены соответственно с выходами первого, второго элементов ИЛИ и ()-м, ()-м входами порогового модуля, отличающийся тем, что в него введен десятый элемент ИЛИ, первый вход i-го () элемента И и выходы третьих элементов И, ИЛИ соединены соответственно с первым входом ()-го элемента ИЛИ и первыми входами седьмых элементов И, ИЛИ, второй вход и выход шестого, второй вход и выход восьмого элементов И подключены соответственно к вторым входам седьмых элементов И, ИЛИ и второму входу восьмого элемента ИЛИ, выходу восьмого и первому входу десятого элементов ИЛИ, первый, второй входы девятого элемента И и первый, второй входы девятого элемента ИЛИ соединены соответственно с выходами пятого, седьмого элементов ИЛИ и выходами пятого, седьмого элементов И, а второй, третий входы и выход десятого элемента ИЛИ подключены соответственно к выходам девятых элементов И, ИЛИ и выходу порогового модуля, седьмой вход которого соединен с вторым входом шестого элемента И.
RU2023106701A 2023-03-22 Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три RU2809477C1 (ru)

Publications (1)

Publication Number Publication Date
RU2809477C1 true RU2809477C1 (ru) 2023-12-12

Family

ID=

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3898616A (en) * 1974-07-18 1975-08-05 Bell Telephone Labor Inc Threshold logic circuit for detecting exactly M out of a set of N signals
US9473139B2 (en) * 2014-07-03 2016-10-18 Arizona Board Of Regents On Behalf Of Arizona State University Threshold logic element with stabilizing feedback
RU2704735C1 (ru) * 2019-03-11 2019-10-30 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2757821C1 (ru) * 2020-09-24 2021-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2762547C1 (ru) * 2021-04-02 2021-12-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3898616A (en) * 1974-07-18 1975-08-05 Bell Telephone Labor Inc Threshold logic circuit for detecting exactly M out of a set of N signals
US9473139B2 (en) * 2014-07-03 2016-10-18 Arizona Board Of Regents On Behalf Of Arizona State University Threshold logic element with stabilizing feedback
RU2704735C1 (ru) * 2019-03-11 2019-10-30 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2757821C1 (ru) * 2020-09-24 2021-10-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль
RU2762547C1 (ru) * 2021-04-02 2021-12-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Пороговый модуль

Similar Documents

Publication Publication Date Title
RU2393527C2 (ru) Логический преобразователь
RU2647639C1 (ru) Логический преобразователь
RU2701461C1 (ru) Мажоритарный модуль
RU2443009C1 (ru) Логический преобразователь
RU2417404C1 (ru) Логический преобразователь
RU2703675C1 (ru) Логический преобразователь
RU2809477C1 (ru) Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три
RU2704735C1 (ru) Пороговый модуль
RU2700553C1 (ru) Мажоритарный модуль
RU2628117C1 (ru) Мажоритарный модуль "три из пяти"
RU2629451C1 (ru) Логический преобразователь
RU2641454C2 (ru) Логический преобразователь
RU2809190C1 (ru) Пороговый модуль
RU2714216C1 (ru) Пороговый модуль
RU2809206C1 (ru) Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три
RU2758800C1 (ru) Пороговый модуль
RU2787336C1 (ru) Пороговый модуль
RU2791461C1 (ru) Мажоритарный модуль
RU2621376C1 (ru) Логический модуль
RU2709664C1 (ru) Пороговый модуль
RU2718209C1 (ru) Логический модуль
RU2757819C1 (ru) Мажоритарный модуль
RU2757821C1 (ru) Пороговый модуль
RU2700556C1 (ru) Логический преобразователь
RU2805313C1 (ru) Пороговый модуль