RU2628117C1 - Мажоритарный модуль "три из пяти" - Google Patents

Мажоритарный модуль "три из пяти" Download PDF

Info

Publication number
RU2628117C1
RU2628117C1 RU2016119220A RU2016119220A RU2628117C1 RU 2628117 C1 RU2628117 C1 RU 2628117C1 RU 2016119220 A RU2016119220 A RU 2016119220A RU 2016119220 A RU2016119220 A RU 2016119220A RU 2628117 C1 RU2628117 C1 RU 2628117C1
Authority
RU
Russia
Prior art keywords
input
output
majority
information
module
Prior art date
Application number
RU2016119220A
Other languages
English (en)
Inventor
Олег Александрович Козелков
Original Assignee
Олег Александрович Козелков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Олег Александрович Козелков filed Critical Олег Александрович Козелков
Priority to RU2016119220A priority Critical patent/RU2628117C1/ru
Application granted granted Critical
Publication of RU2628117C1 publication Critical patent/RU2628117C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/50Adding; Subtracting
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/23Majority or minority circuits, i.e. giving output having the state of the majority or the minority of the inputs

Landscapes

  • Hardware Redundancy (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано для построения отказоустойчивых средств автоматики, функциональных узлов систем управления и др. Техническим результатом изобретения является повышение быстродействия устройства и уменьшение его сложности при реализации мажоритарной функции, дизъюнкции, конъюнкции пяти аргументов. Мажоритарный модуль «три из пяти» содержит пять информационных входов 1, 2, 3, 4, 5, два настроечных входа 6, 7, выход модуля 8, мажоритарный элемент 9, первый элемент ИЛИ 10, второй элемент ИЛИ 11, третий элемент ИЛИ 12, четвертый элемент ИЛИ 13, первый элемент И 14, второй элемент И 15, третий элемент И 16, четвертый элемент И 17, пятый элемент И 18, шестой элемент И 19. 1 ил., 1 табл.

Description

Изобретение относится к вычислительной технике и может быть использовано для построения отказоустойчивых средств автоматики, функциональных узлов систем управления и др.
Известны мажоритарные модули (см., например, патент РФ №2249844, кл. G06F 7/38, 2005 г.), который содержит элемент И, элемент ИЛИ, два мажоритарных элемента, который реализует мажоритарную функцию Maj(x1, х2, х3)=x1x2 v x1x3 v x2x3 трех аргументов - входных двоичных сигналов x1, x2, х3 ∈ {0, 1} либо дизъюнкцию (конъюнкцию) тех же трех аргументов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных мажоритарных модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка пяти входных сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип мажоритарный модуль (патент РФ 2580801, кл. Н03K 19/23, G06F 7/38, G06F 7/57, 2016 г.), который содержит пять информационных входов, два настроечных входа, выход модуля, мажоритарный элемент, первый и второй элементы ИЛИ, первый и второй элементы И, причем второй информационный вход соединен с первым входом первого элемента ИЛИ, третий информационный вход соединен со вторым входом первого элемента ИЛИ и первым входом мажоритарного элемента, четвертый информационный вход соединен с первым входом первого элемента И, пятый информационный вход соединен с первым входом второго элемента И, выход первого элемента ИЛИ соединен со вторым входом первого элемента И, выход первого элемента И соединен с первым входом второго элемента ИЛИ, выход второго элемента И соединен со вторым входом второго элемента ИЛИ, который реализует мажоритарную функцию Maj(x1, x2, x3, x4, x5) пяти аргументов – входных двоичных сигналов x1, x2, 3, x4, x5 ∈ {0, 1} либо дизъюнкцию (конъюнкцию) тех же пяти аргументов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известного мажоритарного модуля для реализации мажоритарной функции, дизъюнкции, конъюнкции пяти аргументов относятся низкое быстродействие, обусловленное тем, что в нем максимальное время задержки сигнала равно 4Тмаж, где Тмаж - время задержки в мажоритарном элементе и большая сложность, обусловленная большим количеством входов в элементы при его реализации в базисе И, ИЛИ, НЕ.
Техническим результатом изобретения является повышение быстродействия устройства и уменьшение его сложности при реализации мажоритарной функции, дизъюнкции, конъюнкции пяти аргументов.
Указанный технический результат при осуществлении изобретения достигается тем, что в мажоритарный модуль «три из пяти», предназначенный для реализации мажоритарной функции, конъюнкции и дизъюнкции пяти переменных, содержащий пять информационных входов, два настроечных входа, выход модуля, мажоритарный элемент, первый и второй элементы ИЛИ, первый и второй элементы И, причем второй информационный вход соединен с первым входом первого элемента ИЛИ, третий информационный вход соединен со вторым входом первого элемента ИЛИ и первым входом мажоритарного элемента, четвертый информационный вход соединен с первым входом первого элемента И, пятый информационный вход соединен с первым входом второго элемента И, выход первого элемента ИЛИ соединен со вторым входом первого элемента И, выход первого элемента И соединен с первым входом второго элемента ИЛИ, выход второго элемента И соединен со вторым входом второго элемента ИЛИ, введены дополнительно третий элемент ИЛИ, четвертый элемент ИЛИ, третий элемент И, четвертый элемент И, пятый элемент И, шестой элемент И, причем первый информационный вход соединен со вторым входом мажоритарного элемента, третьим входом первого элемента ИЛИ и первым входом третьего элемента И, второй информационный вход соединен с третьим входом мажоритарного элемента и вторым входом третьего элемента И, третий информационный вход соединен с третьим входом третьего элемента И, четвертый информационный вход соединен с первым входом третьего элемента ИЛИ и вторым входом второго элемента И, пятый информационный вход соединен со вторым входом третьего элемента ИЛИ и третьим входом первого элемента И, первый настроечный вход соединен с первым входом четвертого элемента И, четвертым входом первого элемента И и первым входом пятого элемента И, второй настроечный вход соединен с первым входом шестого элемента И, выход мажоритарного элемента соединен со вторым входом четвертого элемента И, выход третьего элемента ИЛИ соединен с третьим входом четвертого элемента И и вторым входом четвертого элемента ИЛИ, выход первого элемента ИЛИ соединен с первым входом четвертого элемента ИЛИ, выход третьего элемента И соединен с вторым входом пятого элемента И и третьим входом второго элемента И, выход четвертого элемента И соединен с третьим входом второго элемента ИЛИ, выход четвертого элемента ИЛИ соединен со вторым входом шестого элемента И, выход шестого элемента И соединен с четвертым входом второго элемента ИЛИ, выход пятого элемента И соединен с пятым входом второго элемента ИЛИ, выход второго элемента ИЛИ соединен с выходом модуля.
На чертеже представлена схема мажоритарного модуля «три из пяти».
Мажоритарный модуль «три из пяти» содержит пять информационных входов 1, 2, 3, 4, 5, два настроечных входа 6, 7, выход модуля 8, мажоритарный элемент 9, первый элемент ИЛИ 10, второй элемент ИЛИ 11, третий элемент ИЛИ 12, четвертый элемент ИЛИ 13, первый элемент И 14, второй элемент И 15, третий элемент И 16, четвертый элемент И 17, пятый элемент И 18, шестой элемент И 19. Элементы схемы соединены следующим образом. Первый информационный вход 1 соединен со вторым входом мажоритарного элемента 9, третьим входом первого элемента ИЛИ 10 и первым входом третьего элемента И 16. Второй информационный вход 2 соединен с третьим входом мажоритарного элемента 9, вторым входом третьего элемента И 16 и с первым входом первого элемента ИЛИ 10. Третий информационный вход 3 соединен со вторым входом первого элемента ИЛИ 10, первым входом мажоритарного элемента 9 и с третьим входом третьего элемента И 16. Четвертый информационный вход 4 соединен с первым входом первого элемента И 14, с первым входом третьего элемента ИЛИ 12 и вторым входом второго элемента И 15. Пятый информационный вход 5 соединен с первым входом второго элемента И 15, со вторым входом третьего элемента ИЛИ 12 и третьим входом первого элемента И 14. Первый настроечный вход 6 соединен с первым входом четвертого элемента И 17, четвертым входом первого элемента И 14 и первым входом пятого элемента И 18. Второй настроечный вход 7 соединен с первым входом шестого элемента И 19. Выход первого элемента ИЛИ 10 соединен со вторым входом первого элемента И 14 и с первым входом четвертого элемента ИЛИ 13. Выход первого элемента И 14 соединен с первым входом второго элемента ИЛИ 11. Выход второго элемента И 15 соединен со вторым входом второго элемента ИЛИ 11. Выход мажоритарного элемента 9 соединен со вторым входом четвертого элемента И 17. Выход третьего элемента ИЛИ 12 соединен с третьим входом четвертого элемента И 17 и вторым входом четвертого элемента ИЛИ 13. Выход третьего элемента И 16 соединен с вторым входом пятого элемента И 18 и третьим входом второго элемента И 15. Выход четвертого элемента И 17 соединен с третьим входом второго элемента ИЛИ 11. Выход четвертого элемента ИЛИ 13 соединен со вторым входом шестого элемента И 19. Выход шестого элемента И 19 соединен с четвертым входом второго элемента ИЛИ 11. Выход пятого элемента И 18 соединен с пятым входом второго элемента ИЛИ 11. Выход второго элемента ИЛИ 11 соединен с выходом модуля 8.
Работа мажоритарного модуля «три из пяти» осуществляется следующим образом.
На входы 1, 2, 3, 4, 5 устройства подаются значения входных двоичных сигналов x1, x2, x3, x4, x5 ∈ {0, 1}. На вход 6 подается значение первого настроечного сигнала Y1, на вход 7 подается значение второго настроечного сигнала Y2, где Y1, Y2 ∈ {0, 1}. В таблице приведены значения настроечных сигналов для реализации соответствующих логических функций.
Figure 00000001
На выходе 8 реализуется выбранная для реализации логическая функция.
Заявленное устройство имеет те же функциональные возможности, как и прототип.
Сравним быстродействие прототипа и заявляемого устройства.
Мажоритарный элемент реализует логическую функцию Х1Х2 v Х1Х3 v Х2Х3 и при его реализации на элементах И и ИЛИ задержка сигнала в нем Тмажиили.
В заявленном устройстве максимальная задержка сигнала будет по цепи: входы устройства 1, 2, 3, мажоритарный элемент 9, элемент И 17, элемент ИЛИ 11, выход 8 устройства
Тзаявмажиили=2Тмаж.
Такая же задержка будет и по цепи: элемент ИЛИ 12, элемент ИЛИ 13, элемент И 19, элемент ИЛИ 11, выход 8.
В прототипе максимальная задержка Тпрот=4Тмаж.
Следовательно, заявленное устройство имеет большее быстродействие.
Сравним сложность реализации заявленного устройства и прототипа на элементах И, ИЛИ, НЕ, которая определяется суммарным количеством входов в используемые элементы.
Мажоритарный элемент реализует булеву функцию Х1Х2 v Х1Х3 v Х2Х3 и при его реализации на элементах И и ИЛИ его сложность Смаж составляет 9 входов.
Сложность прототипа:
Спрот=9Смаж+8=9x9+8=89.
Сложность заявленного устройства:
Сзаявмаж+29=38.
Следовательно, заявленное устройство имеет меньшую сложность.

Claims (1)

  1. Мажоритарный модуль «три из пяти», содержащий пять информационных входов, два настроечных входа, выход модуля, мажоритарный элемент, первый и второй элементы ИЛИ, первый и второй элементы И, причем второй информационный вход соединен с первым входом первого элемента ИЛИ, третий информационный вход соединен со вторым входом первого элемента ИЛИ и первым входом мажоритарного элемента, четвертый информационный вход соединен с первым входом первого элемента И, пятый информационный вход соединен с первым входом второго элемента И, выход первого элемента ИЛИ соединен со вторым входом первого элемента И, выход первого элемента И соединен с первым входом второго элемента ИЛИ, выход второго элемента И соединен со вторым входом второго элемента ИЛИ, отличающийся тем, что дополнительно содержит третий элемент ИЛИ, четвертый элемент ИЛИ, третий элемент И, четвертый элемент И, пятый элемент И, шестой элемент И, причем первый информационный вход соединен со вторым входом мажоритарного элемента, третьим входом первого элемента ИЛИ и первым входом третьего элемента И, второй информационный вход соединен с третьим входом мажоритарного элемента и вторым входом третьего элемента И, третий информационный вход соединен с третьим входом третьего элемента И, четвертый информационный вход соединен с первым входом третьего элемента ИЛИ и вторым входом второго элемента И, пятый информационный вход соединен со вторым входом третьего элемента ИЛИ и третьим входом первого элемента И, первый настроечный вход соединен с первым входом четвертого элемента И, четвертым входом первого элемента И и первым входом пятого элемента И, второй настроечный вход соединен с первым входом шестого элемента И, выход мажоритарного элемента соединен со вторым входом четвертого элемента И, выход третьего элемента ИЛИ соединен с третьим входом четвертого элемента И и вторым входом четвертого элемента ИЛИ, выход первого элемента ИЛИ соединен с первым входом четвертого элемента ИЛИ, выход третьего элемента И соединен с вторым входом пятого элемента И и третьим входом второго элемента И, выход четвертого элемента И соединен с третьим входом второго элемента ИЛИ, выход четвертого элемента ИЛИ соединен со вторым входом шестого элемента И, выход шестого элемента И соединен с четвертым входом второго элемента ИЛИ, выход пятого элемента И соединен с пятым входом второго элемента ИЛИ, выход второго элемента ИЛИ соединен с выходом модуля.
RU2016119220A 2016-05-18 2016-05-18 Мажоритарный модуль "три из пяти" RU2628117C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2016119220A RU2628117C1 (ru) 2016-05-18 2016-05-18 Мажоритарный модуль "три из пяти"

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2016119220A RU2628117C1 (ru) 2016-05-18 2016-05-18 Мажоритарный модуль "три из пяти"

Publications (1)

Publication Number Publication Date
RU2628117C1 true RU2628117C1 (ru) 2017-08-15

Family

ID=59641765

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2016119220A RU2628117C1 (ru) 2016-05-18 2016-05-18 Мажоритарный модуль "три из пяти"

Country Status (1)

Country Link
RU (1) RU2628117C1 (ru)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2697727C2 (ru) * 2017-11-10 2019-08-19 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2762545C1 (ru) * 2021-04-02 2021-12-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2764839C1 (ru) * 2021-04-14 2022-01-21 ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ Адаптивный мажоритарный блок элементов "3 из 5"
RU2789750C1 (ru) * 2022-03-18 2023-02-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2018922C1 (ru) * 1990-05-28 1994-08-30 Российский институт радионавигации и времени Многофункциональный логический модуль
RU2580801C1 (ru) * 2015-03-17 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Мажоритарный модуль

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2018922C1 (ru) * 1990-05-28 1994-08-30 Российский институт радионавигации и времени Многофункциональный логический модуль
RU2580801C1 (ru) * 2015-03-17 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Мажоритарный модуль

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2697727C2 (ru) * 2017-11-10 2019-08-19 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2762545C1 (ru) * 2021-04-02 2021-12-21 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль
RU2764839C1 (ru) * 2021-04-14 2022-01-21 ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ КАЗЕННОЕ ВОЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ОБРАЗОВАНИЯ "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МИНИСТЕРСТВА ОБОРОНЫ РОССИЙСКОЙ ФЕДЕРАЦИИ Адаптивный мажоритарный блок элементов "3 из 5"
RU2789750C1 (ru) * 2022-03-18 2023-02-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Мажоритарный модуль

Similar Documents

Publication Publication Date Title
RU2618899C1 (ru) Мажоритарный модуль
RU2628117C1 (ru) Мажоритарный модуль "три из пяти"
RU2701461C1 (ru) Мажоритарный модуль
RU2700554C1 (ru) Мажоритарный модуль
RU2647639C1 (ru) Логический преобразователь
RU2602382C1 (ru) Ранговый фильтр
RU2417404C1 (ru) Логический преобразователь
RU2621281C1 (ru) Логический преобразователь
RU2610678C1 (ru) Универсальный логический модуль
RU2704735C1 (ru) Пороговый модуль
RU2626346C1 (ru) Многофункциональный мажоритарный модуль
RU2703675C1 (ru) Логический преобразователь
RU2697727C2 (ru) Мажоритарный модуль
RU2700553C1 (ru) Мажоритарный модуль
RU2616890C1 (ru) Формирователь симметричных булевых функций
RU2714216C1 (ru) Пороговый модуль
RU2610676C1 (ru) Мажоритарный модуль для систем с реконфигурацией
RU2249844C2 (ru) Логический модуль
RU2609743C1 (ru) Логический модуль
RU2610246C1 (ru) Универсальный мажоритарный модуль
RU2676888C1 (ru) Логический модуль
RU2709664C1 (ru) Пороговый модуль
RU2398265C2 (ru) Логический модуль
RU2626343C1 (ru) Настраиваемый логический модуль
RU2718209C1 (ru) Логический модуль

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20180519