RU2755274C1 - Устройство для формирования минимальных двоичных чисел - Google Patents
Устройство для формирования минимальных двоичных чисел Download PDFInfo
- Publication number
- RU2755274C1 RU2755274C1 RU2020140123A RU2020140123A RU2755274C1 RU 2755274 C1 RU2755274 C1 RU 2755274C1 RU 2020140123 A RU2020140123 A RU 2020140123A RU 2020140123 A RU2020140123 A RU 2020140123A RU 2755274 C1 RU2755274 C1 RU 2755274C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- trigger
- flip
- binary numbers
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F17/00—Digital computing or data processing equipment or methods, specially adapted for specific functions
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Data Mining & Analysis (AREA)
- Databases & Information Systems (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Complex Calculations (AREA)
Abstract
Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки информации при анализе двоичных чисел. Устройство для формирования минимальных двоичных чисел содержит RS-триггер, элемент И. При этом в устройство введены N входных ячеек, каждая из которых состоит из элемента И, RS-триггера и сумматора по модулю два, N-входной элемент И, общий вход сброса устройства, i-м входом устройства является вход i-й входной ячейки, i=1, 2,…, N, объединенный с первым входом i-го элемента И, второй вход которого соединен с нулевым выходом i-го RS-триггера. При этом R-вход RS-триггера соединен с общим входом сброса, а S-вход соединен с выходом i-го сумматора по модулю два, первый вход которого соединен с объединенным выходом i-го элемента И и единичным выходом i-го RS-триггера, а второй вход соединен с выходом N-входного элемента И, i-й вход которого соединен с объединенным выходом i-го элемента И и единичным выходом i-го RS-триггера, а выход является выходом устройства. Технический результат – обеспечение возможности формирования минимального двоичного числа из совокупности N двоичных чисел с высоким быстродействием. 1 ил.
Description
Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки информации при анализе двоичных чисел.
Известно устройство, позволяющее из совокупности аналоговых сигналов выбирать наименьший [Никулин Ю.Я., Огреб С.М., Соколов С.В., Смирнов Ю.А. Селектор минимального сигнала / А.с. №1223259, СССР, 1986 г.] и содержащее дифференциальные оптроны, преобразователь входного напряжения в ток, операционный усилитель, оптические волокна, источник постоянного напряжения, резистор. Недостатком данного устройства является возможность селекции только аналоговых сигналов.
Известно также устройство, позволяющее определять оптический сигнал с максимальной амплитудой в последовательности оптических импульсов [Соколов С.В., Танеев М.Р. Оптическое устройство для определения максимального сигнала / Патент №2118844, Россия, 1998 г.] и содержащее источник когерентного излучения, входной оптический разветвитель с тремя оптическими разветвлениями, три оптических модулятора, три фотоприемника, оптический Y-разветвитель и фазовый модулятор. Недостатком данного устройства является возможность селекции только оптических импульсов по амплитуде и невозможность определения минимального сигнала.
Наиболее близким по техническому исполнению к предложенному устройству является устройство, содержащее три RS-триггера, управляемый генератор импульсов, одновибратор, регистр сдвига, четыре элемента ИЛИ, элемент И, шесть инверторов [Г.П. Абугов, В.А. Прохоров, A.M. Рахман. Селектор информационного сигнала / Патент №1737738, СССР, 1989 г.]. Недостатком данного устройства является невозможность определения минимального двоичного числа из совокупности N двоичных чисел.
Заявленное устройство направлено на решение задачи формирования минимального двоичного числа из совокупности N двоичных чисел с высоким быстродействием.
Поставленная задача возникает в системах управления техническими системами, задачах оптимизации, многомерного анализа и др.
Технический результат достигается тем, что в устройство введены N входных ячеек, каждая из которых состоит из элемента И, RS-триггера и сумматора по модулю два, N -входной элемент И, общий вход сброса устройства, i-м входом устройства является вход i-й входной ячейки, i=i,2,…,N, объединенный с первым входом i-го элемента И, второй вход которого соединен с нулевым выходом i-го RS-триггера, R-вход которого соединен с общим входом сброса, а S-вход соединен с выходом i-го сумматора по модулю два, первый вход которого соединен с объединенным выходом i-го элемента И и единичным выходом i-го RS-триггера, а второй вход соединен с выходом N -входного элемента И, i-й вход которого соединен с объединенным выходом i-го элемента И и единичным выходом i-го RS-триггера, а выход является выходом устройства.
На фиг. 1 приведена функциональная схема устройства для формирования минимальных двоичных чисел.
Устройство для формирования минимальных двоичных чисел содержит N входных ячеек 1i, i=1,2,…,N, каждая из которых состоит из элемента И 2i, RS-триггера 3i и сумматора по модулю два 4i, N -входной элемент И 5, общий вход сброса устройства 6.
N входами устройства являются входы N входных ячеек 1i, i=1,2,…,N, объединенные с первыми входами элементов И 2i. Вторые входы элементов И 2, соединены с нулевым выходом RS-триггера 3i, R-вход которого соединен с общим входом сброса, а S-вход соединен с выходом сумматора по модулю два 4i, первый вход которого соединен с объединенным выходом элемента И 2i и единичным выходом RS-триггера 3i, а второй вход соединен с выходом N -входного элемента И 5. i-й вход N -входного элемента И 5 соединен с объединенным выходом элемента И 2i и единичным выходом RS-триггера 3i, а выход является выходом устройства.
Устройство работает следующим образом.
В основу его работы положено выделение минимального двоичного числа (ДЧ) из совокупности N ДЧ, поступающих на N входов устройства в последовательном коде, путем последовательного выделения на выходе устройства минимального значения среди текущих двоичных разрядов, поступивших на входы устройства.
Все N ДЧ синхронно поступают, начиная со старших разрядов, на входы соответствующих входных ячеек (ВЯ) 1i, i=1,2,…,N, являющиеся входами устройства, в виде двоичных последовательностей (кодов). Код i-го ДЧ поступает на первый вход элемента И 2i, входящего в ВЯ 1i. Перед началом работы устройства все RS-триггеры 31,32,…,3N сигналом «Сброс», поступающим на их R-входы с общего входа сброса устройства 6, устанавливаются в нулевое состояние: на вторые входы элементов И 2i. поступают единичные сигналы, обеспечивающие прохождение сигналов двоичных последовательностей с i-го входа устройства. Старшие разряды всех двоичных последовательностей, пройдя через соответствующие элементы И 2i., поступают на первые входы сумматоров по модулю два 4i и i-й вход N -входного элемента И 5.
Если все текущие разряды всех N ДЧ равны «1», то выходной сигнал N -входного элемента И 5 равен «1», если хотя бы один из текущих разрядов всех N ДЧ равен «0», то выходной сигнал равен «0». Выходной сигнал N -входного элемента И 5 поступает далее на выход устройства, формируя очередной разряд минимального ДЧ, и на вторые входы сумматоров по модулю два 4i. На выходе сумматора по модулю два 4i сигнал, равный «1», формируется только в том случае, когда у одного (или нескольких) из всех N ДЧ текущий разряд равен «0» (т.е. с выхода устройства на второй вход сумматора по модулю два 4i поступает сигнал, равный «0»), а у i-го ДЧ текущий разряд, поступающий на первый вход сумматора по модулю два 4i, равен «1» - т.е. когда i-е ДЧ не является минимальным. В этом случае на S-вход RS-триггера 3i поступает сигнал, равный «1», который переводит его в единичное состояние: на нулевом выходе RS-триггера 3i формируется сигнал, равный «0», который блокирует поступление i-го ДЧ через элемент И 2i., а на единичном выходе RS-триггера 3i формируется сигнал, равный «1», неизменный до окончания цикла работы устройства, который поступает на первый вход сумматора по модулю два 4i и i-й вход N -входного элемента И 5. Т.к. в дальнейшем единичные или нулевые сигналы, поступающие на S-вход RS-триггера 3i, не могут изменить его состояния, то на все оставшееся после срабатывания RS-триггера 3, время анализа двоичных чисел i-е ДЧ из анализа исключается. Постоянное формирование сигнала, равного «1», на i-м входе N -входного элемента И 5 позволяет избежать ошибок формирования разрядов минимального двоичного числа на выходе устройства после исключения соответствующего i-го ДЧ из анализа. В результате значение текущего разряда ДЧ, формируемое на выходе устройства, равно минимальному из значений всех текущих разрядов анализируемых ДЧ, что приводит, в конечном счете, к формированию на выходе устройства последовательного кода минимального ДЧ.
Claims (1)
- Устройство для формирования минимальных двоичных чисел, содержащее RS-триггер, элемент И, отличающееся тем, что в него введены N входных ячеек, каждая из которых состоит из элемента И, RS-триггера и сумматора по модулю два, N-входной элемент И, общий вход сброса устройства, i-м входом устройства является вход i-й входной ячейки, i=1, 2,…, N, объединенный с первым входом i-го элемента И, второй вход которого соединен с нулевым выходом i-го RS-триггера, R-вход которого соединен с общим входом сброса, а S-вход соединен с выходом i-го сумматора по модулю два, первый вход которого соединен с объединенным выходом i-го элемента И и единичным выходом i-го RS-триггера, а второй вход соединен с выходом N-входного элемента И, i-й вход которого соединен с объединенным выходом i-го элемента И и единичным выходом i-го RS-триггера, а выход является выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2020140123A RU2755274C1 (ru) | 2020-12-04 | 2020-12-04 | Устройство для формирования минимальных двоичных чисел |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2020140123A RU2755274C1 (ru) | 2020-12-04 | 2020-12-04 | Устройство для формирования минимальных двоичных чисел |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2755274C1 true RU2755274C1 (ru) | 2021-09-14 |
Family
ID=77745616
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2020140123A RU2755274C1 (ru) | 2020-12-04 | 2020-12-04 | Устройство для формирования минимальных двоичных чисел |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2755274C1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2785554C1 (ru) * | 2022-04-19 | 2022-12-08 | "Московский технический университет связи и информатики" (МТУСИ) | Устройство для формирования максимальных и минимальных двоичных чисел |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU830376A1 (ru) * | 1979-07-30 | 1981-05-15 | Войсковая часть 60130 | Устройство дл сравнени двоичныхчиСЕл |
SU1661756A1 (ru) * | 1989-11-20 | 1991-07-07 | Кировский Политехнический Институт | Устройство дл сортировки |
SU1737738A1 (ru) * | 1989-12-19 | 1992-05-30 | Центральный Научно-Исследовательский Институт Связи | Селектор информационного сигнала |
RU2253892C1 (ru) * | 2003-09-10 | 2005-06-10 | Уфимский государственный авиационный технический университет | Устройство для измерения двумерных распределений случайных процессов |
RU2410745C1 (ru) * | 2009-07-06 | 2011-01-27 | Борис Михайлович Власов | Способ и устройство умножения двоично-десятичных кодов |
US8812820B2 (en) * | 2003-08-28 | 2014-08-19 | Pact Xpp Technologies Ag | Data processing device and method |
-
2020
- 2020-12-04 RU RU2020140123A patent/RU2755274C1/ru active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU830376A1 (ru) * | 1979-07-30 | 1981-05-15 | Войсковая часть 60130 | Устройство дл сравнени двоичныхчиСЕл |
SU1661756A1 (ru) * | 1989-11-20 | 1991-07-07 | Кировский Политехнический Институт | Устройство дл сортировки |
SU1737738A1 (ru) * | 1989-12-19 | 1992-05-30 | Центральный Научно-Исследовательский Институт Связи | Селектор информационного сигнала |
US8812820B2 (en) * | 2003-08-28 | 2014-08-19 | Pact Xpp Technologies Ag | Data processing device and method |
RU2253892C1 (ru) * | 2003-09-10 | 2005-06-10 | Уфимский государственный авиационный технический университет | Устройство для измерения двумерных распределений случайных процессов |
RU2410745C1 (ru) * | 2009-07-06 | 2011-01-27 | Борис Михайлович Власов | Способ и устройство умножения двоично-десятичных кодов |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2785554C1 (ru) * | 2022-04-19 | 2022-12-08 | "Московский технический университет связи и информатики" (МТУСИ) | Устройство для формирования максимальных и минимальных двоичных чисел |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2755274C1 (ru) | Устройство для формирования минимальных двоичных чисел | |
RU2785554C1 (ru) | Устройство для формирования максимальных и минимальных двоичных чисел | |
RU2160926C1 (ru) | Анализатор спектра по функциям уолша | |
SU1626177A1 (ru) | Устройство дл измерени частоты гармонического сигнала | |
SU1686703A1 (ru) | Устройство дл контрол 1-кода Фибоначчи | |
SU570025A1 (ru) | Устройство преобразовани частоты импульсов | |
SU815888A1 (ru) | Способ выделени импульсногоСигНАлА | |
SU729586A1 (ru) | Устройство дл сравнени чисел | |
SU1325470A1 (ru) | Генератор случайных чисел | |
SU928637A2 (ru) | Преобразователь временных интервалов в числа двоичного кода | |
SU949803A2 (ru) | Устройство дл преобразовани параллельного кода в частоту следовани импульсов | |
SU651477A1 (ru) | Калибратор напр жени | |
KR100275684B1 (ko) | 디지탈필터 | |
SU726671A1 (ru) | Цифровой некогерентный дискриминатор задержки псевдослучайного радиосигнала | |
SU1647913A1 (ru) | Устройство дл обнаружени ошибок | |
SU580647A1 (ru) | Делитель частоты с дробным коэффициентом делени | |
SU690608A1 (ru) | Умножитель частоты | |
SU1196863A1 (ru) | Цифрочастотное вычислительное устройство | |
SU451097A1 (ru) | Устройство дл ступенчатой аппроксимации электрических сигналов | |
SU1226086A1 (ru) | Измерительное устройство к балансировочному станку | |
SU960838A1 (ru) | Функциональный преобразователь | |
SU395844A1 (ru) | Многоканальный статистический анализатор квантованных по величине времяимпульсных | |
SU463949A1 (ru) | Устройство дл контрол динамических характеристик систем управлени | |
SU1478135A1 (ru) | Многоканальный различитель максимального сигнала | |
SU515084A1 (ru) | Многоканальный оптимизатор |