SU1727135A1 - Устройство дл поиска максимума коррел ционной функции - Google Patents

Устройство дл поиска максимума коррел ционной функции Download PDF

Info

Publication number
SU1727135A1
SU1727135A1 SU904854616A SU4854616A SU1727135A1 SU 1727135 A1 SU1727135 A1 SU 1727135A1 SU 904854616 A SU904854616 A SU 904854616A SU 4854616 A SU4854616 A SU 4854616A SU 1727135 A1 SU1727135 A1 SU 1727135A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
block
unit
delay
Prior art date
Application number
SU904854616A
Other languages
English (en)
Inventor
Николай Константинович Бондарь
Иван Иванович Обод
Валерий Александрович Маркитанов
Николай Иванович Лисаевич
Original Assignee
Военная инженерная радиотехническая академия противовоздушной обороны им.Маршала Советского Союза Говорова Л.А.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная инженерная радиотехническая академия противовоздушной обороны им.Маршала Советского Союза Говорова Л.А. filed Critical Военная инженерная радиотехническая академия противовоздушной обороны им.Маршала Советского Союза Говорова Л.А.
Priority to SU904854616A priority Critical patent/SU1727135A1/ru
Application granted granted Critical
Publication of SU1727135A1 publication Critical patent/SU1727135A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

Изобретение относитс  к измерительной и вычислительной технике и предназначено дл  измерени  разности времен приема сигналов постановщиков активных помех в разнесенных радиолокационных системах, Цель изобретени  - упрощение технической реализации. Устройство содержит аналого-цифровые преобразователи, блоки задержки, умножители, интеграторы, блок выделени  экстремума и блок синхронизации . 3 ил.

Description

Изобретение относитс  к измерительной и вычислительной технике и предназначено дл  измерени  разности времен приема сигналов постановщиков активных помех в разнесенных радиолокационных системах.
Целью изобретени   вл етс  упрощение за счет уменьшени  количества элементов задержки в блоках задержки.
На фиг. 1 показана структурна  схема устройства дл  поиска максимума коррел ционной функции; на фиг. 2 - структурна  схема блока выделени  экстремума; на фиг. 3 - структурна  схема блока синхронизации ,
Устройство (фиг, 1) содержит первый 1 И второй 2 аналого-цифровые преобразователи (АЦП), первый 3 и второй 4 блоки задержки , умножители 5, интеграторы 6, блок выделени  экстремума 7, блок синхронизации 8, вход запуска 9.
Блок выделени  экстремума 7 (фиг. 2) содержит блок счетчиков 10, элемент И 11, триггер 12, первый элемент ИЛИ 13, блок триггеров. 14, блок регистров 15, блок элементов И 16. второй элемент ИЛИ 17.
Блок синхронизации 8 (фиг. 3) содержит генератор тактовых импульсов 18, элемент И 19, первый 20, второй 21 и третий 22 делители, триггер 23.
Устройство дл  поиска максимума коррел ционной функции работает следующим образом.
При поступлении импульса запуска на вход запуска 9 устройства производитс  обнуление блока выделени  экстремума 7 и запуск блока 8. Блок 8 вырабатывает на своих выходах импульсы синхронизации. На выходе такта вырабатываютс  импульсы квантовани , период следовани  которых выбираетс  в соответствии с правилом Ко- тельникова, которые поступают на синхров- ходы АЦП 1 и 2.
На входы преобразователей 1 и 2 подаютс  исследуемые случайные коррелированные сигналы, которые преобразуютс  в цифровую форму в соответствии с примен емым алгоритмом вычислени  коррел ционной функции. При использовании мультипликативного алгоритма, например, оба входных сигнала преобразуютс  в многоразр дный двоичный код, а при использоЁ
VI
ГО
VI
CJ СП
вании знакового алгоритма оба входных сигнала преобразуютс  в двоичные последовательности импульсов и т.п.
Сигналы с выхода преобразовател  1 поступают в первый блок задержки 3, представл ющий собой М/2 разр дных последовательно включенных регистров сдвига, где этот сигнал последовательно такт за тактом задерживаетс  на величину т i Дтг, где , 1,2.,М/2.
Сигналы с вцхода преобразовател  2 поступают на вход второго блока задержки 4, представл ющего также последовательно включенных М/2 регистра сдвига. Сигналы с выходов первого 3 и второго 4 блоков задержки попарно перемножаютс  в соответствующих умножител х 5. Результаты перемножени  с соответствующих умножителей 5 суммируютс  цифровыми интеграторами 6. Результаты накоплени  с выходов интеграторов 6 поступают на блок выделени  экстремума. Блок 7 выделени  экстремума производит сравнение кодов значений коррел ционной функции, зафиксированных интеграторами 6. Так как второй блок задержки 4 включен встречно первой дискретной задержке, то ордината коррел ционной функции, соответствующа  аргументу , будетрасполагатьс  на оси аргументов в средней точке, т.е. сниматьс  с выхода интегратора М/2.
Все ординаты, расположенные слева от средней точки, будут иметь отрицательное значение аргумента т v соответственно отрицательный номер К точки, а все ординаты, расположенные справа, от нулевой точки, будут иметь положительное значение аргумента т и соответственно положительный номер К точки (К ± 1, ± 2... ± М/2). Блок 7 выдает номер К точки, в которой находитс  максимальное значение оценки коррел ци - онной функции, В дальнейшем работа устройства аналогична.
Рассмотрим работу отдельных элементов устройства.
Блок 7 выделени  экстремума (фиг. 2) работает следующим образом.
При пос/уплении импульса на вход запуска производитс  установление триггеров 14 блока триггеров в нулевое состо ние. По окончании накоплени  на вход разрешени  записи блока поступает импульс, который переписывает значен-ие кодов, поступающих на входы устройства в соответствующий счетчик 10 блока счетчиков, и устанавливают триггер 12 в единичное состо ние . Установление триггера 12 в единичное состо ние разрешает работу элемента И 11. через который начинают
проходить импульсы, поступающие на тактовый синхровход блока. Эти импульсы про- ход т на счетные входы всех счетчиков 10 блока счетчиков и начинают увеличивать
свое состо ние, т.е. добавл ть код к кодам ординат коррел ционной функции, которые были записаны в них. При по влении на одном из выходов переполнени  определенного счетчика 10, а это указывает, что в
0 этом счетчике было максимальное значение коррел ционной функции, этот импульс проходит через элемент ИЛИ 13 и устанавливает триггер 12 в нулевое состо ние, оканчива  этим подсчет импульсов, а также
5 устанавливает в единичное состо ние строго определенный триггер 14 блока триггеров . Высокое напр жение с выхода этого триггера открывает строго определенный элемент И 16 блока элементов П., который
0 пропускает на сзой выход код значени  К, хран щийс  в регистре 15 блока регистров. Код К с выхода открытого элемента И 16 блока элементов И проходит через элемент ИЛИ 17 на выход блока. В регистрах 15
5 блока регистров хранитс  соответствующий код номера канала К. В результате этого элемент И 16 блока .элементов И и элемент ИЛИ 17 выполн ютс  многоразр дными, т.е. число разр дов их соответствует макси0 мальному числу разр дов кода К.
Блок синхронизации 8 (фиг. 3) работает следующим образом.
При поступлении импульса запуска на вход запуска производитс  обнуление дели5 телей 20, 21 и 22, а триггер 23 устанарлива- етс  в единичное состо ние. Установление триггера 23 в единичное состо ние разрешает работу элемента И 19, который начинает передавать импульсы с выхода
0 генератора тактовых импульсов 18 на выход блока и на вход делител  20. С выхода делител  20 снимаютс  импульсы такта, которые поступают на выход такта блока и на входы делителей 21 и 22. С выхода делител  21
5 снимаетс  импульс по окончании времени накоплени , который выдаетс  на выход блока, а с выхода делител  22 импульс снимаетс  по окончании работы устройства, т.е. с учетом максимально возможного времени
0 работы. Этот импульс устанавливает триггер 23 в нулевое состо ние. В дальнейшем работа блока аналогична.

Claims (1)

  1. Синхронизаци  элементов осуществл етс  импульсами, вырабатываемыми бло5 ком синхронизации (при необходимости задержанными элементами задержки). Формула изобретени  Устройство дл  поиска максимума коррел ционной функции, содержащее два аналого-цифровых преобразовател , первый и второй блоки задержки, блок выделени  экстремума, М умножителей (М - число каналов обзора), группу интеграторов, блок синхронизации, причем информационные входы первого и второго аналого-цифровых преобразователей  вл ютс  соответствующими информационными входами устройства , выход первого аналого-цифрового преобразовател  соединен с входом первого блока задержки, 1-й (ы... М) выход пер-
    вого блока задержки соединен с первым входом 1-го умножител , выход j-го ( ,...tM) умножител  соединен с j-м входом блока выделени  экстремума, входы запуска первого и вто- рого аналого-цифровых преобразователей со- единены с первым выходом блока синхронизации, выход блока выделени  экстремума  вл етс  выходом устройства, отличающеес  тем, что, с целью упрощени ,сЈыход первого аналого-цифрового преобразовател  соединен с вторым
    М входом (- + 1}-го умножител , 1-й выход
    (кроме последнего) первого блока задержки соединен с вторым входом ( + I + 1) умножител , выход второго аналого-цифрового преобразовател  соединен с вторыми вхоМ дами --го и М-го умножителей, К-й (...
    М
    -T--1J выход второго блока задержки соедиАв
    входами М
    (у-К+1)-го и
    -j-й выход второго
    нен с вторыми
    --
    (М + KJ-ro умножителей,
    блока задержки соединен с вторым входом первого умножител , вход запуска блока выделени  экстремума подключен к входу запуска устройства, второй и третий выходы блока синхронизации соединены соответственно с входом разрешени  записи и тактовым входом блока выделени  экстремума.
SU904854616A 1990-07-27 1990-07-27 Устройство дл поиска максимума коррел ционной функции SU1727135A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904854616A SU1727135A1 (ru) 1990-07-27 1990-07-27 Устройство дл поиска максимума коррел ционной функции

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904854616A SU1727135A1 (ru) 1990-07-27 1990-07-27 Устройство дл поиска максимума коррел ционной функции

Publications (1)

Publication Number Publication Date
SU1727135A1 true SU1727135A1 (ru) 1992-04-15

Family

ID=21529527

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904854616A SU1727135A1 (ru) 1990-07-27 1990-07-27 Устройство дл поиска максимума коррел ционной функции

Country Status (1)

Country Link
SU (1) SU1727135A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство-СССР № 696479, кл. G 06 F 15/336, 1977. *

Similar Documents

Publication Publication Date Title
US4559606A (en) Arrangement to provide an accurate time-of-arrival indication for a received signal
SU1727135A1 (ru) Устройство дл поиска максимума коррел ционной функции
US3947673A (en) Apparatus for comparing two binary signals
US3548107A (en) Signal processing apparatus for multiplex transmission
US4743969A (en) Correlator
SU1571612A1 (ru) Цифровой коррел тор сигналов различной доплеровской частоты
SU959104A1 (ru) Устройство дл определени условного математического ожидани
SU789866A1 (ru) Спектральный анализатор
SU959092A1 (ru) Многоканальный статистический анализатор
SU928353A1 (ru) Цифровой умножитель частоты
SU1045233A1 (ru) Цифровой коррел тор
SU1201846A1 (ru) Взаимокоррел тор
SU1130875A1 (ru) Цифровой коррел тор
SU781820A1 (ru) Коррел тор
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
RU2160926C1 (ru) Анализатор спектра по функциям уолша
SU1008756A1 (ru) Устройство дл распознавани сигналов
SU1149277A1 (ru) Цифровой автокоррел тор
SU732890A1 (ru) Многоканальный статистический анализатор
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU590763A1 (ru) Многоканальный знаковый коррел тор
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
SU1339892A1 (ru) Устройство аналого-цифрового преобразовани узкополосных сигналов
SU1049919A1 (ru) Анализатор спектра по функци м Уолша
SU277415A1 (ru) Преобразователь низких и инфранизких частот в цифровой код