SU959104A1 - Устройство дл определени условного математического ожидани - Google Patents
Устройство дл определени условного математического ожидани Download PDFInfo
- Publication number
- SU959104A1 SU959104A1 SU803216440A SU3216440A SU959104A1 SU 959104 A1 SU959104 A1 SU 959104A1 SU 803216440 A SU803216440 A SU 803216440A SU 3216440 A SU3216440 A SU 3216440A SU 959104 A1 SU959104 A1 SU 959104A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- pulse
- input
- time
- frequency divider
- Prior art date
Links
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ УСЛОВНОГО МАТЕМАТИЧЕСКОГО ОЖИДАНИЯ
1
Изобретение относитс к специализированным средствам вычислительной техники и может быть использовано при создании приборов дл измерени статистических характеристик фаз квазигармонических сигналов .
Известно устройство дл измерени условного математического ожидани , содержащее последовательно соединенные аналого-цифровой преобразователь, схему совпадени , временной селектор, счетчик импульсов и делитель частоты, а также генератор импульсов опроса, триггер, узел сравнени и переключатели, причем один вход узла сравнени подключен к источнику случайного сигнала, стационарно св занного с исследуемым, второй вход - к источнику напр жени , относительно которого определ етс условное математическое ожидание , а выход соединен с единичным входом триггера и через первый переключатель с входом временного селектора, нулевой вход триггера соединен с генератором импульсов опроса, а единичный выход триггера соединен через второй переключатель с управл ющим входом схемы совпадени .
Наиболее близким по технической сущности к за вл емому вл етс устройство, содержащее последовательно соединённые аналого-цифровой преобразователь, . временной селектор и счетчик импульсов в одном канале и последовательно соединенные схему сравнени , временной селектор, делитель частоты и триггер в другом, причем выход схемы сравнени соединен с управл ющим входом аналого-цифрового преобразовател и через кнопочный переключа10 тель с нулевым входом триггера, выход которого соединен с одними из входов двух временных селекторов 2.
Однако известное устройство не обеспечивает измерени условных веро тностных 15 характеристик случайной сигнала.
Целью изобретени вл етс расщирение функциональных воз.можностей за счет определени условного математического ожидани случайной фазы сигнала в диапазоне частот.
20
Поставленна цель достигаетс тем, чТо в устройство, содержащее последовательно соединенные первый временной селектор и счетчик импульсов и последовательно соединенные второй временной слектор, первый делитель частоты и триггер, введены формирователь импульсов, два преобразовател «фаза-временной интервал, генератор импульсов, элемент задержки, регистр пам ти, второй делитель частоты и элемент И, причем вход формировател импульсов соединен с входом синхронизации устройства, а выход соединен со входом генератора импульсов, одним из входов обоих эвателей «фаза-временной интерпреобразователей вал, установочным входом первого делител частоты, входом второго делител частоты и с одним из входов элемента И, два других входа которого подключены к выходу триггера и выходу второго делител частоты соответственно, выход элемента И соединен с управл ющим входом регистра пам ти, информационные входы которого подключены к разр дным выходам счетчика импульсов соответственно, другие входы преобразователей «фаза-временной, интервал вл ютс входами устройства выходы первого и второго преобразователей «фаза-временной интервал подключены к первым входам первого и второго временных селекторов соответственно, вторые входы которых подключены к выходу генератора импульсов, выход второго временного слектора соединен с другим входом триггера, а управл юш.ий вход счетчика импульсов через элемент задержки подключен к выходу формировател импульсов. На чертеже представлена схема устройства . Устройство содержит формирователь 1 импульсов, на вход которого подаетс сигнал от источника опорного сигнала, генератор импульсов 2, преобразователи 3, 4 «фаза-временной интервал (ПФВИ), делители 5, 6 частоты, элемент 7 задержки, счетчик 8 импульсов, регистр пам ти 9, управл ющии вход которого подключен к выходу элемента И 10, триггер 11, селекторы 12, 13. Устройство работает следующим образом. Сигналы с исследуемыми стационарно св занными флуктуирующими фазами поступают соответственно на входы двух ПФВИ 3 и 4. Сигнал опорной частоты поступает на формирователь импульсов 1, который формирует короткие импульсы в момент, например , положительных переходов опорного сигнала через нулевое значение. Выходные сигналы ПФВИ 3 и 4 открывают временные селекторы 12 и 13 на врем txi и Tyf. Интервалы времени t,,; и1и; заполн ютс квантующими импульсами, поступающими от генератора 2 импульсов. Количество импульсов в пачках п и п, , формируемых на выходах временных селекторов 12 и 13 в выбранном масштабе, определ ет значение фазы в момент времени ti , 4y(ti) ч (ti) , где К - масштабный коэффициент. Здесь К -р- 36010 (F- частота опорного сигнала; f - частота следовани импульсов с выхода умножител частоты). Импульсы с выхода временного селектора 12 поступают на вход счетчика импульсов 8, на вход установки в нуль которого поступают импульсы с выхода форми , . „ -г -.-ровател 1 через элемент задержки 7(). Таким образом, счетчик 8 подсчитывает количество импульсов . Импульсы с выхода временного селектора 13 поступают на вход установки в нуль триггера 11 непосредственно , а на другой вход (вход установки в единицу) триггера 11 через делитель частоты 6. Коэффициент делени Кд делител частоты 6 выбираетс в соответствии с выбранным уровнем анализа, относительно которого определ етс условное математическое ожидание. Если количество импульсов в пачке на выходе временного селектора 13 равно коэффициенту делени делител 6 (Кп,,; Кд) то на выходе делител частоты 6 по вл етс импульс, который поступает на вход триггера 11, на входе которого формируетс разрешающий потенциал, и с приходом импульса с выхода формировател 1 на выходе элемента И 10 (при наличии разрешающего потенциала на выходе делител частоты 5) по вл етс импульс, разрешающий перезапись кода счетчика 8 в регистр пам ти 9. Указанный импульс с выхода формировател 1 устанавливает в исходное (нулевое) положение делитель частоты 6 и через врем ад 4г счетчик импульсов 8. Врем , за которое делитель частоты б устанавливаетс в исходное положение, должно быть достаточным дл осуществлени перезаписи числа Кпх|из счетчика 8 в регистр пам ти 9. В исходное состо ние триггер 11 возвращаетс первым импульсом генератора 2, проход щим через селектор 13 в следующем цикле работы. Если Кпу; Кд , то на выходе делител частоты Б импульс не по вл етс , и импульс в выходе формировател 1 возвращает делитель частоты 6 в исходное (нуле ) состо ние, а перезапись кода со счетчика 8 в регистр пам ти 9 не происходит и счетчик 8 обнул етс , Если , то на выходе делител частоты 6 по вл етс импульс, который приводит к тому, что на выходе триггера II по вл етс разрешающий потенциал дл элемента И 10, однако импульс, пор дковый номер которого равен К-Пц;- Кд+1, с выхода временного селектора 13 возвращает триггер 11 в исходное состо ние еще до по влени очередного импульса с выхода формировател 1 и, таким образом, в данном случае перезаписи кода со счетчика 8 в регистр пам ти 9 также не происходит.
Врезультате отношение числа В импульсой , накопленных в регистре пам ти 9 за интервал измерени , к числу выборок N пропорционально оценке определ емого условного математического ожидени Ml(t)/ L Кд при данном значении Ч
м f,(t)/4jp К f z К-ПЙ/N.
Общее число выборок N задаетс делителем частоты 5. G по влением на выходе делител частоты 5 импульса переполнени на влоде элемента И 10 по вл етс запрещающий потенциал. На этом ,цикл измерений при данном уровне анализа заканчиваетс .
Устройство позвол ет производить измерение условных временных характеристик случайной фазы сигналов, а это значительно расшир ет сферу применени приборов дл измерени статистических характеристик сигналов.
Claims (2)
1.Авторское свидетельство СССР № 243279, кл. G 06 G 7/52, 1969.
2.Авторское свидетельство СССР № 263295, кл. G 06 G 7/52, 1970. (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803216440A SU959104A1 (ru) | 1980-12-15 | 1980-12-15 | Устройство дл определени условного математического ожидани |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803216440A SU959104A1 (ru) | 1980-12-15 | 1980-12-15 | Устройство дл определени условного математического ожидани |
Publications (1)
Publication Number | Publication Date |
---|---|
SU959104A1 true SU959104A1 (ru) | 1982-09-15 |
Family
ID=20931351
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU803216440A SU959104A1 (ru) | 1980-12-15 | 1980-12-15 | Устройство дл определени условного математического ожидани |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU959104A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2761500C1 (ru) * | 2021-01-26 | 2021-12-08 | Федеральное государственное бюджетное военное образовательное учреждение высшего образования "Черноморское высшее военно-морское ордена Красной Звезды училище имени П.С. Нахимова" Министерства обороны Российской Федерации | Вероятностное устройство вычисления математического ожидания |
-
1980
- 1980-12-15 SU SU803216440A patent/SU959104A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2761500C1 (ru) * | 2021-01-26 | 2021-12-08 | Федеральное государственное бюджетное военное образовательное учреждение высшего образования "Черноморское высшее военно-морское ордена Красной Звезды училище имени П.С. Нахимова" Министерства обороны Российской Федерации | Вероятностное устройство вычисления математического ожидания |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3947673A (en) | Apparatus for comparing two binary signals | |
SU959104A1 (ru) | Устройство дл определени условного математического ожидани | |
SU546101A1 (ru) | Преобразователь "измен юща с частота-код | |
SU656202A1 (ru) | Устройство согласовани грубого и точного отсчетов преобразовател фаза-код | |
SU546102A1 (ru) | Преобразователь период-частота | |
SU1472831A1 (ru) | Цифровой одноканальный инфранизкочастотный фазометр | |
SU941904A1 (ru) | Устройство дл определени моментов экстремумов гармонического сигнала | |
SU1111174A1 (ru) | Устройство дл выделени экстремумов | |
SU748269A1 (ru) | Формирователь измерительного интервала цифрового частотомерапериодомера | |
SU928353A1 (ru) | Цифровой умножитель частоты | |
SU1571612A1 (ru) | Цифровой коррел тор сигналов различной доплеровской частоты | |
SU1280394A1 (ru) | Многоканальное устройство дл вычислени модульной функции | |
SU488164A1 (ru) | Устройство дл измерени сдвига фаз радиоимпульсных напр жений | |
SU1620952A1 (ru) | Устройство дл измерени скорости изменени частоты | |
SU1300510A2 (ru) | Устройство дл определени веро тностных характеристик фазы случайного процесса | |
SU1320822A1 (ru) | Устройство дл измерени веро тностных характеристик фазы случайного сигнала | |
SU1045162A2 (ru) | Цифровой фазометр с посто нным измерительным временем | |
SU377798A1 (ru) | Всесоюзная | |
SU530310A1 (ru) | Цифровой измеритель временных интервалов | |
SU756305A1 (ru) | Низкочастотный частотомер 1 | |
SU1112377A1 (ru) | Устройство дл определени веро тностных характеристик фазы случайного сигнала | |
SU501391A1 (ru) | Измеритель временных интервалов | |
SU1105826A1 (ru) | Цифровой инфранизкочастотный фазометр-частотомер | |
SU917172A1 (ru) | Цифровой измеритель временных интервалов | |
SU938196A1 (ru) | Фазосдвигающее устройство |