RU2693559C2 - Матричная подложка и способ ее возбуждения и устройство отображения - Google Patents

Матричная подложка и способ ее возбуждения и устройство отображения Download PDF

Info

Publication number
RU2693559C2
RU2693559C2 RU2016146517A RU2016146517A RU2693559C2 RU 2693559 C2 RU2693559 C2 RU 2693559C2 RU 2016146517 A RU2016146517 A RU 2016146517A RU 2016146517 A RU2016146517 A RU 2016146517A RU 2693559 C2 RU2693559 C2 RU 2693559C2
Authority
RU
Russia
Prior art keywords
subpixels
additional
line
lines
additional line
Prior art date
Application number
RU2016146517A
Other languages
English (en)
Other versions
RU2016146517A3 (ru
RU2016146517A (ru
Inventor
Вэньбо Ли
Original Assignee
Боэ Текнолоджи Груп Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Боэ Текнолоджи Груп Ко., Лтд. filed Critical Боэ Текнолоджи Груп Ко., Лтд.
Publication of RU2016146517A3 publication Critical patent/RU2016146517A3/ru
Publication of RU2016146517A publication Critical patent/RU2016146517A/ru
Application granted granted Critical
Publication of RU2693559C2 publication Critical patent/RU2693559C2/ru

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • H01L27/124
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/0208Simultaneous scanning of several lines in flat panels using active addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

Предлагается матричная подложка и способ ее возбуждения и устройство отображения. Матричная подложка содержит множество линий (G1, G2, G3,..., Gi,..., Gn) затвора и линий (D1, D2, D3,..., Dj,..., Dm) данных, а также множество субпикселов (10), ограниченных линиями (G1, G2, G3,..., Gi,..., Gn) затвора и линиями (D1, D2, D3,..., Dj,..., Dm) данных пересекающимся способом, при этом по меньшей мере одна дополнительная линия (L) для предоставления дополнительного сигнала данных предоставляется между двумя смежными столбцами субпикселов (10, 10'), и субпикселы (10) в одном и том же столбце соответствуют по меньшей мере одной дополнительной линии (L); и по меньшей мере один субпиксел (10) из субпикселов (10) в одном и том же столбце возбуждается посредством дополнительной линии (L), соответствующей субпикселу (10). Техническим результатом, наблюдаемым при реализации заявленного решения, является создание матричной подложки, способа возбуждения и устройства отображения без задержки для субпикселов, которые включаются поздно, чтобы принимать сигнал данных, когда линия затвора включается последовательно. 3 н. и 8 з.п. ф-лы, 8 ил.

Description

Перекрестная ссылка на родственную заявку
[0001] Настоящая заявка притязает на приоритет заявки на патент Китая № 201510163454.5, поданной 8 апреля 2015 года, которая полностью содержится в данном документе по ссылке.
Область техники, к которой относится изобретение
[0002] Настоящее раскрытие сущности относится к области техники отображения, в частности, к матричной подложке, ее способу возбуждения и устройству отображения.
Уровень техники
[0003] В качестве типа плоскопанельного устройства отображения, жидкокристаллические дисплеи на тонкопленочных транзисторах (TFT-ЖК-дисплей) все в большей степени применяются в области техники высокопроизводительных дисплеев вследствие таких признаков, как небольшие размеры, низкая потребляемая мощность, отсутствие излучений и низкие производственные затраты.
[0004] Как показано на фиг. 1, TFT-ЖК-дисплей включает в себя активную область (AA) и неактивную область. В активной области, предусмотрено множество субпикселов 10, размещаемых в матричной форме и ограниченных множеством линий (G1, G2, G3,..., Gi,..., Gn) затвора и множеством линий (D1, D2, D3,..., Dj,..., Dm) данных, пересекающих друг друга. В неактивной области, предусмотрены контроллер 11 временной синхронизации, формирователь 12 сигналов управления затвором и формирователь 13 сигналов управления истоком.
[0005] Контроллер 11 временной синхронизации выполнен с возможностью выводить пусковой сигнал формирователя сигналов управления затвором (STV) в формирователь 12 сигналов управления затвором, и затем принимаемый STV сдвигается поуровнево через сдвиговый регистр 120, с тем чтобы выводить сигнал сканирования. Модуль 121 сдвига уровня принимает сигнал сканирования и определяет то, следует или нет выводить сигнал сканирования в линию затвора (например, Gi), в соответствии с сигналом, т.е. выходным сигналом разрешения. Между тем, контроллер 11 временной синхронизации выводит пусковой сигнал формирователя сигналов управления истоком (STH), сигнал цифровых данных (DD) и входной сигнал (LP) схемы-защелки в формирователь 13 сигналов управления истоком. В схеме-защелке 130, DD-сигнал переключается посредством STH в соответствующий канал, и то, следует или нет выводить DD-сигнал в линию данных (например, Dj), определяется в соответствии с LP-сигналом. Затем DD-сигнал преобразуется в сигнал Vdata данных через цифро-аналоговый преобразователь 131. Когда линии затвора включаются последовательно, сигнал Vdata данных вводится в соответствующую линию данных, с тем чтобы отображать изображение.
[0006] Тем не менее, для существующего дисплея с высоким числом пикселов на дюйм (PPI), предусмотрено большое число субпикселов 10, так что требуется большое число линий затвора. В этом случае, когда линии (G1, G2, G3,..., Gi,..., Gn) затвора включаются последовательно, возникает задержка для субпикселов 10 в строке, которые включаются поздно, чтобы принимать сигнал Vdata данных из линии (D1, D2, D3,..., Dj,..., Dm) данных. Как результат, уменьшается скорость отклика для дисплея, и в силу этого оказывается негативное влияние на качество отображения дисплея с высоким PPI.
Сущность изобретения
[0007] Цель настоящего раскрытия сущности заключается в том, чтобы предоставлять матричную подложку, ее способ возбуждения и устройство отображения, с тем чтобы предотвращать возникновение задержки для субпикселов, которые включаются поздно, чтобы принимать сигнал данных, когда линии затвора включаются последовательно.
[0008] В одном аспекте, настоящее раскрытие сущности предоставляет в некоторых вариантах осуществления матричную подложку, включающую в себя множество линий затвора, множество линий данных и множество субпикселов, ограниченных линиями затвора и линиями данных, пересекающимися друг с другом. По меньшей мере, одна дополнительная линия для предоставления дополнительного сигнала данных размещается между субпикселами в двух смежных столбцах, субпикселы в одном и том же столбце соответствуют, по меньшей мере, одной дополнительной линии, и, по меньшей мере, один субпиксел из числа субпикселов в одном и том же столбце возбуждается посредством дополнительной линии, соответствующей, по меньшей мере, одному субпикселу.
[0009] В другом аспекте, настоящее раскрытие сущности предоставляет в некоторых вариантах осуществления устройство отображения, включающее в себя вышеуказанную матричную подложку.
[0010] В еще одном аспекте, настоящее раскрытие сущности предоставляет в некоторых вариантах осуществления способ для возбуждения матричной подложки, включающий в себя этапы ввода сигнала сканирования, по меньшей мере, в две линии затвора одновременно, ввода сигнала данных в субпикселы, управляемые посредством одной из линий затвора, через линии данных и ввода дополнительного сигнала данных в субпикселы, управляемые посредством других линий затвора, по меньшей мере, через одну дополнительную линию.
[0011] Согласно матричной подложке, ее способу возбуждения и устройству отображения в вариантах осуществления настоящего раскрытия сущности, матричная подложка включает в себя множество линий затвора, множество линий данных и множество субпикселов, ограниченных линиями затвора и линиями данных, пересекающимися друг с другом. Помимо этого, по меньшей мере, одна дополнительная линия для предоставления дополнительного сигнала данных размещается между субпикселами в двух смежных столбцах, субпикселы в одном и том же столбце соответствуют, по меньшей мере, одной дополнительной линии, и, по меньшей мере, один субпиксел из числа субпикселов в одном и том же столбце возбуждается посредством дополнительной линии, соответствующей, по меньшей мере, одному субпикселу. Таким образом, множество линий затвора может сканироваться посредством формирователя сигналов управления затвором одновременно через дополнительную линию, субпикселы, размещаемые в различных строках и соединенные с линией данных и дополнительной линией, могут включаться одновременно и могут принимать сигнал данных из линии данных и дополнительный сигнал данных из дополнительной линии. Как результат, есть возможность повышать скорость передачи сигнала данных или дополнительного сигнала данных для отображения изображения, за счет этого увеличивать способность возбуждать устройство отображения для того, чтобы отображать изображение, и повышать скорость отклика устройства отображения.
Краткое описание чертежей
[0012] Чтобы более ясно иллюстрировать технические решения настоящего раскрытия сущности или предшествующего уровня техники, далее кратко описываются чертежи, требуемые для настоящего раскрытия сущности или предшествующего уровня техники. Очевидно, что нижеприведенные чертежи просто связаны с некоторыми вариантами осуществления настоящего раскрытия сущности, и на основе этих чертежей, специалисты в данной области техники могут получать другие чертежи без творческих усилий.
[0013] Фиг. 1 является схематичным видом, показывающим существующее устройство отображения;
[0014] Фиг. 2 является схематичным видом, показывающим матричную подложку согласно одному варианту осуществления настоящего раскрытия сущности;
[0015] Фиг. 3 является другим схематичным видом, показывающим матричную подложку согласно одному варианту осуществления настоящего раскрытия сущности;
[0016] Фиг. 4 является еще одним другим схематичным видом, показывающим матричную подложку согласно одному варианту осуществления настоящего раскрытия сущности;
[0017] Фиг. 5a является укрупненным местным видом части A на фиг. 4;
[0018] Фиг. 5b является другим укрупненным местным видом части A на фиг. 4;
[0019] Фиг. 6 является блок-схемой последовательности операций способа для возбуждения матричной подложки на фиг. 2;
[0020] Фиг. 7 является блок-схемой последовательности операций способа для возбуждения матричной подложки на фиг. 3; и
[0021] Фиг. 8 является блок-схемой последовательности операций способа для возбуждения матричной подложки на фиг. 4.
Список ссылок с номерами
10, 10' - субпиксел
11 - контроллер временной синхронизации
12 - формирователь сигналов управления затвором
120 - сдвиговый регистр
121 - модуль сдвига уровня
13 - формирователь сигналов управления истоком
130 – схема-защелка
131 - цифро-аналоговый преобразователь
G1, G2, G3,..., Gi,..., Gn - линия затвора
D1, D2, D3,..., Dj,..., Dm - линия данных
L - дополнительная линия
L1 - первая дополнительная линия
L2 - вторая дополнительная линия
14 - пиксельный электрод
20 - электрод истока
21 - первый перекрывающий электродный слой
22 - электрод затвора
23 - электрод стока
30 - первое сквозное отверстие
31 - второе сквозное отверстие
32 - третье сквозное отверстие
33 - четвертое сквозное отверстие
34 - второй перекрывающий электродный слой
a - ширина части первой дополнительной линии, перекрывающей первый перекрывающий электродный слой
b - ширина первой дополнительной линии
c - ширина части второй дополнительной линии со вторым сквозным отверстием
Подробное описание вариантов осуществления
[0022] Чтобы обеспечивать большую понятность целей, технических решений и преимуществ настоящего раскрытия сущности, настоящее раскрытие сущности далее описывается четко и полностью в сочетании с чертежами и вариантами осуществления. Очевидно, что нижеприведенные варианты осуществления связаны просто с частью, а не со всеми вариантами осуществления настоящего раскрытия сущности, и на основе вариантов осуществления, специалисты в данной области техники, без творческих усилий, могут получать другие варианты осуществления, которые также попадают в пределы объема настоящего раскрытия сущности.
[0023] Если не указано иное, любой технический или научный термин, используемый в данном документе, должен иметь общий смысл, понятный неспециалистам в данной области техники. Такие слова, как "первый" и "второй", используемые в подробном описании и формуле изобретения, используются просто для того, чтобы отличать различные компоненты, а не представлять порядок, номер или важность. Аналогично, такие слова, как "один" или "один из", используются просто для того, чтобы представлять наличие, по меньшей мере, одного элемента, вместо ограничения их числа. Такие слова, как "соединяться" или "соединенный с" могут включать в себя электрическое соединение, прямое или косвенное, вместо ограничения физическим или механическим соединением. Такие слова, как "на", "под", "слева" и "справа", используются просто для того, чтобы представлять относительную взаимосвязь позиций, и когда изменяется абсолютная позиция объекта, также изменяется относительная взаимосвязь позиций.
[0024] Настоящее раскрытие сущности предоставляет в некоторых вариантах осуществления матричную подложку, которая, как показано на фиг. 2, может включать в себя множество линий (G1, G2, G3,..., Gi,..., Gn) затвора, множество линий (D1, D2, D3,..., Dj,..., Dm) данных и множество субпикселов 10, ограниченных линиями (G1, G2, G3,..., Gi,..., Gn) затвора и линиями (D1, D2, D3,..., Dj,..., Dm) данных, пересекающимися друг с другом, где i и j являются целыми числами, большими или равными 0, и n и m являются целыми числами, большими или равными 1. Термин "множество" может означать, "по меньшей мере, один".
[0025] Помимо этого, по меньшей мере, одна дополнительная линия L для предоставления дополнительного сигнала Add_Vdata данных размещается между субпикселами 10 и субпикселами 10' в двух смежных столбцах, и субпикселы 10 в одном и том же столбце соответствуют, по меньшей мере, одной дополнительной линии L. По меньшей мере, один субпиксел из числа субпикселов 10 в одном и том же столбце возбуждается посредством дополнительной линии L, соответствующей, по меньшей мере, одному субпикселу.
[0026] Следует принимать во внимание, что, дополнительная линия L в вариантах осуществления функций настоящего раскрытия сущности является идентичной линиям (D1, D2, D3,..., Dm) данных на фиг. 1, т.е. они все используются для того, чтобы принимать сигнал для отображения изображения из формирователя 13 сигналов управления истоком на фиг. 1. Следовательно, дополнительный сигнал Add_Vdata данных и сигнал Vdata данных представляют собой сигналы для отображения изображения.
[0027] Как показано на фиг. 2, субпикселы 10, по меньшей мере, в одной строке возбуждаются посредством дополнительной линии L. Таким образом, можно вводить сигнал сканирования в линию G1 затвора и линию G2 затвора одновременно, чтобы за счет этого включать субпикселы 10 в первой строке и во второй строке одновременно, без необходимости сканировать линию G1 затвора и линию G2 затвора последовательно. Субпикселы 10 в первой строке принимают сигнал Vdata данных из линии D1 данных, и субпикселы 10 во второй строке принимают дополнительный сигнал Add_Vdata данных из дополнительной линии L. Линия G1 затвора и линия G2 затвора сканируются одновременно, так что есть возможность уменьшать возникновение задержки сигнала для части субпикселов при приеме сигнала из формирователя сигналов управления истоком, чтобы за счет этого повышать скорость отклика устройства отображения.
[0028] Термин "столбец" может означать направление, в котором идет линия данных, и термин "строка" может означать направление, в котором идет линия затвора.
[0029] Направление прохождения дополнительной линии L является приблизительно идентичным направлению прохождения линий (D1, D2, D3,..., Dj,..., Dm) данных. Альтернативно, дополнительная линия L может быть параллельной линиям (D1, D2, D3,..., Dj,..., Dm) данных. Таким образом, можно предотвращать возникновение короткого замыкания, когда дополнительная линия L пересекает линии (D1, D2, D3,..., Dj,..., Dm) данных, или предотвращать увеличение емкости связи, когда дополнительная линия L перекрывает линии (D1, D2, D3,..., Dj,..., Dm) данных.
[0030] Помимо этого, все или части дополнительных линий L могут размещаться в слое и изготавливаться из материала, идентичного линиям (D1, D2, D3,..., Dj,..., Dm) данных, с тем чтобы упрощать их изготовление.
[0031] Согласно матричной подложке в вариантах осуществления настоящего раскрытия сущности, матричная подложка включает в себя множество линий затвора, множество линий данных и множество субпикселов, ограниченных линиями затвора и линиями данных, пересекающимися друг с другом. Помимо этого, по меньшей мере, одна дополнительная линия для предоставления дополнительного сигнала данных размещается между субпикселами в двух смежных столбцах, субпикселы в одном и том же столбце соответствуют, по меньшей мере, одной дополнительной линии, и, по меньшей мере, один субпиксел из числа субпикселов в одном и том же столбце возбуждается посредством дополнительной линии, соответствующей, по меньшей мере, одному субпикселу. Таким образом, множество линий затвора может сканироваться посредством формирователя сигналов управления затвором одновременно через дополнительную линию, субпикселы, размещаемые в различных строках и соединенные с линией данных и дополнительной линией, могут включаться одновременно и могут принимать сигнал данных из линии данных и дополнительный сигнал данных из дополнительной линии. Как результат, есть возможность повышать скорость передачи сигнала данных или дополнительного сигнала данных для отображения изображения, за счет этого увеличивать способность возбуждать устройство отображения для того, чтобы отображать изображение, и повышать скорость отклика устройства отображения.
[0032] Матричная подложка может иметь различные структуры в зависимости от числа дополнительных линий L. Далее описываются структуры матричной подложки.
[0033] Первый вариант осуществления
[0034] Одна дополнительная линия L размещается между субпикселами 10 и субпикселами 10' в двух смежных столбцах, и субпикселы 10 в одном и том же столбце соответствуют одной линии данных и одной дополнительной линии, например, субпикселы 10 в первом столбце на фиг. 3 соответствуют линии D1 данных слева и дополнительной линии L справа.
[0035] Модули переключения, например, TFT, субпикселов 10 в (2i+1)-ой строке соединяются с линиями (D1, D2, D3,..., Dj,..., Dm) данных, соответствующим субпикселам 10, и TFT субпикселов 10 в (2i+2)-ой строке соединяются с дополнительной линией L, соответствующей субпикселам 10, где i является целым числом, большим или равным 0.
[0036] Конкретно, как показано на фиг. 3, TFT субпикселов 10 в строке с нечетным номером соединяются с линиями (D1, D2, D3,..., Dj,..., Dm) данных, в то время как TFT субпикселов 10 в строке с четным номером соединяются с дополнительной линией L. Таким образом, формирователь 12 сигналов управления затвором может выводить сигнал сканирования в линию G2i+1 затвора и линию G2i+2 затвора одновременно, с тем чтобы включать субпикселы в (2i+1)-ой строке и (2i+2)-ой строке одновременно. В это время, формирователь 13 сигналов управления истоком может выводить сигнал Vdata данных в линии (D1, D2, D3,..., Dj,..., Dm) данных и дополнительный сигнал Add_Vdata данных в каждую дополнительную линию L, с тем чтобы отображать изображение.
[0037] Поскольку две линии затвора сканируются одновременно, субпикселы 10, соответствующие линии G2i+2 затвора, и субпикселы 10, соответствующие линии G2i+1 затвора, могут принимать сигнал для отображения изображения из формирователя 13 сигналов управления истоком одновременно, с тем чтобы предотвращать возникновение задержки сигнала для субпикселов 10, соответствующих линии G2i+2 затвора, когда линия G2i+1 затвора и линия G2i+2 затвора сканируются последовательно, но вторая включается позднее первой. Как результат, есть возможность уменьшать задержку сигнала и повышать скорость отклика устройства отображения.
[0038] Второй вариант осуществления
[0039] Две дополнительных линии L размещаются между субпикселами 10 и субпикселами 10' в двух смежных столбцах, и субпикселы 10 в одном и том же столбце соответствуют одной линии данных и двум дополнительным линиям L. Две дополнительных линии включают в себя первую дополнительную линию L1 и вторую дополнительную линию L2, например, на фиг. 4, субпикселы 10 в первом столбце соответствуют линии D1 данных слева и первой дополнительной линии L1 и второй дополнительной линии L2 справа.
[0040] TFT субпикселов 10 в (3i+1)-ой строке соединяются с линиями (D1, D2, D3,..., Dj,..., Dm) данных, соответствующим субпикселам 10, TFT субпиксела 10 в (3i+2)-ой строке соединяются с первой дополнительной линией L1, соответствующей субпикселам 10, и TFT субпикселов 10 в (3i+3)-ей строке соединяются со второй дополнительной линией L2, соответствующей субпикселам 10, где i является целым числом, большим или равным 0.
[0041] Конкретно, как показано на фиг. 4, TFT субпикселов 10 в первой строке и четвертой строке соединяются с линиями (D1, D2, D3,..., Dj,..., Dm) данных, TFT субпикселов 10 во второй строке и пятой строке соединяются с первыми дополнительными линиями L1, и TFT субпикселов 10 в третьей строке и шестой строке соединяются со вторыми дополнительными линиями L2.
[0042] Таким образом, формирователь 12 сигналов управления затвором может вводить сигнал сканирования в линии G3i+1, G3i+2 и G3i+3 затвора одновременно, с тем чтобы включать субпикселы 10 в (3i+1)-ой, (3i+2)-ой и (3i+3)-ей строках одновременно. В это время, формирователь 13 сигналов управления истоком может вводить сигнал Vdata данных в линии (D1, D2, D3,..., Dj,..., Dm) данных, вводить первый дополнительный сигнал Add_Vdata1 данных в каждую первую дополнительную линию L1 и вводить второй дополнительный сигнал Add_Vdata2 данных в каждую вторую дополнительную линию 2, с тем чтобы отображать изображение. В соответствии с практической потребностью в отображении изображения, первый дополнительный сигнал Add_Vdata1 данных может быть идентичным или отличающимся от второго дополнительного сигнала Add_Vdata2 данных.
[0043] Поскольку три линии затвора сканируются одновременно, субпикселы 10, соответствующие линиям G3i+3, G3i+2 и G3i+1 затвора, могут принимать сигнал для отображения изображения из формирователя 13 сигналов управления истоком одновременно, с тем чтобы предотвращать возникновение задержки сигнала для субпикселов 10, соответствующих линии G3i+2 затвора, когда линии G3i+1 и G3i+2 затвора сканируются последовательно, но вторая включается позднее первой. Как результат, есть возможность уменьшать задержку сигнала и повышать скорость отклика устройства отображения.
[0044] По сравнению с первым вариантом осуществления, во втором варианте осуществления включается большее число линий затвора за один раз, так что формирователь 13 сигналов управления истоком может быстрее выводить сигнал, и в силу этого скорость отклика устройства отображения может быть более высокой. Тем не менее, большее число дополнительных линий L размещается во втором варианте осуществления, и по сравнению с первым вариантом осуществления, когда область межсоединений является постоянной, линии (D1, D2, D3,..., Dj,..., Dm) данных и дополнительные линии L могут иметь меньшую ширину во втором варианте осуществления. При этом, требования к процессу изготовления и его точности являются высокими.
[0045] Словом, когда большее число линий затвора включается одновременно, требуется предоставлять большее число дополнительных линий, и при этом, коэффициент задержки сигнала является более низким, требования к скорости отклика устройства отображения, а также к процессу изготовления и его точности являются более высокими. В вариантах осуществления настоящего раскрытия сущности, описывается просто матричная подложка с одной или двумя дополнительными линиями, соответствующими субпикселам в одном и том же столбце. Конечно, матричная подложка может включать в себя более двух дополнительных линий, соответствующих субпикселам в одном и том же столбце, и число дополнительных линий конкретно не задано в данном документе. Помимо этого, как в первом варианте осуществления, так и во втором варианте осуществления, субпикселы, соответствующие линиям затвора с нечетным номером, и субпикселы, соответствующие линиям затвора с четным номером, соединяются с различными линиями (D1, D2, D3,..., Dj,..., Dm) данных или дополнительными линиями L. Конечно, настоящее раскрытие сущности не ограничено этим режимом соединения, и линии затвора, соответствующие субпикселам 10, соединенным с дополнительными линиями L, и линии затвора, соответствующие субпикселам 10, соединенным с линиями (D1, D2, D3,..., Dj,..., Dm) данных, конкретно не заданы, при условии, что сигнальные линии для предоставления сигнала данных в линии затвора, которые включаются одновременно, отличаются друг от друга. Например, когда требуется включать линию G1 затвора и линию G4 затвора, субпикселы 10, соответствующие линии G1 затвора, могут соединяться с линиями (D1, D2, D3,..., Dj,..., Dm) данных, в то время как субпикселы 10, соответствующие линии G4 затвора, могут соединяться с дополнительными линиями. Альтернативно, когда требуется включать линии G2, G7 и G10 затвора одновременно, субпикселы 10, соответствующие линии G2 затвора, могут соединяться с линиями (D1, D2, D3,..., Dj,..., Dm) данных, субпикселы 10, соответствующие линии G7 затвора, могут соединяться с первыми дополнительными линиями L1, и субпикселы 10, соответствующие линии G10 затвора, могут соединяться со вторыми дополнительными линиями L2. Другие режимы соединения конкретно не заданы в данном документе.
[0046] Для матричной подложки во втором варианте осуществления, далее описывается режим компоновки для первых дополнительных линий L1 и вторых дополнительных линий L2.
[0047] Третий вариант осуществления
[0048] Как показано на фиг. 4 или 5a, каждая первая дополнительная линия L1 размещается между субпикселами 10 и каждой второй дополнительной линией L2. Первое сквозное отверстие 30 предоставляется в электроде 20 истока TFT каждого субпиксела 10 в (3i+3)-ей строке (например, третьей строке), и вторые сквозные отверстия 31 предоставляются в каждой второй дополнительной линии L2.
[0049] Электрод 20 истока TFT каждого субпиксела 10 в (3i+3)-ей строке (например, третья строка) соединяется со второй дополнительной линией первым перекрывающим электродным слоем 21 посредством первого сквозного отверстия 30 и второго сквозного отверстие 31, с тем чтобы обеспечить соединение TFT каждого субпиксела 10 в (3i+3)-ей строке со второй линией L2. Первый перекрывающий электродный слой 21 может быть изготовлен из прозрачного проводящего материала, например, оксида индия и олова или оксида индия и цинка, либо изготовлен из металлического слоя затвора, который формирует электрод 22 затвора TFT.
[0050] Ширина a части каждой первой дополнительной линии L1, перекрывающей первый перекрывающий электродный слой 21, может быть меньше ширины b первой дополнительной линии L1. Альтернативно, ширина части первого перекрывающего электродного слоя 21, перекрывающего первую дополнительную линию L1, может быть меньше ширины другой части первого перекрывающего электродного слоя 21. Таким образом, можно уменьшать емкость связи посредством уменьшения области перекрытия между первой дополнительной линией L1 и первый перекрывающий электродный слой 21.
[0051] Помимо этого, ширина c части второй дополнительной линии L2 со вторым сквозным отверстием 31 превышает ширину b другой части второй дополнительной линии L2. Альтернативно, ширина части первого перекрывающего электродного слоя 21, перекрывающего вторую дополнительную линию L2, превышает ширину другой части первого перекрывающего электродного слоя 21. Таким образом, можно улучшать электрическое соединение во втором сквозном отверстии 31 во второй дополнительной линии L2 посредством увеличения ширины части первого перекрывающего электродного слоя 21 или второй дополнительной линии L2.
[0052] Дополнительно, контактный электрод может формироваться в первом сквозном отверстии 30 и втором сквозном отверстии 31 при формировании первого перекрывающего электродного слоя 21, и контактный электрод выполнен с возможностью соединять первый перекрывающий электродный слой 21 со второй дополнительной линией L2 или, в некоторых других вариантах осуществления, с другой дополнительной линией, такой как L1. Когда сквозные отверстия имеют небольшой размер апертуры, может формироваться небольшой контактный электрод. Следовательно, в случае обеспечения электрического соединения, размер апертуры каждого сквозного отверстия может уменьшаться в соответствии с практической потребностью, с тем чтобы предоставлять небольшой контактный электрод.
[0053] Четвертый вариант осуществления
[0054] Как показано на фиг. 5b, каждая первая дополнительная линия L1 размещается между субпикселами 10 и каждой второй дополнительной линией L2. Каждая первая дополнительная линия L1 разделяется на две части, т.е. верхнюю часть и нижнюю часть в позиции, в которой вторая дополнительная линия L2 соединяется с электродом 20 истока TFT, и четвертые сквозные отверстия 33 обеспечены в верхней и нижней частях первой дополнительной линии L1. Через четвертые сквозные отверстия 33, верхняя и нижняя части первой дополнительной линии L1 электрически соединены между собой вторым перекрывающим электродным слоем 34.
[0055] Помимо этого, альтернативно, электрод 20 истока TFT каждого субпиксела 10 из числа субпикселов 10 в (3i+3)-ей строке (например, третьей строке) может размещаться в слое и изготавливаться из материала, идентичного второй дополнительной линии L2, с тем чтобы упрощать процесс изготовления.
[0056] Таким образом, по сравнению с третьим вариантом осуществления, верхняя и нижняя части каждой первой дополнительной линии L1 электрически соединены между собой вторым перекрывающим электродным слоем 34 в этом варианте осуществления, с тем чтобы предотвращать оказание негативного влияния на область, в которой расположен TFT, например, короткого замыкания, вследствие ошибки процессора, когда первое сквозное отверстие 30 формируется в электроде 20 истока TFT. Помимо этого, длина второго перекрывающего электродного слоя 34 меньше длины первого перекрывающего электродного слоя 21, с тем чтобы увеличивать скорость передачи сигналов.
[0057] Далее описывается способ для изготовления матричной подложки посредством рассмотрения матричной подложки во втором варианте осуществления в качестве примера.
[0058] Сначала, слой линий затвора формируется на подложке. Например, металлический слой затвора может осаждаться на прозрачной подложке, например, на стеклянной подложке, посредством напыления. Металлический слой затвора может быть изготовлен из Cu, Al, Mo, Ti, Cr или W либо их сплава. Конечно, металлический слой затвора может иметь однослойную структуру или многослойную структуру, к примеру, Mo/Al/Mo, Ti/Cu/Ti или Mo/Ti/Cu.
[0059] Затем фоторезист может применяться к подложке с металлическим слоем затвора и экспонироваться, проявляться и травиться, с тем чтобы формировать рисунки линий (G1, G2, G3,..., Gi,..., Gn) затвора и электродов 22 затвора. Конечно, также могут формироваться рисунки общих электродных линий (не показаны).
[0060] Затем изолирующий слой затвора может осаждаться, например, посредством плазмохимического осаждения из паровой фазы (PECVD), и он может быть изготовлен из SiN.
[0061] Затем, активный слой может формироваться. Конкретно, a-Si может осаждаться посредством PECVD, или оксид индия, галия и цинка (IGZO) может осаждаться посредством напыления на поверхность подложки с изолирующим слоем затвора. Фоторезист может применяться и затем экспонироваться, проявляться и травиться, с тем чтобы формировать активный слой.
[0062] Далее, слой линий данных может формироваться. Например, металлический слой линии данных может осаждаться на поверхность подложки с активным слоем посредством напыления. Металлический слой линии данных может быть изготовлен из Cu, Al, Mo, Ti, Cr или W либо их сплава. Фоторезист может применяться к металлическому слою линии данных и затем экспонироваться, проявляться и травиться, с тем чтобы формировать линии (D1, D2, D3,..., Dj,..., Dm) данных, первые дополнительные линии L1, вторые дополнительные линии L2 и электроды 20 истока и электроды 23 стока TFT.
[0063] Затем, пассивирующий слой может формироваться. Например, SiN может осаждаться посредством PECVD, или слой на основе смолы может применяться к поверхности подложки с вышеприведенной структурой. Фоторезист может применяться и затем экспонироваться, проявляться и травиться, чтобы формировать первые сквозные отверстия 30, вторые сквозные отверстия 31 и третьи сквозные отверстия 32 в позициях, соответствующих электродам 23 стока. Каждое первое сквозное отверстие 30 выполнено с возможностью экспонировать электрод 20 истока, каждое второе сквозное отверстие 31 выполнено с возможностью экспонировать вторую дополнительную линию L2, и каждое третье сквозное отверстие 30 выполнено с возможностью экспонировать электрод 23 стока.
[0064] В завершение, пиксельные электроды могут формироваться. Конкретно, прозрачный проводящий слой, например, оксид индия и олова (ITO), может осаждаться на поверхность подложки с вышеприведенной структурой посредством напыления. Фоторезист может применяться к прозрачному проводящему слою и затем экспонироваться, проявляться и травиться, с тем чтобы формировать пиксельные электроды 14 и первый перекрывающий электродный слой 21. Каждый пиксельный электрод 14 соединяется с электродом 23 стока через третье сквозное отверстие 32, и электрод 20 истока соединяется со второй дополнительной линией L2 через первое сквозное отверстие 20 и второе сквозное отверстие 31.
[0065] Следует принимать во внимание, что вышеописанный способ для изготовления матричной подложки служит просто для иллюстративной цели, и также может использоваться любой другой способ, например, изолирующий слой затвора, активный слой и слой линий данных могут формироваться посредством одного процесса формирования рисунка.
[0066] В вышеописанном способе, пиксельные электроды 14 могут формироваться сначала. После этого, металлический слой затвора может осаждаться на пиксельные электроды 14 и затем экспонироваться, проявляться и травиться, чтобы формировать первый перекрывающий электродный слой 21. В это время, первый перекрывающий электродный слой 21 изготовлен из материала, идентичного электродам стока 22. Здесь, первый перекрывающий электродный слой 21 изготовлен из металлического материала, и по сравнению с прозрачным проводящим материалом, он имеет лучшую проводимость. Тем не менее, первый перекрывающий электродный слой 21 и слой пиксельных электродов 14 формируются на отдельных этапах, а не одновременно, так что процесс изготовления является относительно сложным. Словом, способы для изготовления матричной подложки могут выбираться в соответствии с практической потребностью.
[0067] Вышеприведенное описание приводится просто на основе матричной подложки во втором варианте осуществления, и способы для изготовления матричной подложки с другими структурами конкретно не заданы в данном документе.
[0068] Настоящее раскрытие сущности дополнительно предоставляет в некоторых вариантах осуществления устройство отображения, включающее в себя вышеуказанную матричную подложку. Структуры и преимущества устройства отображения могут ссылаться на структуры и преимущества упомянутой выше матричной подложки, и они не повторяются в данном документе.
[0069] В вариантах осуществления настоящего раскрытия сущности, устройство отображения может представлять собой любой продукт или элемент, имеющий функцию отображения, такой как жидкокристаллическое устройство отображения, жидкокристаллический телевизионный приемник, цифровая фоторамка, мобильный телефон или плоскопанельный компьютер.
[0070] Настоящее раскрытие сущности дополнительно предоставляет в некоторых вариантах осуществления способ для возбуждения вышеуказанной матричной подложки. Как показано на фиг. 6, способ может включать в себя этап S101 ввода сигнала сканирования, по меньшей мере, в две линии затвора одновременно, этап S102 ввода сигнала данных в субпикселы, управляемые посредством одной из линий затвора, через линии данных, и этап S103 ввода дополнительного сигнала данных в субпикселы, управляемые посредством других линий затвора, по меньшей мере, через одну дополнительную линию. Этапы S102 и S103 могут выполняться одновременно.
[0071] Согласно вариантам осуществления настоящего раскрытия сущности, способ для возбуждения матричной подложки включает в себя этапы ввода сигнала сканирования, по меньшей мере, в две линии затвора одновременно, ввода сигнала данных в субпикселы, управляемые посредством одной из линий затвора, через линию данных и ввода дополнительного сигнала данных в субпикселы, управляемые посредством других линий затвора, по меньшей мере, через одну дополнительную линию. Таким образом, множество линий затвора может сканироваться посредством формирователя сигналов управления затвором одновременно посредством размещения дополнительной линии, субпикселы, размещаемые в различных строках и соединенные с линией данных и дополнительной линией, могут включаться одновременно и могут принимать сигнал данных из линии данных и дополнительный сигнал данных из дополнительной линии. Как результат, есть возможность повышать скорость передачи сигнала данных или дополнительного сигнала данных для отображения изображения, за счет этого увеличивать способность возбуждать устройство отображения для того, чтобы отображать изображение, и повышать скорость отклика устройства отображения.
[0072] Матричная подложка может иметь различные структуры в зависимости от числа дополнительных линий L, так что способы ее возбуждения могут отличаться в некоторой степени. Далее описываются способы для возбуждения матричной подложки с различными дополнительными линиями.
[0073] Пятый вариант осуществления
[0074] Как показано на фиг. 3, на котором одна дополнительная линия L размещается между субпикселами 10 и субпикселами 10' в двух смежных столбцах, TFT субпикселов 10 в (2i+1)-ой строке соединяются с линиями (D1, D2, D3,..., Dj,..., Dm) данных, соответствующим субпикселам 10, и TFT субпикселов 10 в (2i+2)-ой строке соединяются с дополнительной линией L, соответствующей субпикселам 10, способ возбуждения может, как показано на фиг. 7, включать в себя следующие этапы.
[0075] Этап S201. Ввод сигнала сканирования в линии G2i+1 и G2i+2 затвора одновременно. Конкретно, контроллер 11 временной синхронизации выводит сигнал STV в формирователь 12 сигналов управления затвором, и принимаемый STV-сигнал сдвигается поуровнево посредством сдвигового регистра 120, с тем чтобы выводить сигнал сканирования. Модуль 121 сдвига уровня принимает сигнал сканирования и выводит его в линии G2i+1 и G2i+2 затвора в соответствии с OE-сигналом.
[0076] Этап S202. Ввод сигнала Vdata данных в субпикселы 10 в (2i+1)-ой строке через линии (D1, D2, D3,..., Dj,..., Dm) данных. Конкретно, контроллер 11 временной синхронизации выводит STH-сигнал, DD-сигнал и LP-сигнал в формирователь 13 сигналов управления истоком, и DD-сигнал запирается в соответствующем канале в схеме-защелке 130 посредством STH-сигнала. Затем DD-сигнал выводится в линии (D1, D2, D3,..., Dj,..., Dm) данных в соответствии с LP-сигналом. DD-сигнал преобразуется в сигнал Vdata данных через цифро-аналоговый преобразователь 131, и сигнал Vdata данных затем вводится в субпикселы 10 в (2i+1)-ой строке через линии (D1, D2, D3,..., Dj,..., Dm) данных.
[0077] Этап S203. Ввод дополнительного сигнала Add_Vdata данных в субпикселы 10 в (2i+2)-ой строке через дополнительную линию L.
[0078] Этапы S202 и S203 могут выполняться одновременно.
[0079] Поскольку две линии затвора, т.е. G2i+1 и G2i+2, сканируются одновременно, субпикселы 10, соответствующие линии G2i+2 затвора, и субпикселы 10, соответствующие линии G2i+1 затвора, могут принимать сигнал для отображения изображения из формирователя 13 сигналов управления истоком одновременно, с тем чтобы предотвращать возникновение задержки сигнала для субпикселов 10, соответствующих линии G2i+2 затвора, когда линия G2i+1 затвора и линия G2i+2 затвора сканируются последовательно, но вторая включается позднее первой. Как результат, есть возможность уменьшать задержку сигнала и повышать скорость отклика устройства отображения.
[0080] Шестой вариант осуществления
[0081] Как показано на фиг. 4, две дополнительных линии размещаются между субпикселами 10 в двух смежных столбцах, субпикселы 10 в одном и том же столбце соответствуют одной линии данных и двум дополнительным линиям, две дополнительных линии включают в себя первую дополнительную линию L1 и вторую дополнительную линию L2, TFT субпикселов 10 в (3i+1)-ой строке соединяются с линиями (D1, D2, D3,..., Dj,..., Dm) данных, соответствующим субпикселам 10, TFT субпикселов 10 в (3i+2)-ой строке соединяются с первой дополнительной линией L1, соответствующей субпикселам 10, и TFT субпикселов 10 в (3i+3)-ей строке соединяются со второй дополнительной линией L2, соответствующей субпикселам 10. В это время, как показано на фиг. 8, способ возбуждения может включать в себя этап S301 ввода сигнала сканирования в линии G3i+1, G3i+2 и G3i+3 затвора, этап S302 ввода сигнала Vdata данных в субпикселы в (3i+1)-ой строке через линии (D1, D2, D3,..., Dj,..., Dm) данных, этап S303 ввода первого дополнительного сигнала Add_Vdata1 данных в субпикселы 10 в (3i+2)-ой строке через первую дополнительную линию L1 и этап S304 ввода второго дополнительного сигнала Add_Vdata2 данных в субпикселы 10 в (3i+3)-ей строке через вторую дополнительную линию L2. Этапы S302, S303 и S304 могут выполняться одновременно.
[0082] Поскольку три линии затвора, т.е. G3i+1, G3i+2 и G3i+3, сканируются одновременно, субпикселы 10, соответствующие линиям G3i+3, G3i+2 и G3i+1 затвора, могут принимать сигнал для отображения изображения из формирователя 13 сигналов управления истоком одновременно, с тем чтобы предотвращать возникновение задержки сигнала для субпикселов 10, соответствующих линии G3i+2 затвора, когда линии G3i+1 и G3i+2 затвора сканируются последовательно, но вторая включается позднее первой. Как результат, есть возможность уменьшать задержку сигнала и повышать скорость отклика устройства отображения.
[0083] По сравнению с пятым вариантом осуществления, в шестом варианте осуществления включается большее число линий затвора за один раз, так что формирователь 13 сигналов управления истоком может быстрее выводить сигнал, и в силу этого скорость отклика устройства отображения может быть более высокой.
[0084] Следует принимать во внимание, что все или части этапов вышеописанного способа могут реализовываться посредством аппаратных средств, связанных с программами, и эти программы могут сохраняться на машиночитаемом носителе хранения данных. При выполнении, эти программы выполнены с возможностью осуществлять этапы вышеуказанного способа. Носитель хранения данных включает в себя постоянное запоминающее устройство (ROM), оперативное запоминающее устройство (RAM), магнитный диск или оптический диск, который может сохранять программные коды.
[0085] Выше приведены просто предпочтительные варианты осуществления настоящего раскрытия сущности. Специалисты в данной области техники могут вносить дополнительные модификации и улучшения без отступления от принципа настоящего раскрытия сущности, и эти модификации и улучшения также должны попадать в пределы объема настоящего раскрытия сущности.

Claims (37)

1. Матричная подложка, содержащая множество линий затвора, множество линий данных и множество субпикселов, ограниченных линиями затвора и линиями данных, пересекающимися друг с другом,
при этом по меньшей мере одна дополнительная линия для обеспечения дополнительного сигнала данных размещена между субпикселами в двух смежных столбцах, субпикселы в одном и том же столбце соответствуют по меньшей мере одной дополнительной линии, и по меньшей мере один субпиксел из числа субпикселов в одном и том же столбце возбуждается посредством дополнительной линии, соответствующей по меньшей мере одному субпикселу,
при этом две дополнительные линии размещены между субпикселами в двух смежных столбцах,
субпикселы в одном и том же столбце соответствуют одной линии данных и двум дополнительным линиям,
две дополнительные линии содержат первую дополнительную линию и вторую дополнительную линию,
модули переключения субпикселов в (3i+1)-й строке соединены с линиями данных, соответствующими субпикселам,
модули переключения субпикселов в (3i+2)-й строке соединены с первыми дополнительными линиями, соответствующими субпикселам,
модули переключения субпикселов в (3i+3)-й строке соединены со вторыми дополнительными линиями, соответствующими субпикселам, и
i является целым числом, большим или равным 0.
2. Матричная подложка по п. 1, в которой первая дополнительная линия размещена между субпикселами и второй дополнительной линией,
электрод истока модуля переключения каждого субпиксела из числа субпикселов в (3i+3)-й строке снабжен первым сквозным отверстием,
вторая дополнительная линия снабжена вторым сквозным отверстием, и
электрод истока модуля переключения каждого субпиксела из числа субпикселов в (3i+3)-й строке соединен со второй дополнительной линией первым перекрывающим электродным слоем посредством первого сквозного отверстия и второго сквозного отверстия.
3. Матричная подложка по п. 2, в которой ширина части первой дополнительной линии, перекрывающей первый перекрывающий электродный слой, меньше ширины другой части первой дополнительной линии, или
ширина части первого перекрывающего электродного слоя, перекрывающего первую дополнительную линию, меньше ширины другой части первого перекрывающего электродного слоя.
4. Матричная подложка по п. 2, в которой ширина части второй дополнительной линии, снабженной вторым сквозным отверстием, превышает ширину другой части второй дополнительной линии, или
ширина части первого перекрывающего электродного слоя, перекрывающего вторую дополнительную линию, превышает ширину другой части первого перекрывающего электродного слоя.
5. Матричная подложка по п. 1, в которой первая дополнительная линия размещена между субпикселами и второй дополнительной линией, и
первая дополнительная линия разделена на верхнюю часть и нижнюю часть в позиции, в которой вторая дополнительная линия соединена с электродом истока модуля переключения, каждая из верхней части и нижней части первой дополнительной линии снабжена четвертым сквозным отверстием, посредством которого верхняя часть и нижняя часть первой дополнительной линии электрически соединены между собой вторым перекрывающим электродным слоем.
6. Матричная подложка по п. 1, в которой направление прохождения каждой дополнительной линии является приблизительно идентичным направлению прохождения линии данных.
7. Матричная подложка по п. 1, в которой все или части дополнительных линий размещены в слое и изготовлены из материала, идентичного линиям данных.
8. Устройство отображения, содержащее матричную подложку по любому из пп. 1-7.
9. Способ для возбуждения матричной подложки, содержащий этапы, на которых:
вводят сигнал сканирования в по меньшей мере две линии затвора одновременно,
вводят сигнал данных в субпикселы, управляемые посредством одной из линий затвора, через линии данных, и
вводят дополнительный сигнал данных в субпикселы, управляемые посредством других линий затвора через по меньшей мере одну дополнительную линию.
10. Способ по п. 9, в котором, когда модули переключения субпикселов в (2i+1)-й строке соединены с линиями данных, соответствующими субпикселам, и модули переключения субпикселов в (2i+2)-й строке соединены с дополнительной линией, соответствующей субпикселам, способ содержит этапы, на которых:
вводят сигнал сканирования в линии затвора в (2i+1)-й строке и в (2i+2)-й строке одновременно,
вводят сигнал данных в каждый субпиксел в (2i+1)-й строке через линию данных, и
вводят дополнительный сигнал данных в каждый субпиксел в (2i+2)-й строке через дополнительную линию,
при этом i является целым числом, большим или равным 0.
11. Способ по п. 9, в котором, когда две дополнительные линии размещены между субпикселами в двух смежных столбцах, субпикселы в одном и том же столбце соответствуют одной линии данных и двум дополнительным линиям, две дополнительные линии содержат первую дополнительную линию и вторую дополнительную линию, модули переключения субпикселов в (3i+1)-й строке соединены с линиями данных, соответствующими субпикселам, модули переключения субпикселов в (3i+2)-й строке соединены с первой дополнительной линией, соответствующей субпикселам, и модули переключения субпикселов в (3i+3)-й строке соединены со второй дополнительной линией, соответствующей субпикселам, способ содержит этапы, на которых:
вводят сигнал сканирования в линии затвора в (3i+1)-й строке, в (3i+2)-й строке и в (3i+3)-й строке одновременно,
вводят сигнал данных в каждый субпиксел в (3i+1)-й строке через линию данных,
вводят первый дополнительный сигнал данных в каждый субпиксел в (3i+2)-й строке через первую дополнительную линию, и
вводят второй дополнительный сигнал данных в каждый субпиксел в (3i+3)-й строке через вторую дополнительную линию,
при этом i является целым числом, большим или равным 0.
RU2016146517A 2015-04-08 2015-08-10 Матричная подложка и способ ее возбуждения и устройство отображения RU2693559C2 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201510163454.5A CN104730791B (zh) 2015-04-08 2015-04-08 一种阵列基板及其驱动方法、显示装置
CN201510163454.5 2015-04-08
PCT/CN2015/086448 WO2016161729A1 (zh) 2015-04-08 2015-08-10 阵列基板及其驱动方法、显示装置

Publications (3)

Publication Number Publication Date
RU2016146517A3 RU2016146517A3 (ru) 2019-05-08
RU2016146517A RU2016146517A (ru) 2019-05-08
RU2693559C2 true RU2693559C2 (ru) 2019-07-03

Family

ID=53454835

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2016146517A RU2693559C2 (ru) 2015-04-08 2015-08-10 Матричная подложка и способ ее возбуждения и устройство отображения

Country Status (7)

Country Link
US (1) US9858881B2 (ru)
EP (1) EP3282312B1 (ru)
CN (1) CN104730791B (ru)
BR (1) BR112016028110B1 (ru)
MX (1) MX360797B (ru)
RU (1) RU2693559C2 (ru)
WO (1) WO2016161729A1 (ru)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104730791B (zh) * 2015-04-08 2018-09-21 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示装置
CN105469757A (zh) * 2015-12-10 2016-04-06 深圳市华星光电技术有限公司 显示面板扫描驱动方法
CN107817635A (zh) * 2017-10-27 2018-03-20 北京京东方显示技术有限公司 一种阵列基板及其驱动方法、显示装置
CN110459171B (zh) * 2019-07-26 2021-03-12 Oppo(重庆)智能科技有限公司 显示面板、电子设备及显示面板的驱动方法
CN110459576B (zh) * 2019-08-21 2023-04-11 京东方科技集团股份有限公司 一种显示面板、显示设备及驱动方法
TWI711022B (zh) * 2019-12-03 2020-11-21 友達光電股份有限公司 多工器電路及其顯示面板
CN111061106B (zh) * 2020-01-02 2022-09-09 福州京东方光电科技有限公司 一种阵列基板及显示面板
CN113767323B (zh) * 2020-04-01 2023-10-20 京东方科技集团股份有限公司 阵列基板和显示装置
CN111474791A (zh) * 2020-05-14 2020-07-31 深圳市华星光电半导体显示技术有限公司 像素结构、具有该像素结构的显示面板和显示装置
CN111489700B (zh) * 2020-05-29 2022-07-29 武汉天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN112599070B (zh) * 2020-12-23 2024-11-01 福州京东方光电科技有限公司 像素结构、驱动方法和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070296741A1 (en) * 2006-06-21 2007-12-27 Kyong-Tae Park Multi-color display device and driving method therefor
US20130256707A1 (en) * 2012-04-03 2013-10-03 Au Optronics Corp. Array substrate and pixel unit of display panel
US20140320521A1 (en) * 2013-04-25 2014-10-30 Samsung Display Co., Ltd. Display device and image signal compensating method
US20150022512A1 (en) * 2013-07-18 2015-01-22 Samsung Display Co., Ltd. Display device and driving method thereof

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6654449B1 (en) * 2000-01-21 2003-11-25 Rainbow Displays, Inc. Construction of large, robust, monolithic and monolithic like, AMLCD displays with wide view angle
US7852446B2 (en) * 2006-09-18 2010-12-14 Samsung Electronics Co., Ltd. Liquid crystal display and method of driving the same
KR101366162B1 (ko) * 2007-03-20 2014-02-25 삼성디스플레이 주식회사 유기 발광 표시 패널 및 이의 제조방법
JP5395407B2 (ja) * 2008-11-12 2014-01-22 ルネサスエレクトロニクス株式会社 表示装置駆動用半導体集積回路装置および表示装置駆動用半導体集積回路装置の製造方法
CN101814261B (zh) * 2010-04-16 2012-09-05 华映视讯(吴江)有限公司 色序法液晶显示器及色序法液晶显示器的驱动方法
CN102681273A (zh) * 2011-09-22 2012-09-19 京东方科技集团股份有限公司 Tft-lcd面板及其驱动方法
CN102707524B (zh) * 2012-05-02 2015-09-09 京东方科技集团股份有限公司 一种阵列基板、显示装置和显示装置的驱动方法
KR101971925B1 (ko) * 2012-09-19 2019-08-19 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판 및 유기 발광 표시 장치
JP2014098863A (ja) * 2012-11-15 2014-05-29 Sharp Corp 表示装置及び表示方法
KR102040658B1 (ko) * 2013-05-24 2019-11-27 엘지디스플레이 주식회사 저속 구동용 표시장치와 그 구동방법
CN103606360B (zh) * 2013-11-25 2016-03-09 深圳市华星光电技术有限公司 液晶面板驱动电路、驱动方法以及液晶显示器
KR102270988B1 (ko) * 2014-12-26 2021-06-30 엘지디스플레이 주식회사 터치표시장치 및 그 구동방법
CN104730791B (zh) * 2015-04-08 2018-09-21 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070296741A1 (en) * 2006-06-21 2007-12-27 Kyong-Tae Park Multi-color display device and driving method therefor
US20130256707A1 (en) * 2012-04-03 2013-10-03 Au Optronics Corp. Array substrate and pixel unit of display panel
US20140320521A1 (en) * 2013-04-25 2014-10-30 Samsung Display Co., Ltd. Display device and image signal compensating method
US20150022512A1 (en) * 2013-07-18 2015-01-22 Samsung Display Co., Ltd. Display device and driving method thereof

Also Published As

Publication number Publication date
MX2017000369A (es) 2017-04-27
BR112016028110B1 (pt) 2022-10-25
CN104730791A (zh) 2015-06-24
BR112016028110A2 (ru) 2017-08-22
EP3282312A4 (en) 2019-01-23
CN104730791B (zh) 2018-09-21
MX360797B (es) 2018-11-16
RU2016146517A3 (ru) 2019-05-08
EP3282312B1 (en) 2020-11-25
US9858881B2 (en) 2018-01-02
WO2016161729A1 (zh) 2016-10-13
RU2016146517A (ru) 2019-05-08
US20170039972A1 (en) 2017-02-09
EP3282312A1 (en) 2018-02-14

Similar Documents

Publication Publication Date Title
RU2693559C2 (ru) Матричная подложка и способ ее возбуждения и устройство отображения
US7894034B2 (en) Thin film transistor array panel with improved connection to test lines having auxiliary test line with plural extending conductive layers in contact with at least one test line
KR100846464B1 (ko) 비정질실리콘 박막 트랜지스터-액정표시장치 및 그 제조방법
US20170069280A1 (en) Array substrate, display panel and display device
US8183570B2 (en) Thin film transistor array panel
JP2006106745A (ja) 液晶表示装置及びその駆動方法
JP2022503257A (ja) アレイ基板、表示パネルおよび表示装置
CN110007806B (zh) 显示装置
JP4988378B2 (ja) 液晶表示装置
JP2006079104A (ja) 表示装置
KR20050117303A (ko) 표시 장치
US20080180372A1 (en) Display device
US20220137751A1 (en) Display substrate, display device, manufacturing method and driving method for display substrate
US20110267325A1 (en) Liquid crystal display panel
KR20140035292A (ko) 어레이 기판, 그 제조 방법 및 표시 장치
KR20190036461A (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
KR20190115141A (ko) 액정 표시 장치
US20160013211A1 (en) Array substrate and manufacturing and repairing method thereof, display device
US10254604B2 (en) Liquid crystal display device
CN111103717A (zh) 一种阵列基板、显示面板
US10209541B2 (en) Liquid crystal display device and method for manufacturing the same
CN109426043B (zh) 用于液晶显示装置的阵列衬底
KR20130044097A (ko) 액정표시장치용 어레이기판 및 이의 제조방법
US6985129B2 (en) Video display device
CN110873986B (zh) 显示装置