RU2369977C2 - Устройство сопряжения токового режима для высокоскоростной связи вне микросхем - Google Patents

Устройство сопряжения токового режима для высокоскоростной связи вне микросхем Download PDF

Info

Publication number
RU2369977C2
RU2369977C2 RU2007139097/09A RU2007139097A RU2369977C2 RU 2369977 C2 RU2369977 C2 RU 2369977C2 RU 2007139097/09 A RU2007139097/09 A RU 2007139097/09A RU 2007139097 A RU2007139097 A RU 2007139097A RU 2369977 C2 RU2369977 C2 RU 2369977C2
Authority
RU
Russia
Prior art keywords
current
signal
voltage
receiver
transmission lines
Prior art date
Application number
RU2007139097/09A
Other languages
English (en)
Other versions
RU2007139097A (ru
Inventor
Абхэй ДИКСИТ (US)
Абхэй ДИКСИТ
Мехди Хамиди САНИ (US)
Мехди Хамиди САНИ
Вивек МОХАН (US)
Вивек МОХАН
Original Assignee
Квэлкомм Инкорпорейтед
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Квэлкомм Инкорпорейтед filed Critical Квэлкомм Инкорпорейтед
Publication of RU2007139097A publication Critical patent/RU2007139097A/ru
Application granted granted Critical
Publication of RU2369977C2 publication Critical patent/RU2369977C2/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018514Interface arrangements with at least one differential stage
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • H04L25/0282Provision for current-mode coupling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end
    • H04L25/0294Provision for current-mode coupling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • H01L2924/30111Impedance matching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0278Arrangements for impedance matching

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Dc Digital Transmission (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение относится к пересылке данных от микросхемы к микросхеме, которая использует метод токового режима вместо общепринятых методов дифференциальной передачи сигналов режима напряжения. Технический результат - снижение потребляемой мощности и уменьшение электромагнитных помех. Импульс тока вводится в один из двух проводов передачи на основании значения сигнала, подлежащего передаче (например, логического "0" или "1") запускающим устройством в передающей микросхеме. Импульс тока принимается как дифференциальный сигнал тока в приемном блоке в приемной микросхеме. Дифференциальный сигнал тока преобразуется компараторами токов в дифференциальный сигнал напряжения низкого размаха. Дифференциальный сигнал напряжения может быть детектирован приемником операционного усилителя, который выводит соответствующее значение сигнала. 2 н. и 6 з.п. ф-лы, 6 ил.

Description

Данная заявка испрашивает приоритет предварительной патентной заявки США № 60/664,916, зарегистрированной 23 марта 2005 г. и озаглавленной "Устройство сопряжения токового режима для высокоскоростной связи вне микросхем".
Уровень техники
В различных применениях для осуществления связи требуются две или больше интегральные схемы (ИС) или "микросхемы". Общепринятые способы пересылки данных от микросхемы к микросхеме включают в себя ЗРЗЛ (заканчивающуюся рядом заглушек логику), ДПСНН (дифференциальную передачу сигналов низкого напряжения), ЛПЭСНН (логику с положительной эмиттерной связью низкого напряжения), ЛТР (логику токового режима) и другие дифференциальные методы. Для применений с очень высоким быстродействием и пропускной способностью схемы дифференциальной передачи сигналов с низким размахом, подобные ДПСНН, имеют преимущества по сравнению с передачей сигналов КМОП (комплементарного металло-оксидного полупроводника) с размахом, равным напряжению питания, при которой они потребляют меньше мощности, производят меньше электромагнитных помех (ЭМП) и демонстрируют хорошую помехоустойчивость благодаря их природе дифференциальной передачи сигналов.
Устройство сопряжения микросхемы с микросхемой ДПСНН использует разницу в напряжении между двумя проводами передачи, чтобы сообщать информацию. Передатчик в одной микросхеме вводит небольшой ток в один или в другой провод, в зависимости от логического уровня, который требуется посылать, например логической "1" или логического "0". Ток проходит через сопротивление на приемном конце, составляющее приблизительно 100 Ом (согласованное с волновым сопротивлением проводов передачи), затем возвращается в противоположном направлении по другому проводу. Приемник в другой микросхеме считывает полярность этого напряжения для определения логического уровня. Небольшая амплитуда сигнала и сильная связь по электрическому полю и магнитному полю между этими двумя проводами снижает величину излучаемого электромагнитного шума.
ДПСНН и другие упомянутые выше дифференциальные методы представляют собой методы режима напряжения, в которых передаваемый ток преобразуется в напряжение на конце приемника, чтобы устанавливать различия между логической "1" и логическим "0". Шум в среде микросхем представляет собой, главным образом, шум напряжения, и следовательно, эти преобразованные сигналы напряжения имеют склонность к шумовой связи. Также высокая частота приводит к ослаблению уровней напряжения на конце приемника, представляя нижнюю линию для минимального требуемого размаха напряжения. Кроме того, точка, в которой выполняется преобразование тока в напряжение, испытывает значительное емкостное сопротивление, вносимое нагрузкой кабелей, емкостью штырьков, контактными площадками, диодами на электростатическом разряде (ЭСР) и т.д. Следовательно, скорость нарастания выходного напряжения (I/C) (индуктивность/емкость) высокоскоростной передачи сигналов может поддерживаться только посредством увеличения тока, что увеличивает потребляемую мощность.
Краткое описание чертежей
Фиг.1 - блок-схема устройства сопряжения приемопередатчика токового режима в соответствии с вариантом осуществления.
Фиг.2 - принципиальная схема одной реализации устройства сопряжения приемопередатчика токового режима фиг.1.
Фиг.3A-3C - графики, показывающие результаты моделирований, выполняемых с использованием устройства сопряжения приемопередатчика токового режима фиг.2.
Фиг.4 изображает мобильный телефон, включающий в себя устройство сопряжения приемопередатчика токового режима в соответствии с вариантом осуществления.
Подробное описание
Фиг.1 изображает устройство 100 сопряжения приемопередатчика токового режима в соответствии с вариантом осуществления. Устройство сопряжения включает в себя запускающее устройство 102, включенное в передающую микросхему, приемный блок 104, включенный в приемную микросхему, и двойные линии 105, 106 передачи. Каждая микросхема может включать в себя и запускающее устройство, и блок приемника для двунаправленной передачи данных между микросхемами. Также для пересылки данных параллельно между микросхемами могут использоваться множество устройств сопряжения.
Запускающее устройство 102 принимает конфигурацию 108 входных данных для передачи. Используется дифференциальная передача сигналов токового режима через две линии 105, 106 передачи. Основываясь на уровне напряжения входных данных 108, например на сигнале 150 ВЫСОКОГО напряжения (соответствующем логической "1") или сигнале НИЗКОГО напряжения (соответствующем логическому "0"), по одной из линий передачи посылается импульс тока, обеспечиваемый источником 110 тока. Переключатели 111, 112 управляют тем, через которую линию передачи, 105 или 106 соответственно, посылается импульс тока. В варианте осуществления каждый переключатель 111, 112 может быть закрыт в ответ на сигнал НИЗКОГО напряжения и открыт для сигнала ВЫСОКОГО напряжения с входным сигналом для переключателя 111, инвертируемым инвертором 114. Таким образом, для сигнала 150 ВЫСОКОГО напряжения (логическая "1") во входных данных 108 переключатель 111 закрыт, а переключатель 112 открыт, позволяя импульсу тока проходить через линию 105 передачи, а для сигнала 151 НИЗКОГО напряжения (логический "0") в конфигурацию 108 входных данных переключатель 112 закрыт, а переключатель 111 открыт, передавая импульс тока через линию 106 передачи.
Каждая из линий 105, 106 передачи может иметь волновое сопротивление 50 Ом, которое является общей величиной полного сопротивления для большинства дешевых средств связи. Обе линии передачи заканчиваются резистором 116 на приемном конце. Резистор 116 имеет величину, например, 100 Ом, выбираемую так, чтобы обеспечивать соответствующую согласованную нагрузку конца приемника. Этот резистор 116 и устройства 120, 121 токового зеркала определяют полное сопротивление приемного конца.
В приемном блоке 104 компараторы 118, 119 токов могут использоваться для определения, через которую линию передачи был послан ток. Каждый компаратор 118, 119 токов может включать в себя токовое зеркало 120, 121 и источник 122, 123 эталонного тока Iэтал, который может составлять меньше чем 1 мА. В этом типе компаратора токов, когда входной ток Iсигнал во входном узле 126 или 127 больше, чем эталонный ток Iэтал, напряжение в выходных узлах 128, 129 соответственно снизится до НИЗКОГО. В противном случае узел остается на ВЫСОКОМ уровне.
Когда импульс тока посылается через одну из линий 105 или 106 передачи, два токовых зеркала 120, 121 будут иметь в них разные токи, IсигналA 130 и IсигналB 131 соответственно. Эти дифференциальные токи отражаются с некоторым коэффициентом усиления K (в случае необходимости), и эти отраженные токи,
K*IсигналA и K*IсигналB сравниваются с эталонным током Iэтал 124, обеспечиваемым через соответствующий источник 122, 123 тока. Это производит дифференциальное напряжение, ДАННЫЕ+ и ДАННЫЕ-, в выходных узлах 128, 129 компараторов 118, 119 токов. Затем приемник 130 каскадного операционного усилителя считывает дифференциальное напряжение и производит окончательное выходное напряжение сигнала с размахом, равным напряжению питания, ВЫХОДНЫЕ ДАННЫЕ 132.
Фиг.2 представляет собой принципиальную схему примерного варианта осуществления устройства 100 сопряжения, в котором переключатели 111, 112 являются МОП (металл-оксид-полупроводник) транзисторами с каналом p-типа, токовые зеркала 120, 121 представляют собой сконфигурированные в виде диодов токовые зеркала МОП-структур с каналом n-типа, а источники 110, 122, 123 эталонного тока получены из схемы генератора напряжения смещения. Для того чтобы проиллюстрировать работу устройства 100 сопряжения, показанного на фиг.2, будет описана примерная передача данных. Когда входные данные 108 на запускающем устройстве переходят на ВЫСОКОЕ 150 значение, сигнал ВЫСОКОГО напряжения заставляет переключатель 112 открыться, а сигнал, инвертируемый к сигналу НИЗКОГО напряжения инвертором 114, заставляет МОП переключатель 111 закрыться. Импульс тока от источника 110 тока будет передаваться через линию 105 передачи. Большая часть переданного тока будет вводиться в токовое зеркало 120, как IсигналА 130. Небольшое количество тока будет проходить через резистор 116 и входить в другое токовое зеркало 121, как IсигналB 131. Однако открытый переключатель 112 в запускающем устройстве будет предотвращать любое прохождение тока, проходящего через резистор 116, через другую линию 106 передачи. Это отличается от других дифференциальных способов, таких как ДПСНН, которые включают в себя тракт обратного тока, то есть, ток возвращается через непередающую линию.
Эталонный ток Iэтал 124 от источников 122 и 123 эталонного тока выбирается так, чтобы он был ниже K*Iсигнал передающей линии (в этом случае линии 105 передачи) и выше K*Iсигнал непередающей линии (в этом случае линии 106 передачи). В компараторе 118 токов, K*Iсигнал > Iэтал, заставляет узел 128 (ДАННЫЕ+) понизиться до НИЗКОГО уровня. В компараторе 119 токов, K*Iсигнал < Iэтал, заставляет узел 129 (ДАННЫЕ-) перейти к ВЫСОКОМУ уровню. Приемник 130 каскадного операционного усилителя воспринимает разницу между этими двумя напряжениями и выводит сигнал НИЗКОГО напряжения, отражая НИЗКОЕ значение во входных данных 108.
Фиг.3A-3C представляют собой графики, показывающие результаты моделирования работы устройства сопряжения приемопередатчика токового режима в соответствии с вариантом осуществления. Фиг.3A показывает конфигурацию 300 входных данных в запускающем устройстве, которая точно воспроизводится выходными данными 302 в приемном блоке, как показано на фиг.3B. Фиг.3C показывает соответствующие напряжения 304, 306 в выходных узлах (ДАННЫЕ+ 128, ДАННЫЕ- 129) компараторов токов в приемном блоке. В этом моделировании дифференциальный размах между ДАННЫМИ+ 128, ДАННЫМИ- 129 составляет 21 мВ. Однако этот размах может быть сделан выше посредством выбора более высокого значения для Iэтал. Дифференциальный размах в узлах 126 и 127 может быть сделан низким, например 10-15 мВ, что значительно ниже, чем в обычных методах режима напряжения (например, ~200 мВ). Также полное сопротивление оконечной нагрузки дальнего конца может быть свободно определено, и оконечная нагрузка источника в запускающем устройстве может использоваться для надлежащей оконечной нагрузки линии передачи.
Поскольку устройство 100 сопряжения использует передачу сигналов действительно токового режима, оно имеет очень высокую помехоустойчивость (обычно большую часть шума в микросхеме представляет режим напряжения). Также точка, в которой преобразование тока в напряжение выполняется в приемном блоке 104, то есть узлы 128 и 129, имеет очень низкую емкость (главным образом, емкость управляющего электрода), что помогает в улучшении скорости нарастания выходного напряжения (I/C) с тем же самым низким током. В варианте осуществления устройство сопряжения может достигать высокой пропускной способности с потребляемым током меньше чем 1 мА, который является значительно ниже обычного тока 3,5 мА, используемого в общепринятых методах ДПСНН. Другие преимущества включают в себя порядок величины экономии в мощности по сравнению с методами режима напряжения, высокий запас помехоустойчивости, облегчающий надежное проектирование, и сниженное внесение ЭМП.
Приемопередатчик устройства сопряжения токового режима может использоваться в ряде применений. Например, фиг.4 изображает мобильный телефон 400, включающий в себя устройство сопряжения приемопередатчика токового режима для пересылки данных между процессором 402 и контроллером 404 дисплея для жидкокристаллического дисплея (ЖКД) 406 (внутренние элементы показаны пунктирными линиями). Запускающее устройство 408 в процессоре 402 передает данные в приемный блок 410 в контроллере 404 дисплея через передающие линии 412. Как описано выше, каждая микросхема может включать в себя и запускающее устройство, и блок приемника для двунаправленной передачи данных, и могут использоваться множество устройств сопряжения для параллельного переноса данных между микросхемами.
Было описано некоторое количество вариантов осуществления. Однако должно быть понятно, что могут быть сделаны различные модификации, не выходя при этом за рамки сущности и объема данного изобретения. Соответственно, другие варианты осуществления находятся в пределах объема, определенного последующей формулой изобретения.

Claims (8)

1. Устройство сопряжения токового режима приемопередатчика, содержащее
пару линий передачи, подсоединенных между первой интегральной схемой и второй интегральной схемой,
запускающее устройство в первой интегральной схеме, причем запускающее устройство подсоединено к первому концу каждой из упомянутых линий передачи и действует так, чтобы вводить сигнал тока в одну или другую линию передачи в ответ на значение входного сигнала, и приемник во второй интегральной схеме, причем приемник подсоединен ко второму концу каждой из линий передачи и включает в себя
пару компараторов токов, при этом каждый компаратор токов подсоединен к соответствующей одной из пары линий передачи и действует так, чтобы сравнивать сигнал тока в соответствующей линии передачи с эталонным током и генерировать сигнал напряжения, свидетельствующий о том, был ли импульс тока послан через упомянутую соответствующую линию передачи, при этом импульс тока меньше, чем 1 мА, и
компаратор напряжений для того, чтобы сравнивать сигналы напряжения от компараторов токов и выводить сигнал, соответствующий значению входного сигнала.
2. Устройство сопряжения по п.1, в котором запускающее устройство содержит
источник тока, и
пару переключателей, причем каждый переключатель связан с одной из линий передачи и сконфигурирован так, чтобы открываться или закрываться в ответ на значение входного сигнала.
3. Устройство сопряжения по п.2, в котором только один переключатель открыт для данного значения входного сигнала, так что импульс тока вводится в одну из линий передачи, и нет никакого пути возврата для импульса тока через другую линию передачи.
4. Устройство сопряжения по п.1, в котором приемник также содержит нагрузочный резистор, подсоединенный между линиями передачи.
5. Устройство сопряжения по п.1, в котором сигналы напряжения, генерируемые компараторами токов, содержат дифференциальные сигналы напряжения, имеющие дифференциальный размах меньше, чем 20 мВ.
6. Приемник для использования в устройстве сопряжения токового режима приемопередатчика для пересылки данных между первой и второй интегральными схемами, причем приемник содержит пару компараторов токов, при этом каждый компаратор токов подсоединен к соответствующей одной из пары линий передачи, подсоединенных между первой и второй интегральными схемами, и действует так, чтобы сравнивать сигнал тока в соответствующей линии передачи с эталонным током и генерировать сигнал напряжения, свидетельствующий о том, был ли импульс тока послан через упомянутую соответствующую линию передачи запускающим устройством, подсоединенным к первой интегральной схеме, в ответ на значение входного сигнала, при этом импульс тока меньше, чем 1 мА, и
компаратор напряжения для того, чтобы сравнивать сигналы напряжения от компараторов токов и выдавать сигнал, соответствующий значению входного сигнала.
7. Приемник по п.6, который также содержит нагрузочный резистор, подсоединенный между линиями передачи.
8. Приемник по п.6, в котором сигналы напряжения, генерируемые компараторами токов, содержат дифференциальные сигналы напряжения, имеющие дифференциальный размах меньше, чем 20 мВ.
RU2007139097/09A 2005-03-23 2006-03-23 Устройство сопряжения токового режима для высокоскоростной связи вне микросхем RU2369977C2 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US66491605P 2005-03-23 2005-03-23
US60/664,916 2005-03-23

Publications (2)

Publication Number Publication Date
RU2007139097A RU2007139097A (ru) 2009-04-27
RU2369977C2 true RU2369977C2 (ru) 2009-10-10

Family

ID=36794917

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2007139097/09A RU2369977C2 (ru) 2005-03-23 2006-03-23 Устройство сопряжения токового режима для высокоскоростной связи вне микросхем

Country Status (6)

Country Link
US (1) US7471110B2 (ru)
EP (1) EP1861973A1 (ru)
JP (1) JP2008535328A (ru)
CA (1) CA2601453A1 (ru)
RU (1) RU2369977C2 (ru)
WO (1) WO2006102666A1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2520416C1 (ru) * 2012-11-26 2014-06-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Устройство для выделения модуля разности двух входных токов
RU2540837C2 (ru) * 2010-06-24 2015-02-10 Интел Корпорейшн Способ, устройство и система защиты точек подключения подачи электропитания от электростатического разряда

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100588752B1 (ko) * 2005-04-26 2006-06-12 매그나칩 반도체 유한회사 차동 전류 구동 방식의 전송 시스템
US7893719B2 (en) * 2005-06-15 2011-02-22 Ati Technologies, Ulc Apparatus and methods for self-biasing differential signaling circuitry having multimode output configurations for low voltage applications
US7692565B2 (en) * 2007-04-18 2010-04-06 Qualcomm Incorporated Systems and methods for performing off-chip data communications at a high data rate
US8253526B2 (en) * 2007-05-07 2012-08-28 Texas Instruments Incorporated Termination compensation for differential signals on glass
JP4544326B2 (ja) * 2008-03-26 2010-09-15 セイコーエプソン株式会社 集積回路装置、電気光学装置及び電子機器
JP5309915B2 (ja) * 2008-11-17 2013-10-09 サンケン電気株式会社 レベルシフト回路
KR101030957B1 (ko) * 2008-12-29 2011-04-28 주식회사 실리콘웍스 차동전류 구동 방식의 인터페이스 시스템
US8643401B2 (en) * 2009-04-29 2014-02-04 Globalfoundries Singapore Pte. Ltd. Integrated circuit communication system with differential signal and method of manufacture thereof
FR2961976B1 (fr) * 2010-06-25 2012-06-29 Tekcem Amplificateur differentiel captant le courant a entree equilibree
US9219055B2 (en) 2012-06-14 2015-12-22 International Business Machines Corporation Structure and method for dynamic biasing to improve ESD robustness of current mode logic (CML) drivers
WO2017052575A1 (en) 2015-09-25 2017-03-30 Intel Corporation Extending multichip package link off package
US11757431B2 (en) 2021-12-29 2023-09-12 International Business Machines Corporation Current-mode signal path of an integrated radio frequency pulse generator

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03216023A (ja) * 1990-01-22 1991-09-24 Yokogawa Electric Corp A/d変換器
US5471498A (en) * 1993-04-15 1995-11-28 National Semiconductor Corporation High-speed low-voltage differential swing transmission line transceiver
JPH07264042A (ja) * 1994-03-17 1995-10-13 Fujitsu Ltd 高速インタフェース回路
US6615027B1 (en) * 2000-01-21 2003-09-02 Qualcomm Incorporated Method and circuit for providing interface signals between integrated circuits
ATE307446T1 (de) * 2000-07-18 2005-11-15 Koninkl Philips Electronics Nv Digitale zwischenschatltung mit niedrigem leistungsverbrauch
JP2002232490A (ja) * 2001-01-30 2002-08-16 Ricoh Co Ltd クロック信号伝送方式
US6894536B2 (en) * 2001-12-10 2005-05-17 Intel Corporation Low power NRZ interconnect for pulsed signaling
US7535963B2 (en) 2003-01-29 2009-05-19 Nxp B.V. Data processing circuit with a driver and a receiver
JP3753712B2 (ja) * 2003-08-13 2006-03-08 ローム株式会社 伝送装置
US7154307B2 (en) * 2003-11-24 2006-12-26 Fairchild Semiconductor Corporation Current transfer logic
JP4026593B2 (ja) * 2003-12-25 2007-12-26 セイコーエプソン株式会社 受信装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Применение интегральных схем. Практическое руководство в двух книгах. Том 1. Под ред. Ф УИЛЬЯМСА. - М.: Мир, 1987, с.320, рис.6.6. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2540837C2 (ru) * 2010-06-24 2015-02-10 Интел Корпорейшн Способ, устройство и система защиты точек подключения подачи электропитания от электростатического разряда
RU2520416C1 (ru) * 2012-11-26 2014-06-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Устройство для выделения модуля разности двух входных токов

Also Published As

Publication number Publication date
JP2008535328A (ja) 2008-08-28
CA2601453A1 (en) 2006-09-28
EP1861973A1 (en) 2007-12-05
RU2007139097A (ru) 2009-04-27
US20070099564A1 (en) 2007-05-03
WO2006102666A1 (en) 2006-09-28
US7471110B2 (en) 2008-12-30

Similar Documents

Publication Publication Date Title
RU2369977C2 (ru) Устройство сопряжения токового режима для высокоскоростной связи вне микросхем
JP3699764B2 (ja) ドライバ回路装置及びインターフェース
US7595661B2 (en) Low voltage differential signaling drivers including branches with series resistors
JP4578316B2 (ja) 送信装置
US7453283B2 (en) LVDS input circuit with connection to input of output driver
US8441281B2 (en) Current-mode logic buffer with enhanced output swing
US6281702B1 (en) CMOS small signal terminated hysteresis receiver
US5801565A (en) High speed differential data latch
US6359465B1 (en) CMOS small signal switchable adjustable impedence terminator network
US6690196B1 (en) Simultaneous bi-directional I/O system
KR100678332B1 (ko) 데이터 종속 구동 강도 제어 로직을 구비한 버스 드라이버
US6373276B1 (en) CMOS small signal switchable impedence and voltage adjustable terminator with hysteresis receiver network
US8253442B2 (en) Apparatus and method for signal transmission over a channel
US6262591B1 (en) SOI small signal terminated receiver
KR100780881B1 (ko) 전류원 스위칭에 의한 저전력 듀얼 레벨 차동신호 전송회로
KR20020064666A (ko) 드라이버회로 및 데이터 통신장치
JPWO2018070261A1 (ja) ドライバ回路およびその制御方法、並びに、送受信システム
US6335632B1 (en) CMOS small signal switchable terminator network
US6310490B1 (en) CMOS small signal switchable, impedence and voltage adjustable terminator network and receiver integration
US20080024162A1 (en) Constant impedance cmos output buffer
US6541998B2 (en) Active termination circuit with an enable/disable
US6359464B1 (en) Method of use with a terminator and network
US6356104B1 (en) CMOS small signal switchable, impedence and voltage adjustable terminator network
US11909388B2 (en) Terminal resistance circuit, chip and chip communication device
EP3629479B1 (en) Data interface, chip and chip system

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20110324