RU2256947C1 - Схема регулирования частоты - Google Patents

Схема регулирования частоты Download PDF

Info

Publication number
RU2256947C1
RU2256947C1 RU2003135216A RU2003135216A RU2256947C1 RU 2256947 C1 RU2256947 C1 RU 2256947C1 RU 2003135216 A RU2003135216 A RU 2003135216A RU 2003135216 A RU2003135216 A RU 2003135216A RU 2256947 C1 RU2256947 C1 RU 2256947C1
Authority
RU
Russia
Prior art keywords
clock
circuit
current
electronic circuit
frequency
Prior art date
Application number
RU2003135216A
Other languages
English (en)
Inventor
Хольгер ЗЕДЛАК (DE)
Хольгер Зедлак
Оливер КНИФФЛЕР (DE)
Оливер КНИФФЛЕР
Уве ВЕДЕР (DE)
Уве ВЕДЕР
Шувэй ГО (DE)
Шувэй ГО
Original Assignee
Инфинеон Текнолоджиз Аг
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Инфинеон Текнолоджиз Аг filed Critical Инфинеон Текнолоджиз Аг
Application granted granted Critical
Publication of RU2256947C1 publication Critical patent/RU2256947C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Logic Circuits (AREA)
  • Electric Clocks (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Power Sources (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

Изобретение относится к схемам регулирования частоты для зависимого от потребления тока снабжения электронной схемы тактовым сигналом. Техническим результатом является то, что максимально допустимое потребление тока не превышается, а максимальная мощность схемы обеспечивается за счет максимальной тактовой частоты. Схема регулирования частоты содержит устройство (2) измерения тока, предназначенное для измерения мгновенного потребления тока электронной схемы (1), управляемую схему (4) источника тактового сигнала, которая содержит тактовый генератор (7) и которая соединена с тактовым входом (11) электронной схемы (1), и управляющее устройство (3) для управления схемой (4) источника тактового сигнала на основе измеренного потребления тока, причем повышение потребления тока электронной схемы (1) обуславливает отфильтровывание отдельных тактовых импульсов тактового сигнала, вырабатываемого тактовым генератором (7), для снижения тактовой частоты на выходе (6) схемы источника тактового сигнала. 1 з.п. ф-лы, 2 ил.

Description

Изобретение относится к схемам регулирования частоты для электронных схем.
В электронных схемах потребление тока часто зависит от того, какие функции непосредственно выполняются электронной схемой. В цифровых схемах, например, для реализации операции умножения требуется более значительный ток, чем для простого сложения. При этом необходимо учитывать то, что высокое потребление тока приводит к нагреву цифровой схемы, вследствие чего необходимо обращать внимание на то, чтобы электронная схема при выполнении определенных функций не нагревалась слишком сильно. К тому же потребление тока при этом пропорционально тактовой частоте, с которой работает электронная схема. Чем выше тактовая частота, тем выше, естественно, потребление тока.
Поэтому известно, что во избежание слишком высокого нагрева электронной схемы определяют функцию электронной схемы с наиболее высоким потреблением тока и затем при выполнении этих функций устанавливают такую частоту, при которой потребление тока не превышает допустимое максимальное значение. Определенная таким образом частота указывается затем как максимальная рабочая частота электронной схемы. Однако при других функциях электронной схемы была бы возможна более высокая частота и, следовательно, в целом лучшие рабочие характеристики, причем без превышения максимального разрешенного потребления тока.
Задача изобретения состоит в создании схемы регулирования частоты, которая обеспечивает возможность достижения высокой мощности электронной схемы за счет использования максимально возможной частоты, не приводя при этом к недопустимо сильному нагреву электронной схемы. Эта задача в соответствии с изобретением решается схемой регулирования частоты, предназначенной для зависимого от потребления тока снабжения электронной схемы тактовым сигналом, содержащей устройство измерения тока, предназначенное для измерения мгновенного потребления тока электронной схемы, управляемую схему источника тактового сигнала, которая соединена с входом тактового сигнала электронной схемы, и управляющее устройство для управления схемой источника тактового сигнала на основе измеренного потребления тока, причем повышение потребления тока электронной схемы вызывает снижение тактовой частоты на выходе схемы источника тактового сигнала.
Схема измеряет, таким образом, мгновенное потребление тока и на основе этого управляет частотой тактового сигнала, который подается на электронную схему. Тем самым обеспечивается то, что электронная схема всегда работает с максимальной мощностью, которая возможна с учетом допустимых максимальных значений для потребления тока. Таким образом, всегда в распоряжение предоставляется максимально возможная мощность без опасности слишком сильного нагревания для электронной схемы.
В предпочтительном варианте осуществления схемы источника тактового сигнала последняя содержит тактовый генератор, который формирует тактовый сигнал с постоянной частотой. С тактовым генератором связан импульсный фильтр, который управляется управляющим устройством. Для снижения тактовой частоты, выдаваемой на электронную схему, из тактового сигнала, вырабатываемого тактовым генератором, отдельные импульсы отфильтровываются или подавляются с помощью импульсного фильтра.
Изобретение поясняется ниже более подробно на примере осуществления. На чертежах показано следующее:
фиг. 1 – схема регулирования частоты, соответствующая изобретению, представленная в форме блок-схемы;
фиг. 2 – детализированное представление схемы источника тактового сигнала.
На фиг. 1 представлена блок-схема соответствующей изобретению схемы регулирования частоты. Электронная схема 1 имеет вход 10 напряжения питания и тактовый вход 2. Вход 10 напряжения питания связан с рабочим напряжением UB. Ток I, который поступает от электронной схемы 1, измеряется в устройстве 2 измерения тока. Управляющее устройство 3 преобразует результат измерения, полученный устройством 2 измерения тока, в управляющий сигнал для схемы 4 источника тактового сигнала. Для этого управляющее устройство соединено с управляющим входом 5 схемы 4 источника тактового сигнала. Тактовый выход 6 схемы 4 источника тактового сигнала соединен с тактовым входом 11 электронной схемы 1.
При проведении в электронной схеме 1 вычислительных операций, которые характеризуются высоким потреблением тока, это потребление определяется устройством 2 измерения тока, и как только вследствие этого происходит превышение максимально допустимого тока, управляющее устройство 3 управляет схемой 4 источника тактового сигнала таким образом, что тактовая частота, которая подается на электронную схему 1, снижается. За счет снижения тактовой частоты, с которой работает электронная схема 1, снижается и потребление тока, что определяется устройством 2 измерения. Вследствие этого тактовая частота, вырабатываемая схемой источника тактового сигнала, вновь повышается, так что в любой момент в распоряжение предоставляется максимально возможная тактовая частота.
На фиг. 2 представлено детальное выполнение схемы источника тактового сигнала. В соответствии с ним схема источника тактового сигнала имеет тактовый генератор 7, который вырабатывает постоянную максимальную внутреннюю частоту. Кроме того, она содержит импульсный фильтр 8, который соединен с управляющим входом 5 и с тактовым выходом 6. Для уменьшения тактовой частоты, как описано со ссылками на фиг. 1, отдельные импульсы тактового сигнала, вырабатываемого тактовым генератором 7, подавляются, что в целом ведет к уменьшению тактовой частоты.Перечень ссылочных позиций
1. Электронная схема
2. Устройство измерения тока
3. Управляющее устройство
4. Схема источника тактового сигнала
5. Управляющий вход
6. Тактовый выход
7. Тактовый генератор
8. Импульсный фильтр
10. Вход напряжения питания
11. Тактовый вход

Claims (2)

1. Схема регулирования частоты, предназначенная для зависимого от потребления тока снабжения электронной схемы тактовым сигналом, содержащая устройство (2) измерения тока, предназначенное для измерения мгновенного потребления тока электронной схемы (1), управляемую схему (4) источника тактового сигнала, которая содержит тактовый генератор (7) и которая соединена с тактовым входом (11) электронной схемы (1), и управляющее устройство (3) для управления схемой (4) источника тактового сигнала на основе измеренного потребления тока, причем повышение потребления тока электронной схемы (1) обуславливает отфильтровывание отдельных тактовых импульсов тактового сигнала, вырабатываемого тактовым генератором (7), для снижения тактовой частоты на выходе (6) схемы источника тактового сигнала.
2. Схема регулирования частоты по п.1, отличающаяся тем, что ток, измеренный устройством (2) измерения тока, с помощью средства сравнения сравнивается с установленным пороговым значением.
RU2003135216A 2001-05-04 2002-04-08 Схема регулирования частоты RU2256947C1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10121821.4 2001-05-04
DE10121821A DE10121821B4 (de) 2001-05-04 2001-05-04 Frequenzregelschaltung

Publications (1)

Publication Number Publication Date
RU2256947C1 true RU2256947C1 (ru) 2005-07-20

Family

ID=7683688

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2003135216A RU2256947C1 (ru) 2001-05-04 2002-04-08 Схема регулирования частоты

Country Status (13)

Country Link
US (1) US20040155530A1 (ru)
EP (1) EP1386218B1 (ru)
JP (1) JP2004535705A (ru)
KR (1) KR100642162B1 (ru)
CN (1) CN1507585A (ru)
AT (1) ATE285599T1 (ru)
BR (1) BR0209359A (ru)
DE (2) DE10121821B4 (ru)
MX (1) MXPA03010071A (ru)
RU (1) RU2256947C1 (ru)
TW (1) TW550887B (ru)
UA (1) UA73662C2 (ru)
WO (1) WO2002091576A2 (ru)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100598011B1 (ko) * 2004-06-29 2006-07-06 삼성전자주식회사 클럭 사용 회로 및 클럭 신호 발생 방법
GB2450564B (en) * 2007-06-29 2011-03-02 Imagination Tech Ltd Clock frequency adjustment for semi-conductor devices
JP5664053B2 (ja) * 2010-09-16 2015-02-04 カシオ計算機株式会社 衛星信号受信装置
DE102013104142B4 (de) 2013-04-24 2023-06-15 Infineon Technologies Ag Chipkarte

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4114363C2 (de) * 1990-06-08 1995-12-14 Siemens Ag Schaltungsanordnung zur Leistungsteuerung eines MOSFET mit sourceseitiger Last
JP2763393B2 (ja) * 1990-09-26 1998-06-11 富士通株式会社 定電流回路および発振回路
JP2787639B2 (ja) * 1992-08-07 1998-08-20 三菱電機株式会社 パルス信号発生回路および半導体記憶装置
US5752011A (en) * 1994-06-20 1998-05-12 Thomas; C. Douglas Method and system for controlling a processor's clock frequency in accordance with the processor's temperature
US5761517A (en) * 1996-08-14 1998-06-02 International Business Machines Corporation System and method for reducing power consumption in high frequency clocked circuits
JPH10240373A (ja) * 1997-02-25 1998-09-11 Matsushita Electric Ind Co Ltd パワーセーブ回路
US5943203A (en) * 1997-09-12 1999-08-24 Linfinity Microelectronics Inc. Electronic circuit breaker
DE50011354D1 (de) * 1999-06-17 2006-03-02 Alcoa Fujikura Gmbh Schaltungsanordnung und Verfahren zur Steuerung einer Last

Also Published As

Publication number Publication date
MXPA03010071A (es) 2004-04-02
BR0209359A (pt) 2004-06-08
UA73662C2 (en) 2005-08-15
TW550887B (en) 2003-09-01
WO2002091576A3 (de) 2003-06-26
US20040155530A1 (en) 2004-08-12
CN1507585A (zh) 2004-06-23
EP1386218B1 (de) 2004-12-22
EP1386218A2 (de) 2004-02-04
WO2002091576A2 (de) 2002-11-14
ATE285599T1 (de) 2005-01-15
JP2004535705A (ja) 2004-11-25
KR20030094376A (ko) 2003-12-11
DE50201842D1 (de) 2005-01-27
KR100642162B1 (ko) 2006-11-03
DE10121821A1 (de) 2002-11-14
DE10121821B4 (de) 2004-04-08

Similar Documents

Publication Publication Date Title
CN101304211A (zh) 开关电源装置
DE60142733D1 (de) Motor mit phasenwinkelvorlauf
RU2256947C1 (ru) Схема регулирования частоты
KR100623454B1 (ko) 반도체 장치
JP2010277226A (ja) 直流安定化電源装置及びそれを備えた電子機器
KR20070064447A (ko) 직류 변환기를 사용하는 통신 시스템의 전원 공급 장치
EP1352464B1 (en) Preconditioner
JP2003158878A (ja) 力率改善装置
JPH0676933A (ja) 誘導加熱調理器
RU2399147C1 (ru) Электропривод
CN219672823U (zh) 气泵电路、气泵装置及激光雕刻机
RU2039409C1 (ru) Блок питания пьезоэлектрического двигателя
JP4672218B2 (ja) モータ制御装置
RU2267805C1 (ru) Генератор специальных сигналов
SU1709284A1 (ru) Источник посто нного напр жени
KR920002205B1 (ko) 전자교환 시스템에 있어서 시험용 호출신호 발생회로
SU1032441A1 (ru) Непрерывно-импульсный регул тор посто нного напр жени
SU928562A1 (ru) Конвертор
KR100386293B1 (ko) 휴대폰의 진동 조절 장치 및 방법
RU2001127412A (ru) Способ электропитания электроракетного плазменного двигателя и устройство для его осуществления
JP4220651B2 (ja) プログラマブルコントローラ
US20030165332A1 (en) Constant speed control circuit for a fan
JPS61173489A (ja) 誘導加熱調理器
DE69908825D1 (de) Geschwindigkeitsregler zur modulation der pulsweite in gleichstrommotoren
JP2002118965A (ja) モーターによる電圧変動をサイリスタで抑制する装置の制御部

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20070409