RU2169951C2 - Полупроводниковое запоминающее устройство - Google Patents

Полупроводниковое запоминающее устройство Download PDF

Info

Publication number
RU2169951C2
RU2169951C2 RU98119738/09A RU98119738A RU2169951C2 RU 2169951 C2 RU2169951 C2 RU 2169951C2 RU 98119738/09 A RU98119738/09 A RU 98119738/09A RU 98119738 A RU98119738 A RU 98119738A RU 2169951 C2 RU2169951 C2 RU 2169951C2
Authority
RU
Russia
Prior art keywords
circuit
memory
lines
bit lines
cells
Prior art date
Application number
RU98119738/09A
Other languages
English (en)
Other versions
RU98119738A (ru
Inventor
Томас Цеттлер
Вольфганг Покрандт
Йозеф Виннерл
Георг Георгакос
Original Assignee
Сименс Акциенгезелльшафт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сименс Акциенгезелльшафт filed Critical Сименс Акциенгезелльшафт
Publication of RU98119738A publication Critical patent/RU98119738A/ru
Application granted granted Critical
Publication of RU2169951C2 publication Critical patent/RU2169951C2/ru

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/20Address safety or protection circuits, i.e. arrangements for preventing unauthorized or accidental access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/22Safety or protection circuits preventing unauthorised or accidental access to memory cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Storage Device Security (AREA)
  • Semiconductor Memories (AREA)
  • Static Random-Access Memory (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Photovoltaic Devices (AREA)

Abstract

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др. Техническим результатом является защита от несанкционированного доступа к данным, записанным в запоминающих ячейках устройства. Устройство состоит из множества запоминающих ячеек, схемы управления разрядных линий, схемы управления линией слов, схемы управления разрешающих разрядных линий, схемы сравнения и микропроцессора. 2 с. и 8 з.п. ф-лы, 7 ил.

Description

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек, расположенных на полупроводниковой подложке в местах пересечения разрядных линий и линий слов и которые являются управляемыми для программирования содержанием данных посредством схемы управления линий слов и схемы управления разрядных линий.
Такое полупроводниковое запоминающее устройство находит преимущественно применение в так называемых картах со встроенной микросхемой, то есть картах-удостоверениях, кредитных картах, расчетных картах и тому подобном, которые снабжены интегральной схемой с микропроцессором. Изготовитель таких карт может снабжать микропроцессор жестко запомненной операционной системой, которая берет на себя принципиальные функции, например процедуру для сравнения внешне задаваемого кода с запомненным кодом и тому подобное. Приданные в соответствие микропроцессору запоминающие устройства внутри карты кроме запоминания операционной системы служат для запоминания определенных применений и параметров, которые необходимы, например, для проверки безопасности и в любом случае должны содержаться в тайне. Такая карта со встроенной микросхемой может использоваться для различных применений, если со стороны изготовления предусматривают подходящую операционную систему с соответствующими программами, если предусматривают определенные подходящие интерфейсы и резервируют запоминающее устройство или область запоминающего устройства для одной или нескольких внешних программ пользователя.
Таким образом изготовитель карт может предоставлять в распоряжение для пользователя карты со встроенной микросхемой запоминающее устройство или область запоминающего устройства для программирования внешней программы пользователя. В программе пользователя могут быть установлены, например, особые операции, которые выполняются независимо от операционной системы и относятся только к особым обработкам данных пользователя. В особенно многосторонне применимой форме выполнения карты со встроенной микросхемой может быть, кроме того, предусмотрено, что множество различных пользователей могут независимо друг от друга запоминать свои соответствующие программы в карту со встроенной микросхемой.
В любом случае, как во всех критичных с точки зрения безопасности системах обработки данных, которые служат, например, для обработки конфиденциальных или имеющих денежное значение данных, должна предусматриваться особая защита от манипуляции данных или несанкционированного доступа к данным. Поэтому следует заботиться о том, чтобы существенные для безопасности данные, являющиеся составной частью операционной системы или также отдельных программ пользователя, защищались от несанкционированного доступа. В кредитной карте, например карте со встроенной микросхемой, которая содержит интегральную схему с энергонезависимым запоминающим устройством (например, электрически стираемым программируемым ПЗУ или ПЗУ) и микропроцессор, для защиты от манипуляций требуется, чтобы запомненная в энергонезависимом запоминающем устройстве программа пользователя не могла иметь неконтролированный доступ на другие программы пользователя или подпрограммы операционной системы, которые также отложены в энергонезависимом запоминающем устройстве.
Предотвращение таких доступов может обеспечиваться схемой защиты для контроля доступа к запоминающему устройству, которая известна, например, из DE 4115152 A1 или US 5452431.
В DE 4115152 A1 поясняются в основном три различных мероприятия. В первом мероприятии в представленной схеме перед выполнением программы пользователя, запомненной в ЭСППЗУ, адрес, при котором начинается программа пользователя в области памяти, запомнен в двух вспомогательных регистрах. Во время выполнения программы непрерывно сравнивают актуальное значение на адресной шине с первым вспомогательным регистром и значение счетчика программ со вторым вспомогательным регистром. Из первого сравнения определяют, является ли активной программа пользователя. Из второго сравнения делают заключение, производится ли работа как раз в адресной области, разрешенной для программы пользователя. Для случая, что программа пользователя является активной и работает в неразрешенной области, в микропроцессоре вызывается сигнал сброса в начальное состояние. Это мероприятие имеет в качестве недостатка, что схема требует дополнительных вспомогательных регистров и компараторов для n бит, причем n представляет ширину адресной шины. В случае второго мероприятия предлагается контролировать счетчик программ и значение на адресной шине за счет дополнительно предусмотренного контрольного процессора с собственным запоминающим устройством.
Как и в случае первого мероприятия, вызывается сигнал сброса в начальное состояние, если программа пользователя имеет доступ к несанкционированной адресной области. Эта схема имеет недостаток, что требуется дополнительный процессор с запоминающим устройством. В случае третьего мероприятия или, соответственно, схемы каждая отдельно защищаемая область памяти обладает различными адресными битами самой высокой значимости (битами выбора блока). Перед выполнением запомненной в одном блоке программируемого ПЗУ программы пользователя биты выбора блока запоминают во вспомогательном регистре. Во время выполнения программы актуальные адресные биты самой высокой значимости непрерывно запоминают во втором вспомогательном регистре и сравнивают с первым вспомогательным регистром.
При различном содержании вспомогательных регистров получается, что активная программа пользователя недопустимым образом адресует другую область памяти программы. Вследствие этого вызывается сигнал сброса в начальное состояние. Эта схема имеет недостаток, что малом количестве бит (например, два бита) возможно только жестко равномерное, относительно грубое разделение блоков (например, четверть всей памяти). Кроме того, внешней программе может быть присвоена только взаимосвязанная область памяти. Внешняя программа с самой большой потребностью памяти программы определяет таким образом величину блока также для других внешних программ, так что использование памяти в целом является невыгодным.
US 5452431 показывает схему защиты для контроля доступа к памяти, в частности для применения в картах со встроенной микросхемой, в которых вся область памяти электрически стираемого программируемого ПЗУ разделена на справочную область ZR ("Repertory Region") и область пользователя ZA ("Application Region"), а также общественную область ZP ("Public Region"). Управление различных областей памяти ZR, ZA и ZP происходит отдельно посредством адресной схемы управления таким образом, что определенные адресные области придают в соответствие отдельным областям памяти, то есть определяют жесткие границы адреса. Команды для записи, считывания и стирания соответствующих областей памяти могут в заданных рамках блокироваться или разрешаться посредством адресной схемы управления. Недостаток этой схемы лежит в том, что разделение памяти устанавливается при изготовлении электрически стираемого программируемого ПЗУ и больше не может быть изменено пользователем.
Из ЕР-А-0129054 известно полупроводниковое запоминающее устройство, соответствующее ограничительной части пункта 1 формулы изобретения, которое имеет на одну линию слов четыре "функциональные запоминающие ячейки", которые определяют, являются ли данные линии слов защищенными для записи, считывания или стирания.
В основе настоящего изобретения поэтому лежит задача указания схемы, которая простыми мерами обеспечивает, что со стороны внешней программы можно иметь доступ только на такие области памяти, которые явно разрешены для доступа, и одновременно позволяет гибкое разделение разрешенных областей памяти на различные применения.
Эта задача согласно изобретению решается запоминающим устройством, указанным в пункте 1 формулы изобретения.
Согласно изобретению предусмотрено, что запоминающим ячейкам линии слов приданы в соответствие расположенные вдоль разрешающей разрядной линии и управляемые посредством расположенной и управляемой отдельно и независимо от схемы управления разрядных линий схемой управления разрешающих разрядных линий разрешающие запоминающие ячейки, на которые для отпирания запоминающих ячеек определенной линии слов подается разрешающее значение.
Схема согласно изобретению основана на особой компоновке полупроводникового запоминающего устройства, которое позволяет простой контроль доступа к памяти и одновременно гибкое разделение памяти или, соответственно, областей памяти на различные применения. Наряду с регулированием гибкой емкости запоминающего устройства изобретение предоставляет преимущество свободного абсолютного размещения присвоенных областей памяти в адресном пространстве программ пользователя, так что обеспечено оптимальное использование только ограниченно имеющегося в распоряжении предложения памяти, в частности, в картах со встроенной микросхемой. Одновременно изобретение позволяет со сравнительно малыми дополнительными схемно-техническими затратами надежную защиту от несанкционированной манипуляции данных или от несанкционированных доступов к данным, причем наряду с контролем памяти программ может производиться также контроль памяти данных.
Лежащий в основе изобретения принцип представляет собой расширение линий слов программируемого полупроводникового запоминающего устройства на m бит, которые не лежат в нормальном адресном пространстве и которые содержат информации о правах доступа к данным, запомненным в нормальных битах линий слов (page = страница). При количестве m бит для разрешающих запоминающих ячеек отдельно друг от друга могут выполняться 2m применений, то есть областей программ или данных.
В одной предпочтительной форме дальнейшего выполнения изобретения может быть предусмотрено, что расположенные вдоль мест пересечения разрядных линий и линий слов запоминающие ячейки и расположенные вдоль мест пересечения линий слов и разрешающих разрядных линий разрешающие запоминающие ячейки являются управляемыми совместно посредством предусмотренной в схеме управления линий слов драйверной схемы линий слов. При этом далее для адресования как запоминающих ячеек, так и разрешающих запоминающих ячеек предусмотрена общая схема декодирования адреса.
Изобретение, таким образом, относится к особенным образом структурированному запоминающему устройству, то есть не к так называемому стандартному запоминающему устройству, в котором наряду с нормальными ячейками со стороны изготовителя заданы запоминающие ячейки, обозначенные в настоящем случае как разрешающие ячейки, причем разрешающие запоминающие ячейки связаны с остальными драйверами линий слов; драйверы линий слов и адресные декодеры, таким образом, предусмотрены совместно для нормальных ячеек и разрешающих ячеек, за счет чего получается существенная экономия площади. Различное управление нормальных и разрешающих ячеек происходит только через различные разрядные линии.
В другой предпочтительной форме выполнения изобретения может быть предусмотрено, что предусмотрена микропроцессорная схема для выполнения программы операционной системы и по меньшей мере одной программы пользователя, причем микропроцессорная схема при вызове или, соответственно, выполнении программы инициализации выдает управляющий сигнал на схему управления разрешающих разрядных линий, посредством которого является активируемой приданная программе пользователя область памяти полупроводникового запоминающего устройства. Разрешающие ячейки дополнительно предусмотренных разрешающих разрядных линий адресуются не нормальным образом, а с помощью схемы инициализации. При этом инициализация может быть произведена таким образом, что она возможна только однократно при загрузке операционной системы и после этого занятие дополнительных разрешающих ячеек разрешающих бит больше не является изменяемым. В случае одного дополнительного разрешающего бита на страницу (page), то есть m = 1, могут разделяться две области памяти, например, для двух различных программ пользователя. Количество страниц, которые занимает одна программа пользователя, при этом может быть выбираемым произвольно. Точно также размещение программ пользователя во всей области памяти может устанавливаться гибко, причем также может предприниматься разделение областей памяти с вложением друг в друга.
Предпочтительные формы выполнения изобретения следуют из зависимых пунктов формулы изобретения.
Дальнейшие признаки, преимущества и целесообразные формы выполнения изобретения следуют из описания примеров выполнения с помощью приложенных чертежей, на которых показано:
Фигура 1а схематическое представление электрически программируемого и стираемого полупроводникового запоминающего устройства для пояснения основного принципа действия изобретения;
Фигура 1б упрощенное блочное представление представленного на фигуре 1а полупроводникового запоминающего устройства согласно изобретению;
Фигура 2 схематическое представление схемы согласно одному примеру выполнения изобретения;
Фигура 3 схематическое представление схемы согласно другому примеру выполнения изобретения;
Фигура 4 схематическое представление схемы согласно другому примеру выполнения изобретения;
Фигура 5 схематическое представление схемы согласно другому примеру выполнения изобретения;
Фигура 6 схематическое представление схемы согласно другому примеру выполнения изобретения и
Фигура 7 схематическое представление схемы согласно другому примеру выполнения изобретения.
Фигура 1 показывает конструкцию электрически изменяемого постоянного запоминающего устройства 1 (электрически стираемого программируемого ПЗУ = ЭСППЗУ), преимущество которого, как известно, состоит в том, что интегральная схема является стираемой и снова программируемой, без необходимости ее удаления из аппаратуры пользователя, и что каждый отдельный байт запоминающего устройства может многократно отдельно стираться и вписываться. Стирание происходит за счет электрического импульса. В качестве элемента памяти служат ячейки 2 с управляющим электродом и потенциально развязанным промежуточным электродом, который действует в качестве накопителя заряда. Принцип действия таких постоянных запоминающих устройств является в основном известным и не должен поясняться здесь более подробно. Нормальные запоминающие ячейки 3 полупроводникового запоминающего устройства 1 расположены на полупроводниковой подложке в большом количестве в местах пересечения разрядных линий BL и линий слов WL и являются управляемыми доступным специалисту образом посредством схемы управления линий слов 4 и схемы управления разрядных линий 5. Предусмотрены адресная шина 6 и шина данных 7, по которым передаются адреса или, соответственно, данные между различными частями схемы.
Для упрощения как передача адреса, так и передача данных показана только по одной линии, хотя в действительности предусмотрено множество линий, например 16 линий. Система шин может также состоять из одной линии, причем в этом случае адреса и данные обрабатываются методом временного уплотнения.
На фиг. 1а представлены только четыре линии слов WL0-WL3 и только четыре разрядные линии BL0-BL3 из, как правило, большого количества линий слов и разрядных линий.
Позиция 8 схематически обозначает адресный декодер, конструкция которого и принцип действия известны из предшествующего уровня техники.
Соответствующая изобретению схема защиты базируется на специальной компоновке или, соответственно, конструкции запоминающего устройства 1 согласно фигуре 1а и фигуре 1б, которая позволяет простой контроль доступа к памяти и гибкое разделение запоминающего устройства 1 на различные применения. Лежащий в основе изобретения принцип представляет собой расширение линии слов запоминающего устройства на m бит, которые не лежат в нормальном адресном пространстве и которые содержат информации о правах доступа к данным, запомненным в нормальных битах линий слов (страницах или соответственно pages).
Для этого предусмотрены m дополнительных разрядных линий 9 и 10, которые в последующем обозначены как разрешающие разрядные линии и могут управляться через схему управления разрешающих разрядных линий 11 независимо от (нормальной) схемы управления разрядных линий 5. В местах пересечения (нормальных) линий слов WL0-WL3 и дополнительно предусмотренных разрешающих разрядных линий 9 и 10 предусмотрены разрешающие запоминающие ячейки 12, которые по конструкции и принципу действия могут не отличаться от нормальных запоминающих ячеек 3 и поэтому могут изготавливаться вместе с нормальными запоминающими ячейками 3. В разрешающих запоминающих ячейках временно или длительно откладываются еще подлежащим в последующем пояснению образом разрешающие значения, которые служат для отпирания (нормальных) запоминающих ячеек 3 одной или многих определенных линий слов WL0-WL3.
Фигура 2 показывает первый пример выполнения изобретения, в котором предусмотрена одна единственная разрешающая разрядная линия 13 с разрешающими запоминающими ячейками 14, то есть m = 1. Содержания данных разрешающих запоминающих ячеек 14 первой разрешающей разрядной линии 13 не могут адресоваться как в (нормальных) запоминающих ячейках 3, а устанавливаются предусмотренной в схеме управления разрешающих разрядных линий 11 схемой инициализации, которая не представлена подробно на фигурах. Осуществление инициализации предусмотрено лишь один раз и только при загрузке операционной системы. После этого занятость дополнительных разрешающих бит (один бит на страницу или, соответственно, page) больше не изменяется. При одном бите на страницу (m = 1) можно выбирать отдельно друг от друга две области памяти 15 и 16, например, для двух различных программ пользователя. Количество страниц (pages), которое занимает программа, при этом выбирается произвольно. Точно также гибким является размещение программ пользователя по всей области памяти, причем они могут быть разделены на вложенные друг в друга области памяти. Область памяти 15, например, присваивается за счет записи логического нуля в соответственно назначенные разрешающие запоминающие ячейки, в то время как область памяти 16 определяется путем записи логического значения единица.
Полупроводниковому запоминающему устройству поставлен в соответствие (присвоен) микропроцессор 17, в котором вызываются или, соответственно, выполняются операционная система и программы пользователя, который через адресную шину 6 и шину данных 7 соединен с дальнейшими запоминающими устройствами и регистрами, например ЗУ с произвольной выборкой, постоянным ЗУ или электрически стираемым программируемым ПЗУ, которые обозначены для простоты одной ссылочной позицией 18.
Работающая в микропроцессоре 17 операционная система имеет самую высокую ступень иерархии, программы пользователя по сравнению с ней являются подчиненными. При вызове программы пользователя микропроцессором 17 запускается управляющий сигнал, который лежит на линии 19. Эта операция может быть вызвана только операционной системой. Таким образом, программа пользователя может быть активной только в присвоенной ей области памяти.
Управляющий сигнал микропроцессора 17 указывает тем самым, является ли активной программа пользователя. Без дополнительного вспомогательного регистра этот управляющий сигнал сравнивают простым образом с экстрабитом разрешающей линии 13. Для этой цели предусмотрена схема сравнения с инвертором 20 и логической схемой И 21, которые подключены показанным на фигуре 2 образом. Промежуточное запоминание всего адреса или его части не требуется. В случае, если программа пользователя является активной и имеет доступ на неразрешенную область памяти, в микропроцессоре 17 вызывается сигнал возврата в исходное состояние на линии 22. Однако возможно также не возвращать управляющим сигналом микропроцессор в исходное состояние, а вызывать другое действие.
Фигура 3 показывает второй пример выполнения изобретения, в котором по сравнению с первым выполнением в обобщенном виде предусмотрены m разрешающих разрядных линий 13. Как и в первом примере выполнения, m дополнительных бит на линию слов WL0-WL3 не являются нормально адресуемыми, а устанавливаются за счет схемы инициализации. Схема инициализации для дополнительных бит разрешающих разрядных линий может, например, быть интегрирована внутри схемы управления разрешающих разрядных линий 11 (смотри фигуру 1а). Инициализация при этом опять-таки может производиться так, что она является возможной только один раз при загрузке операционной системы и после занятия разрешающих запоминающих ячеек дополнительных разрешающих разрядных линий не может больше быть изменена.
При количестве m разрешающих разрядных линий отдельно может быть разделяемо для программ пользователя 2m областей программ, причем количество страниц (pages), которые занимаются программой, может выбираться произвольно, и также гибко может устанавливаться размещение программ пользователя во всей области памяти, в частности, также и в разделенные на вложенные друг в друга области памяти. Операционная система также имеет наивысшую степень иерархии, программы пользователя являются подчиненными по сравнению с ней. При вызове программы пользователя на линии 23 вызывается группа управляющих сигналов или, соответственно, вектор управляющего сигнала, который может вызывать операцию только за счет операционной системы. Таким образом, соответствующая программа пользователя может быть активной только в присвоенной ей области памяти.
Вектор управляющего сигнала микропроцессора 17 при этом показывает, какие из 2m максимально возможных применений являются активными. Перед стартом соответствующего применения запускается присвоенное ему m бит - значение Y. Значение Y при каждом доступе к памяти сравнивают с актуальным дополнительным содержанием разрешающего бита X посредством схемы сравнения 24. При неравенстве значений на входах схемы сравнения 24, т.е. если Y не равен X, то имеет место несанкционированный доступ, и в качестве реакции на это схема сравнения производит выходной сигнал, поступающий в линию 25, например сигнал сброса в исходное состояние.
Фигура 4 показывает третий пример выполнения изобретения, который по сравнению со вторым примером выполнения расширен дополнительным запоминающим устройством 26, так называемым запоминающим устройством таблиц прав доступа. Опять-таки m дополнительных разрешающих бит на линию слов WL0-WL3 являются адресуемыми не нормальным образом, а устанавливаются путем схемы инициализации. Кроме того, занятие дополнительного запоминающего устройства таблиц прав доступа 26 устанавливается в фазе инициализации.
Схема инициализации для дополнительных разрешающих бит может быть опять-таки быть выполнена интегрированной внутри схемы управления разрешающих разрядных линий 11 (смотри фигуру 1а). Инициализация при этом может производиться так, что она является возможной только один раз при загрузке операционной системы. После этого занятие дополнительных разрешающих бит и запоминающего устройства таблиц прав доступа не может больше быть изменено.
При m дополнительных разрешающих бит отдельно может быть разделяемо опять-таки 2m областей программ, причем количество страниц (pages), которые занимаются программой, может выбираться произвольно, и размещение программ во всей области памяти является гибким, и опять-таки является возможным вложенное друг в друга разделение областей памяти. Операционная система имеет наивысшую ступень иерархии, программы пользователя являются подчиненными.
При вызове программы пользователя вызывается управляющий сигнал, в третьем примере выполнения согласно фигуре 4 снова группа управляющих сигналов или, соответственно, вектор управляющего сигнала. Эта операция может вызываться только за счет операционной системы, так что таким образом соответствующая программа пользователя может быть активной только в присвоенной ей области памяти. Вектор управляющего сигнала микропроцессора 17 при этом опять показывает, какое из максимально возможных 2m применений является активным. Перед стартом применения запускается приданное в соответствие применению m бит значение Y. Это значение декодируют в таблице прав доступа запоминающего устройства таблиц прав доступа 26, которое может быть отдельным запоминающим устройством, конечно, с меньшим количеством ячеек.
Присвоенные соответствующему применению Y k параметров R1, ... , Rk сравнивают посредством схемы сравнения 24 с актуальным дополнительным содержанием разрешающего бита X. Если для всех Ri справедливо, что Ri не равно X, то имеет место несанкционированный доступ. В качестве реакции на это схема сравнения производит выходной сигнал, поступающий в линию 25, например сигнал сброса в исходное состояние. Введение запоминающего устройства таблиц прав доступа 26 позволяет любое установление взаимных прав доступа применений. Таким образом, возможно, что применение A может иметь доступ к применению B, но не, например, применение B - к применению A.
При вызове программы пользователя за счет операционной системы должно обеспечиваться, что защищающие данные управляющие сигналы процессора запускаются своевременно при старте применения и при покидании применения снова стираются. Это может происходить, например, следующим образом: если операционная система запускает управляющие сигналы перед переходом в программу пользователя, то команда на переход маркируется как часть программы пользователя. Точно также микропроцессор 17 может автоматически распознавать команду на переход в области программы пользователя и запускать соответствующие управляющие сигналы.
Фигура 5 показывает дальнейший пример выполнения изобретения, который позволяет установление прав действий программ пользователя, в частности, относительно действий записи, считывания и стирания. Для этой цели полупроводниковое запоминающее устройство содержит равное n количество дополнительных разрешающих разрядных линий 13а для установления возможных действий, а также соединенную по линии 30 с n дополнительными разрешающими разрядными линиями 13а схему сравнения 28, которая находится в контакте по линиям 27 и 29 с микропроцессором 17. При инициализации за счет соответствующей установки разрешающих запоминающих ячеек дополнительных разрешающих разрядных линий 13а устанавливают, какое действие, то есть считывание, запись или стирание, может выполнять программа пользователя в соответствующей присвоенной области памяти. При нарушении программой пользователя статуса действий, который индицирован или задан лежащим на линии 27 сигналом статуса действий, за счет управляющего сигнала, выдаваемого схемой сравнения 28 на линии 29, может быть вызван, например, возврат микропроцессора 17 в исходное состояние.
Фигура 6 показывает дальнейший пример выполнения изобретения, в котором поясненная согласно фигуре 4 таблица прав доступа 26 выполнена интегрированной особенно простым схемно-техническим образом непосредственно в разрешающие запоминающие ячейки множества k разрешающих разрядных линий 13 (при этом k равно или меньше m).
В представленном на фигуре 7 примере выполнения скомбинированы предпочтительные признаки из примеров выполнения согласно фигуре 5 и фигуре 6.
За счет соответствующей изобретению схемы наряду с установлением прав доступа для областей программного кода можно, кроме того, также производить регулирование доступа на области памяти данных.

Claims (10)

1. Полупроводниковое запоминающее устройство с множеством запоминающих ячеек (3), расположенных на полупроводниковой подложке в местах пересечения разрядных линий и линий слов и предназначенных для программирования данных посредством схемы управления линий слов (4) и схемы управления разрядных линий (5), причем запоминающим ячейкам (3) соответствуют расположенные вдоль разрешающей разрядной линии (9, 10, 13) и управляемые посредством схемы управления разрешающих разрядных линий (11) разрешающие запоминающие ячейки (12, 14), на которые для отпирания запоминающих ячеек (3) по соответствующей линии слов (WL0-WL3) подают разрешающее значение, причем предусмотрено множество m разрешающих разрядных линий (9, 10, 13), предназначенных для свободно выбираемой занятости множества 2m областей программ запоминающих ячеек (3) устройства, отличающееся тем, что оно дополнительно содержит схему сравнения (24), один вход (X) которой соединен с разрешающими разрядными линиями (9, 10, 13), a другой вход (Y) которой предназначен для подачи управляющего сигнала (23) от микропроцессора (17), причем схема сравнения (24) производит выходной сигнал (25) при неравенстве значений на ее входах.
2. Устройство по п.1, отличающееся тем, что оно дополнительно содержит запоминающее устройство таблиц прав доступа (26), предназначенное для установления прав доступа 2m областей программ запоминающих ячеек.
3. Устройство по п.2, отличающееся тем, что таблица прав доступа выполнена интегрированной в разрешающие запоминающие ячейки множества k разрешающих разрядных линий при k ≅ m.
4. Устройство по любому из пп.1-3, отличающееся тем, что расположенные вдоль мест пересечения разрядных линий и линий слов запоминающие ячейки (3) и расположенные вдоль мест пересечений линий слов и разрешающих разрядных линий (9, 10, 13) разрешающие запоминающие ячейки (12, 14) выполнены с возможностью управления совместно посредством предусмотренной в схеме управления линий слов (4) драйверной схемы.
5. Устройство по любому из пп.1-4, отличающееся тем, что оно содержит адресный декодер, предназначенный для адресации запоминающих ячеек (3) и разрешающих запоминающих ячеек (12, 14).
6. Устройство по любому из пп.1-5, отличающееся тем, что схема управления разрешающих разрядных линий (11) содержит схему инициализации, предназначенную для установления разрешающих значений на разрешающих разрядных линиях (9, 10, 13), предназначенных для отпирания разрешающих запоминающих ячеек (12,14).
7. Устройство по любому из пп.1-6, отличающееся тем, что микропроцессор (17) предназначен для выполнения программы операционной системы и, по меньшей мере, одной программы пользователя, причем при вызове или при выполнении программы инициализации микропроцессор выдает управляющий сигнал на схему управления разрешающих разрядных линий (11), посредством которого активируется соответствующая программе пользователя область памяти (15, 16) полупроводникового запоминающего устройства.
8. Устройство по любому из пп.1-7, отличающееся тем, что при вызове или выполнении программы пользователя управляющий сигнал от микропроцессора (17) прикладывается к схеме сравнения (24) по одной или нескольким управляющим линиям (19, 23), причем вход схемы сравнения (24) соединен с разрешающей разрядной линией, а производимый в схеме сравнения (24) управляющий сигнал (25) выдается микропроцессору при условии нарушения прав доступа или нарушении функций считывания, записи или стирания.
9. Устройство по любому из пп.1-8, отличающееся тем, что дополнительно содержит множество n разрешающих разрядных линий, предназначенных для осуществления функций считывания, записи или стирания.
10. Карта со встроенной микросхемой, отличающаяся тем, что она содержит полупроводниковое запоминающее устройство по любому из пп.1-9.
RU98119738/09A 1996-03-28 1997-03-24 Полупроводниковое запоминающее устройство RU2169951C2 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19612439.5 1996-03-28
DE19612439A DE19612439C2 (de) 1996-03-28 1996-03-28 Halbleiterspeichervorrichtung

Publications (2)

Publication Number Publication Date
RU98119738A RU98119738A (ru) 2000-08-27
RU2169951C2 true RU2169951C2 (ru) 2001-06-27

Family

ID=7789782

Family Applications (1)

Application Number Title Priority Date Filing Date
RU98119738/09A RU2169951C2 (ru) 1996-03-28 1997-03-24 Полупроводниковое запоминающее устройство

Country Status (11)

Country Link
US (1) US6034902A (ru)
EP (1) EP0890172B1 (ru)
JP (1) JPH11507164A (ru)
KR (1) KR20000005052A (ru)
CN (1) CN1214793A (ru)
AT (1) ATE193783T1 (ru)
BR (1) BR9708365A (ru)
DE (2) DE19612439C2 (ru)
ES (1) ES2148963T3 (ru)
RU (1) RU2169951C2 (ru)
WO (1) WO1997037352A1 (ru)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3209733B2 (ja) * 1999-09-17 2001-09-17 富士通株式会社 不揮発性半導体記憶装置
US7089360B1 (en) * 2000-03-22 2006-08-08 Intel Corporation Shared cache wordline decoder for redundant and regular addresses
US6665201B1 (en) * 2002-07-24 2003-12-16 Hewlett-Packard Development Company, L.P. Direct connect solid-state storage device
US9959544B2 (en) * 2003-05-22 2018-05-01 International Business Machines Corporation Updating an application on a smart card and displaying an advertisement
US8402448B2 (en) * 2008-09-18 2013-03-19 Infineon Technologies Ag Compiler system and a method of compiling a source code into an encrypted machine language code

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3318123A1 (de) * 1983-05-18 1984-11-22 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung mit einem datenspeicher und einer ansteuereinheit zum auslesen, schreiben und loeschen des speichers
DE3321725A1 (de) * 1983-06-16 1984-12-20 Telefunken electronic GmbH, 7100 Heilbronn Tuner fuer wenigstens zwei frequenzbereiche
US4744062A (en) * 1985-04-23 1988-05-10 Hitachi, Ltd. Semiconductor integrated circuit with nonvolatile memory
US5155829A (en) * 1986-01-21 1992-10-13 Harry M. Weiss Memory system and method for protecting the contents of a ROM type memory
DE4115152C2 (de) * 1991-05-08 2003-04-24 Gao Ges Automation Org Kartenförmiger Datenträger mit einer datenschützenden Mikroprozessorschaltung
FR2683357A1 (fr) * 1991-10-30 1993-05-07 Philips Composants Microcircuit pour carte a puce a memoire programmable protegee.
KR940005696B1 (ko) * 1991-11-25 1994-06-22 현대전자산업 주식회사 보안성 있는 롬(rom)소자
JP3786508B2 (ja) * 1996-11-05 2006-06-14 三星電子株式会社 不揮発性半導体メモリ装置
US5875131A (en) * 1997-12-10 1999-02-23 Winbond Electronics Corp. Presettable static ram with read/write controller

Also Published As

Publication number Publication date
EP0890172B1 (de) 2000-06-07
ES2148963T3 (es) 2000-10-16
DE59701848D1 (de) 2000-07-13
WO1997037352A1 (de) 1997-10-09
DE19612439C2 (de) 2001-02-01
ATE193783T1 (de) 2000-06-15
DE19612439A1 (de) 1997-10-02
EP0890172A1 (de) 1999-01-13
CN1214793A (zh) 1999-04-21
BR9708365A (pt) 1999-08-03
KR20000005052A (ko) 2000-01-25
US6034902A (en) 2000-03-07
JPH11507164A (ja) 1999-06-22

Similar Documents

Publication Publication Date Title
US5912453A (en) Multiple application chip card with decoupled programs
US5826007A (en) Memory data protection circuit
JP3396043B2 (ja) マイクロ回路
US5237616A (en) Secure computer system having privileged and unprivileged memories
US5206938A (en) Ic card with memory area protection based on address line restriction
JP3529800B2 (ja) 携帯データキャリヤー用データ保護マイクロプロセッサー回路
US5890191A (en) Method and apparatus for providing erasing and programming protection for electrically erasable programmable read only memory
US7249231B2 (en) Semiconductor memory with access protection scheme
JPH11203204A (ja) 読出しおよび/または書込み保護可能領域を含む電気的に消去再書込み可能な不揮発性メモリ、ならびにこのメモリを内蔵した電子システム
EP1085521B1 (en) Non-volatile semiconductor memory
US4819204A (en) Method for controlling memory access on a chip card and apparatus for carrying out the method
CN110968254A (zh) 一种非易失性存储器的分区保护方法及装置
JP2727527B2 (ja) 不揮発性メモリ領域の保護方法及び回路
JP4559552B2 (ja) 集積回路を有するチップカード
US5978915A (en) Device for the protection of the access to memory words
US4712177A (en) Circuit for a cord carrier having a memory and an access control unit for secure data access
RU2169951C2 (ru) Полупроводниковое запоминающее устройство
US20040186947A1 (en) Access control system for nonvolatile memory
US20030128583A1 (en) Method and arrangement for controlling access to EEPROMs and a corresponding computer software product and a corresponding computer-readable storage medium
JP4231148B2 (ja) 携帯可能記憶媒体及びその発行方法
JPH0697442B2 (ja) マイクロコンピユ−タ
MXPA98007933A (en) Memo semiconductor device
JPH09231329A (ja) メモリカード
JPS63266562A (ja) 半導体集積回路
EP1544820B1 (en) Electronic data processing device