RU2032270C1 - Способ преобразования периодно-модулированного переменного напряжения в параллельный код и устройство для его осуществления - Google Patents

Способ преобразования периодно-модулированного переменного напряжения в параллельный код и устройство для его осуществления Download PDF

Info

Publication number
RU2032270C1
RU2032270C1 SU4954148A RU2032270C1 RU 2032270 C1 RU2032270 C1 RU 2032270C1 SU 4954148 A SU4954148 A SU 4954148A RU 2032270 C1 RU2032270 C1 RU 2032270C1
Authority
RU
Russia
Prior art keywords
input
period
output
counter
information
Prior art date
Application number
Other languages
English (en)
Inventor
А.А. Федосов
Original Assignee
Головное конструкторское бюро научно-производственного объединения "Энергия" им.акад.С.П.Королева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Головное конструкторское бюро научно-производственного объединения "Энергия" им.акад.С.П.Королева filed Critical Головное конструкторское бюро научно-производственного объединения "Энергия" им.акад.С.П.Королева
Priority to SU4954148 priority Critical patent/RU2032270C1/ru
Application granted granted Critical
Publication of RU2032270C1 publication Critical patent/RU2032270C1/ru

Links

Abstract

Изобретение относится к цифровой технике и связи и может быть использовано для преобразования периодно-модулированного переменного напряжения в параллельный код в асинхронных системах связи преимущественно с ограниченной полосой пропускания. Технический результат способа преобразавания периодно-модулированного переменного напряжения в параллельный код достигается за счет совокупности операций измерения выделенного периода и определения его кодового значения. Устройство, осуществляющее способ прелбразования периодно-модулированного переменного напряжения в параллельный код, содержит информационный вход 1, первый счетчик 2, блок 3 сдвиговых регистров, параллельный регистр 4 хранения информации, элемент И5, формирователь 6 импульсов и блок 7 измерения периода, в состав которого входят генератор 8 тактовых импульсов, второй и третий счетчик 9 и 10, соединенные между собой функционально. 2 с.п. ф-лы, 1 ил.

Description

Изобретения относятся к области цифровой техники и связи и могут быть использованы для преобразования периодно- модулированного переменного напряжения в параллельный код в асинхронных системах связи преимущественно с ограниченной полосой пропускания.
Наиболее близким к предлагаемому является способ, обеспечивающий передачу и прием двух и более бит информации. При этом каждая из кодовых комбинаций состоит из определенного количества гармонических сигналов различны частот, поступающих на вход устройства друг за другом [1].
Наиболее близким к предлагаемому устройству является устройство [2], используемое в контроллерах приема данных и имеющее с изобретением значительное количество общих признаков.
Однако эти решения при использовании их в системах связи с ограниченной полосой пропускания обладают малой пропускной способностью.
Технический результат предложенного способа преобразования периодно-модулированного переменного напряжения в параллельный код заключается в выделении каждого периода переменного напряжения, измерении его длительности, определении кодового значения измеренной длительности периода по закону
li = (Ti - Tмин)/То ,
0 ≅li≅ 2n-1, где Тi - измеренное значение i-го периода периодно-модулированного переменного напряжения;
Тмин - значение периода, несущее информацию li = 0;
То - эталонное значение времени, соответствующее кодовому значению li = 1;
n - разрядность кодового значения li.
Причем период периодно-модулированного переменного напряжения, кодовое значение которого li > 2n квалифицируют как стартстопный сигнал.
Реализация предложенного способа преобразования периодно-модулированного переменного напряжения в параллельный код может быть проиллюстрирована устройством, функциональная схема которого приведена на чертеже.
На чертеже показаны информационный вход 1 устройства, первый счетчик 2 импульсов, блок 3 сдвиговых регистров, содержащий n m-разрядных регистров сдвига в каждом с общим входом синхронизации и имеющий N = m ˙ n выходов, параллельный регистр 4 хранения информации, элемент И 5, формирователь 6 импульсов и блок 7 измерения периода, в состав которого входят генератор 8 тактовых импульсов, второй и третий счетчики 9 и 10 импульсов, входящие в состав блока 7, соединенные между собой функционально.
Устройство работает следующим образом.
Процесс приема очередной информационной посылки начинается после формирования импульса переполнения на выходе переполнения блока 7 измерения периода. При этом на выходе счетчика 2 сформирован сигнал уровня логической единицы, а на выходе элемента И 5 формируется короткий импульс, переписывающий предыдущую посылку информации в объеме N = m n из блока 3 в регистр 4 и сбрасывающий счетчик 2.
В момент to перехода входного сигнала через ноль первый импульс с выхода формирователя 6 поступает на вход счетчика 2, на вход синхронизации блока 3 и на вход сброса блока 7 измерения периода. При этом в счетчик 2 записывается первая единица, в блок 3 - код, сформированный в этот момент на информационных выходах блока 7 измерения периода (в дальнейшем он использоваться не будет), а блок измерения периода сбрасывается. С момента to счетчики 9 и 10 блока 7 измерения периода начнут заполняться импульсами с выхода генератора 8 тактовых импульсов.
В момент t1 очередного перехода через ноль входного напряжения формируется следующий импульс, записывающий в счетчик 2, записывающий информацию с выходов блока 7 измерения периода в блок 3 и сбрасывающий блок 7 измерения периода в исходное состояние. Теперь в блоке 3 хранятся два n-разрядных числа.
В дальнейшем процесс повторяется и с момента времени tm в счетчике 2 оказываются записанными m+1 импульс, а в блоке 3 - m результатов измерения времени с момента t1 до tm. В момент времени перед tm+1 во время действия стартстопного сигнала Тс на выходе переполнения блока 7 измерения периода формируется сигнал, с помощью которого переписываются N = m ˙ n бит информации в регистр 4, а счетчик 2 сбрасывается. Таким образом, за m информационных периодов периодно-модулированного переменного напряжения в регистр 4 записывается N=m ˙ n бит информации.
Как видно из вышеуказанного закона длительность периода Тi, принимаемого устройством, состоит из двух частей: неизменной составляющей Тмин и переменной составляющей (Тi - Tмин). Если выбрать частоту выходного сигнала генератора 8 такой, чтобы за время Тмин n разрядов счетчика 9 полностью заполнились, то последующий подсчет импульсов будет автоматически производиться в счет кодового значения li информации, заложенной в переменной составляющей периода. При этом на разрядных выходах счетчика 10 в конце периода будет сформирован параллельный код, соответствующий значению переданной информации.

Claims (3)

  1. СПОСОБ ПРЕОБРАЗОВАНИЯ ПЕРИОДНО-МОДУЛИРОВАННОГО ПЕРЕМЕННОГО НАПРЯЖЕНИЯ В ПАРАЛЛЕЛЬНЫЙ КОД И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ.
  2. 1. Способ преобразования периодно-модулированного переменного напряжения в параллельный код, при котором выделяют каждый период периодно-модулированного переменного напряжения, отличающийся тем, что измеряют длительность выделенного периода, определяют его кодовое значение по закону
    li = (Ti - Tm i n) / T0,
    где 0 ≅ li ≅ 2n - 1;
    Ti - измеренное значение i-го периода периодно-модулированного переменного напряжения;
    Tm i n - значение периода, несущее информацию li = 0;
    T0 - эталонное значение времени, соответствующее кодовому значению li = 1;
    n - разрядность кодового значения li,
    причем период, кодовое значение которого li > 2n, квалифицируют как старт-стопный сигнал.
  3. 2. Устройство для преобразования периодно-модулированного переменного напряжения в параллельный код, содержащее первый счетчик, сдвиговый регистр, выход которого соединен с информационным входом параллельного регистра хранения информации, и элемент И, первый вход которого соединен с выходом переполнения первого счетчика, отличающееся тем, что в него введены формирователь импульсов и блок измерения периода, содержащий генератор тактовых импульсов, выход которого соединен со счетным входом второго счетчика, выход которого соединен со счетным входом третьего счетчика, разрядные выходы с первого по n-й которого являются информационными выходами блока измерения периода, выход переполнения которого соединен с (n + 2)-м разрядным выходом третьего счетчика, вход установки в "0" которого соединен с входом установки в "0" второго счетчика и является установочным входом блока измерения периода, а сдвиговый регистр выполнен в виде блока из m n-разрядных сдвиговых регистров, информационные входы которых являются информационными входами блока, тактовый вход которого соединен с тактовыми входами m n-разрядных регистров, причем информационный вход устройства соединен с входом формирователя импульсов, выход которого соединен со счетным входом первого счетчика, тактовым входом блока сдвиговых регистров и установочным входом блока измерения периода, выход переполнения которого соединен с входом установки в "0" первого счетчика и вторым входом элемента И, выход которого соединен с тактовым входом параллельного регистра хранения информации, выход которого является выходом устройства.
SU4954148 1991-06-03 1991-06-03 Способ преобразования периодно-модулированного переменного напряжения в параллельный код и устройство для его осуществления RU2032270C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4954148 RU2032270C1 (ru) 1991-06-03 1991-06-03 Способ преобразования периодно-модулированного переменного напряжения в параллельный код и устройство для его осуществления

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4954148 RU2032270C1 (ru) 1991-06-03 1991-06-03 Способ преобразования периодно-модулированного переменного напряжения в параллельный код и устройство для его осуществления

Publications (1)

Publication Number Publication Date
RU2032270C1 true RU2032270C1 (ru) 1995-03-27

Family

ID=21583862

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4954148 RU2032270C1 (ru) 1991-06-03 1991-06-03 Способ преобразования периодно-модулированного переменного напряжения в параллельный код и устройство для его осуществления

Country Status (1)

Country Link
RU (1) RU2032270C1 (ru)

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1. Туляков Ю.М. Системы персонального радиовызова. М.: Радио и связь, 1988, с.54, рис.2,3а. *
2. Майоров С.А. Введение в микроЭВМ. Л.: Машиностроение, 1988, с.182, рис.8.11. *

Similar Documents

Publication Publication Date Title
GB1053189A (ru)
RU2032270C1 (ru) Способ преобразования периодно-модулированного переменного напряжения в параллельный код и устройство для его осуществления
RU2291560C1 (ru) Декодер дифференциального сигнала кода rz
SU1386935A1 (ru) Устройство дл определени отклонений частоты от номинального значени
RU2085028C1 (ru) Селектор импульсных последовательностей
SU1067610A2 (ru) Детектор частотно-манипулированных сигналов
SU790328A1 (ru) Умножитель частоты
SU1201846A1 (ru) Взаимокоррел тор
SU951733A1 (ru) Устройство дл передачи и приема дискретной информации
RU2093952C1 (ru) Цифровая схема сравнения частот
SU1124439A1 (ru) Устройство дл тактовой синхронизации
SU1443745A1 (ru) Многоканальное устройство дл формировани импульсных последовательностей
SU1007081A1 (ru) Устройство дл преобразовани временных интервалов в код
SU1095089A1 (ru) Цифровой измеритель частоты
SU788417A2 (ru) Устройство дл определени скорости телеграфировани
SU1492352A1 (ru) Способ делени временных интервалов и устройство дл его осуществлени
SU917326A1 (ru) Устройство задержки импульсов
SU1658399A1 (ru) Устройство дл измерени защищенности сигналов от помех
SU1442938A1 (ru) Устройство измерени длительности импульсов
SU1730732A1 (ru) Устройство дл приема рекуррентного сигнала фазового пуска
SU684757A1 (ru) Устройство цикловой синхронизации
SU943599A1 (ru) Преобразователь сдвига фаз в код
SU1283976A1 (ru) Преобразователь кода в период повторени импульсов
SU734671A1 (ru) Преобразователь двоичного кода в число-импульсный код
SU1622917A1 (ru) Цифровой умножитель частоты следовани периодических импульсов

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20080604