SU1658399A1 - Устройство дл измерени защищенности сигналов от помех - Google Patents

Устройство дл измерени защищенности сигналов от помех Download PDF

Info

Publication number
SU1658399A1
SU1658399A1 SU894714112A SU4714112A SU1658399A1 SU 1658399 A1 SU1658399 A1 SU 1658399A1 SU 894714112 A SU894714112 A SU 894714112A SU 4714112 A SU4714112 A SU 4714112A SU 1658399 A1 SU1658399 A1 SU 1658399A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
inputs
memory
Prior art date
Application number
SU894714112A
Other languages
English (en)
Inventor
Валерий Игорьевич Курносов
Сергей Геннадиевич Борисов
Александр Константинович Мурашков
Владимир Васильевич Федоренко
Виктор Борисович Сычужников
Original Assignee
Военная Краснознаменная академия связи им.С.М.Буденного
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Краснознаменная академия связи им.С.М.Буденного filed Critical Военная Краснознаменная академия связи им.С.М.Буденного
Priority to SU894714112A priority Critical patent/SU1658399A1/ru
Application granted granted Critical
Publication of SU1658399A1 publication Critical patent/SU1658399A1/ru

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Abstract

Изобретение относитс  к электросв зи. Цель изобретени  - расширение функциональных возможностей за счет локализации отклонений параметров выходного сигнала радиостанции. Устройство содержит кнопку 1 пуска, формирователи 2-4 соответственГО К .Л ппч Пуск но стробирующих импульсов, контролирующего и эталонного сигналов, перемножители 6 и 7, преобразователь 8 частоты, фазосдвигатель 9, коммутатор 10, формирователь 11 сетки частот, счетчик 12, интеграторы 13 и 14, квадраторы 15 и 16, сумматор 17 нормирующий блок 18, ключ 19, преобразователь 20 сигнала. М блоков 21 сравнени , блок 22 пам ти, М регистров 23 пам ти, блок 24 опроса, умножитель 25 частоты импульсов и элемент задержки 26 Устройство позвол ет не только измерить комплексный показатель качества сигнала в виде коэффициента взаимного различи , но и определить параметры выходного сигнала объекта контрол  (радиостанци  5), отклонение которых от номинальных значений приводит к искажению сигнала. 1 з.п. ф-лы, 4 ил Ё О ел 00 СА) Ю ю Фие.1

Description

Изобретение относитс  к электросв зи и может использоватьс  дл  оценки качества передачи сложных сигналов.
Цель изобретени  - расширение функциональных возможностей за счет локализации отклонений параметров выходного сигнала радиостанции.
На фиг. 1 представлена структурна  электрическа  схема предлагаемого устройства; на фиг. 2 - структурна  электрическа  схема блока опроса; на фиг. 3 - структурна  электрическа  схема блока пам ти: на фиг. 4 - графики зависимостей коэффициента взаимного различи  от величины расстройки между несущими частотами контролируемого и эталонного сигналов дл  различных значений параметров выходного сигнала исследуемой радиостанции.
Устройство дл  контрол  сигналов содержит кнопку 1 пуска, формирователь 2 стробирующих импульсов, формирователь 3 контролирующего сигнала, формирователь 4 эталонного сигнала, исследуемую радиостанцию 5, первый перемножитель 6, второй перемножитель 7, преобразователь 8 частоты, фазосдвигательЭ, коммутатор 10, формирователь 1. сетки частот, счетчик 12, первый интегратор 13, второй интегратор 14, первый квадратор 15, второй квадратор 16, сумматор 17, нормирующий блок 18, ключ 19, преобразователь 20 сигнала, блоки 21.1-21.М сравнени , блок 22 пам ти, регистры 23.1-23.М пам ти, блок 24 опроса, умножитель 25 частоты импульсов и элемент 26 задержки, причем блок 24 опроса содержит регистр 27 сдвига, элементы И 28ц - 28мм, элементы ИЛИ 29ч - 29м, дешифратор 30 и элемент объединени  31, а блок 22 пам ти содержит  чейки 32ц - 32м пам ти и дешифратор 33.
Устройство работает следующим образом .
Перед началом работы формирователь 2 стробирующих импульсов, формирователь 3 контролирующего сигнала и формирователь 4 эталонного сигнала наход тс  в исходном (выключенном) состо нии . Счетчик 12 и М регистров 23 пам ти обнулены. В  чейках 32 блока 22 пам ти записана информаци  о значени х коэффициента взаимного различи  дл  N частотных сдвигов {Afi} I 1, 2,...N между контролируемым и эталонным сигналом и М значений параметров контролируемого сигнала. Выходы  чеек пам ти, соответствующие контролируемому сигналу 2,ь (j - 1, 2...М) с определенными значени ми пар - мгмров, объединены и подключены к чтороМу ХОДУ ГПГН ВРТСТруЮЩРГГ) Плпьл 1
сраччрни 
При нажатии кнопки 1 напр жение подаетс  на вход формировател  2 стробирующих импульсов, запуска  его генератор тактовых импульсов (не показан).
По команде с первого выхода формировател  2 стробирующих импульсов формирователь 3 контролирующего сигнала вырабатывает управл ющий низкочастотный сигнал (дл  дискретной двоичной сис0 темы передачи информации это может быть телеграфна  посылка О либо 1), поступивший одновременно на входы формировател  4 эталонного сигнала и исследуемой радиостанции 5. Контролируемый сигнал
5 Zrk(t). прошедший через все тракты исследуемой радиостанции 5, поступает на первые входы перемножителей 6 и 7. С выхода формировател  4 эталонного сигнала (в простейшем случае это может быть радио0 станци , однотипна  с исследуемой, но параметры которой имеют номинальные значени ) эталонный сигнал Zr{t) идеальный, т.е. без искажений, обусловленных отклонени ми параметров реальных радиостан5 ций от номинальных значений) мощностью Ргэ через преобразователь 8 частоты поступает на второй вход первого перемножител  6 непосредственно, а на второй вход второго перемножител  7 - че0 рез фазосдвигатель 9, который осуществл ет формирование сигнала Zr3t), сопр женного по Гильберту с эталонным сигналом Zr3(t).
На второй вход преобразовател  8 час5 тоты через электронный коммутатор 10 с выхода формировател  11 сетки частот подаетс  сигнал одной из гетеродинных частот fi(rfle i 1,2...N; N -число гетеродинных частот на выходе формировател  11). Выбор
0 необходимой гетеродинной частоты осуществл етс  при подаче на управл ющий вход коммутатора 10 соответствующей кодовой комбинации с информационного выхода счетчика 12, вход которого подклю5 чен к первому выходу формировател  2 стробирующих импульсов.
Сигйалы, полученные в результате перемножени  с выходов перемножителей 6 и 7, поступают на первые входы интеграторов
0 13 и 14. предварительно установленных в начальное состо ние импульсом с первого выхода формировател  2. После интегрировани  в течение времени, равного длительности элемента сигнала tf О, Т. сигналы с
5 выходов интеграторов 13 и 14 поступают через квадраторы 15 и 16 на соответствующие входы сумматора 17. С выхода сумматора 17 сигнал поступает на первый вход нормирующего блока 18, второй вход которого соединен с вторым выходом форми
роеател  4 эталонного сигнала. С нормирующего блока 18 сигнал поступает на информационный вход ключа 19, в котором при поступлении на его управл ющий вход стробирующего импульса с второго выхода формировател  2 осуществл етс  отсчет результата измерени  коэффициента взаимного различи  контролируемого и эталонного сигналов, описываемого следующим выражением:
,K(t)Ј9(t)dti2+
гэ 11 оJ
+ t/zrK(t)Zr3(t)dtl}2
Стробирующий импульс с второго выхода формировател  2 поступает также на третьи входы интеграторов 13 и 14 дл  сброса накопленной в них энергии.
Напр жение с выхода ключа 19, подаваемое на информационный вход преобразовател  20 сигнала, в зависимости от измеренного значени  k, преобразуетс  в соответствующий двоичный код, поступающий на первые входы блоков 21.2 - 21.М сравнени .
К вторым входам блоков 21.1-21.М сравнени  подключены соответствующие выходы блока 22 пам ти. При поступлении с информационного выхода счетчика 12 на вход блока 22 пам ти кодовой комбинации, соответствующей номеру 1-й гетеродинной частоты на выходе преобразовател  8, к выходам блока 22 будут подключены  чейки пам ти, в которых записана информаци  об уровн х коэффициента взаимного различи , соответствующих различным значени м параметров контролируемого сигнала и определенной частотной расстройке Afi между эталонным и контролируемым сигналами .
На фиг. 4 в качестве примера рассмотрен сложный сигнал последовательной структуры, фазокодированный последовательностью Баркера: {drk } 1111100110101. Графики приведены дл  следующих значений параметров контролируемого сигнала (выходного сигнала исследуемой радиостанции ): сплошна  лини  - все параметры контролируемого сигнала имеют номинальные значени ; штрихова  лини  - относительна  нестабильность длительности субэлемента контролируемого сигнала Д г/Го 0,08: штрих-пунктирна  лини  - искажение начальной фазы одного из субэлементов контролируемого сигнала Д V П .
Точки на оси абсцисс { Д fi} I - 1,2... N соответствуют значени м частотных расстроек между контролируемым и эталонным сигналами , при которых измер етс  коэффициент
взаимного различи .
Если результат измерени  коэффициента AJ с выхода преобразовател  20 равен уровню коэффициента взаимного различи , записанного в одной или нескольких  чейках 32 пам ти блока 22, то на выходе соответствующих блоков 21 сравнени  по вл етс  сигнал логической единицы, который поступает в соответствующие регистры 23 пам ти.
После проведени  N измерений коэффициента взаимного различи  с управл ющего выхода счетчика 12 поступает импульс на второй вход формировател  2 стробиру- ющих импульсов (дл  отключени  вход щего в его состав генератора тактовых импульсов) и на управл ющий вход блока 24 опроса (в регистр 27 сдвига). На вход синхронизации регистра 27 сдвига поступают импульсы с умножител  25 частоты импульсов , подключенного через элемент 26 задержки , к первому выходу формировател  2 стробирующих импульсов. Врем  задержки определ етс  длительностью процессов в устройстве дл  контрол  сигналов от момента формировани  импульса блоком 2 до окончани  записи логической единицы в соответствующий регистр 23 пам ти.
Каждый элемент И 28i) подключен информационным входом к 1-му выходу (соответствующего i-му разр ду) J-ro регистра 23 пам ти, а управл ющим входом к i-му выходу регистра 27 сдвига. При продвижении логической единицы по регистру 27 в первую очередь открываютс  элементы И
28m - 28NM а, следовательно, к выходам шифратора 30 через соответствующие элементы ИЛИ 29 подключаютс  высшие разр ды пам ти всех М регистров 23.
Если, например, в j-м регистре 23 пам ти записано максимально возможное число единиц, что соответствует случаю совпадени  измеренных значений коэффициента взаимного различи  при всех N частотных расстройках между контролируемым и эталонным сигналами со значени ми функции Aj pj/Af (фиг. 4), записанными в  чейки 32ij - 32Nj, то через открытый элемент И 28Nj и соответствующий элемент ИЛИ 29J на j-й вход шифратора 30 поступает импульс. Этот же импульс через элемент 31 объединени  поступает на блокирующий вход регистра 27 сдвига дл  его остановки. С выхода шифратора 30 на выход устройства поступает кодова  комбинаци  о номере j-ro регистра 23 сдвига, а, следовательно, и о номере функции Aj p (Af) , соответствующей определенным значени м параметров контролируемого сигнала Zrj(t) (т.е. выходного сигнала исследуемой радиостанции 5).

Claims (2)

1. Устройство дл  измерени  защищенности сигналов от помех, содержащее счетчик , последовательно соединенные кнопку пуска, формирователь стробирующих импульсов , формирователь контролирующего сигнала и формирователь эталонного сигнала , последовательно соединенные первый перемножитель, первый интегратор, первый квадратор, сумматор, нормирующий блок, ключ и преобразователь сигнала и последовательно соединенные фазосд- вигатель, второй перемножитель, второй интегратор и второй квадратор, выход которого подключен к второму входу сумматора, причем вход фазосдвигател  соединен с первым входом первого перемножител , второй вход которого соединен с вторым входом второго перемножител , второй вход формировател  стробирующих импульсов соединен с управл ющим выходом счетчика, вторые входы первого и второго интеграторов соединены с первым выходом формировател  стробирующих импульсов, второй выход которого подключен к третьим входам первого и второго интеграторов и к второму входу ключа, отличающеес  тем, что, с целью расширени  функциональных возможностей за счет локализации отклонений параметров выходного сигнала радиостанции, введены М блоков сравнени , М регистров пам ти, блок пам ти, последовательно соединенные элемент задержки,, умножитель частоты и блок опроса и последовательно соединенные формирователь сетки частот, коммутатор и преобразователь частоты, при этом первый и второй выходы формировател  эталонного
сигнала подключены соответственно к сигнальному входу преобразовател  частоты и к второму входу нормирующего блока, выход преобразовател  сигнала подключен к первым входам блоков сравнени , второй
вход и выход каждого из которых соединен соответственно с соответствующим выходом блока пам ти и с входом соответствующего регистра пам ти, выход которого подключен к соответствующему информационному входу блока опроса, управл ющий вход которого соединен с управл ющим выходом счетчика, информационный выход которого подключен к входу блока пам ти и к управл ющему входу
коммутатора, первый выход формировател  стробирующих импульсов подключен к входу счетчика, а выход преобразовател  частоты подключен к входу фазосдвигател .
2. Устройство поп.1, отличающеес   тем, что блок опроса содержит регистр сдвига, N групп элементов И по М элементов И в каждой группе, М элементов ИЛИ, шифратор и элемент объединени , причем первые входы элементов И каждой группы
соединены с соответствующим выходом регистра сдвига, вход синхронизации и информационный вход которого  вл ютс  соответственно входом синхронизации и управл ющим входом блока опроса, выходами и информационными входами которого  вл ютс  соответственно выходы шифратора и вторые входы элементов И, выходы которых через соответствующие элементы ИЛИ подключены к соответствующим входам шифратора и элемента обьединени , выход которого подключен к блокирующему входу регистра сдвига.
О
Aj 4/г
Фиг4
SU894714112A 1989-07-03 1989-07-03 Устройство дл измерени защищенности сигналов от помех SU1658399A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894714112A SU1658399A1 (ru) 1989-07-03 1989-07-03 Устройство дл измерени защищенности сигналов от помех

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894714112A SU1658399A1 (ru) 1989-07-03 1989-07-03 Устройство дл измерени защищенности сигналов от помех

Publications (1)

Publication Number Publication Date
SU1658399A1 true SU1658399A1 (ru) 1991-06-23

Family

ID=21458486

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894714112A SU1658399A1 (ru) 1989-07-03 1989-07-03 Устройство дл измерени защищенности сигналов от помех

Country Status (1)

Country Link
SU (1) SU1658399A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2542352C1 (ru) * 2013-11-08 2015-02-20 Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования Военная академия Ракетных войск стратегического назначения имени Петра Великого МО РФ Устройство для измерения защищенности сигнала от помех

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Nb 1570006. кл. Н 04 В 3/46, 1988. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2542352C1 (ru) * 2013-11-08 2015-02-20 Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования Военная академия Ракетных войск стратегического назначения имени Петра Великого МО РФ Устройство для измерения защищенности сигнала от помех

Similar Documents

Publication Publication Date Title
JPS6336589B2 (ru)
SU1658399A1 (ru) Устройство дл измерени защищенности сигналов от помех
SU1441338A1 (ru) Устройство дл контрол формирователей сигналов основных цветов телевизионных приемников
SU1570006A1 (ru) Устройство дл измерени защищенности сигнала от помех
SU1718189A1 (ru) Устройство дл контрол аналоговых объектов
SU1406511A1 (ru) Цифровой фазометр
SU1019351A1 (ru) Цифровой кодирующий преобразователь
SU518015A1 (ru) Распознающее устройство дл диагностики непрерывных технических объектов по временным характеристикам
SU692065A1 (ru) Дискретный умножитель частоты повторени импульсов
SU946003A1 (ru) Устройство дл контрол амплитудно-частотных характеристик четырехполюсников
SU1095419A1 (ru) Устройство дл подавлени помех
SU756305A1 (ru) Низкочастотный частотомер 1
SU684503A1 (ru) Измеритель временных интервалов между импульсными сигналами
SU1598031A1 (ru) Устройство дл диагностировани систем импульсно-фазового управлени тиристорным преобразователем
SU1478351A1 (ru) Устройство дл контрол канала св зи
SU789893A1 (ru) Цифровой фазометр
SU443349A1 (ru) Устройство дл акустического каротажа
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей
RU2032270C1 (ru) Способ преобразования периодно-модулированного переменного напряжения в параллельный код и устройство для его осуществления
SU1174956A1 (ru) Устройство дл контрол и регистрации работы оборудовани
SU741276A1 (ru) Цифровой статистический анализатор
SU864538A1 (ru) Устройство допускового контрол
SU917326A1 (ru) Устройство задержки импульсов
SU1354194A1 (ru) Сигнатурный анализатор
SU855984A1 (ru) Анализатор периодической последовательности сигналов