SU1730732A1 - Устройство дл приема рекуррентного сигнала фазового пуска - Google Patents

Устройство дл приема рекуррентного сигнала фазового пуска Download PDF

Info

Publication number
SU1730732A1
SU1730732A1 SU904788935A SU4788935A SU1730732A1 SU 1730732 A1 SU1730732 A1 SU 1730732A1 SU 904788935 A SU904788935 A SU 904788935A SU 4788935 A SU4788935 A SU 4788935A SU 1730732 A1 SU1730732 A1 SU 1730732A1
Authority
SU
USSR - Soviet Union
Prior art keywords
additional
input
signal
recurrent
shift register
Prior art date
Application number
SU904788935A
Other languages
English (en)
Inventor
Александр Васильевич Артемьев
Виктор Владимирович Киселев
Виктор Иванович Котов
Лев Иванович Поздняков
Юрий Васильевич Сулимов
Original Assignee
Пензенский научно-исследовательский электротехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский научно-исследовательский электротехнический институт filed Critical Пензенский научно-исследовательский электротехнический институт
Priority to SU904788935A priority Critical patent/SU1730732A1/ru
Application granted granted Critical
Publication of SU1730732A1 publication Critical patent/SU1730732A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к электросв зи и может быть использовано дл  помехоустойчивого выделени  сигналов фазового пуска при сеансной св зи. Цель изобретени  - повышение веро тности правильного приема сигнала фазового пуска. Устройство дл  приема рекуррентного сигнала фазового пуска содержит рекуррентный регистр 1 сдвига, дополнительный рекуррентный регистр 2 сдвига, сумматор 3 по модулю два, дополнительный сумматор 4 по модулю два, блок 5 счета нулевых сигналов, дополнительный блок 6 счета нулевых сигналов, фор- мирователь 7 сигнала Временной интервал, пороговый блок 8, блок 9 переза

Description

СП
С
vi
GJ О VJ CJ
to
Физ.1
писи сигнала, дешифратор 10, первый и второй элементы И 11 и 12, элемент ИЛИ 13, дополнительный элемент ИЛИ 14, RS-триг- гер 15. В предлагаемом устройстве с помощью рекуррентного регистра 1 и сумматора 3 по модулю два осуществл етс  непрерывна  проверка канальной последовательности сигналов на соответствие рекуррентному закону. При выделении подр д серии соответствий (серии нулей) через блок 9 перезаписи сигнала происходит пеИзобретение относитс  к электросв зи и может быть использовано дл  помехоустойчивого выделени  сигналов фазового пуска при сеансной св зи.
Цель изобретени  - повышение веро тности правильного приема сигнала фазового пуска.
На фиг. 1 изображена структурна  электрическа  схема устройства дл  приема рекуррентного сигнала фазового пуска; на фиг. 2 - структурные электрические схемы блока счета нулевых сигналов дополнительного блока счета нулевых сигналов формировател  сигнала Временной интервал и порогового блока.
Устройство дл  приема рекуррентного сигнала фазового пуска содержит рекуррентный регистр 1 сдвига, дополнительный рекуррентный регистр 2 сдвига, сумматор 3 по модулю два, дополнительный сумматор 4 по модулю два, блок 5 счета нулевых сигналов, дополнительный блок 6 счета нулевых сигналов , формирователь 7 сигнала Временной интервал, пороговый блок 8, блок 9 перезаписи сигнала, дешифратор 10, первый 11 и-второй 12 элементы И. элемент ИЛИ 13, дополнительный элемент ИЛИ 14, RS-триггер 15.
Блок счета 5 содержит счетный триггер 16, элемент ИЛИ 17 и счетчик 18 импульсов.
Дополнительный блок 6 счета содержит элемент ИЛИ 19 и счетчик 20 импульсов.
Формирователь 7 содержит счетный триггер 21, счетчик 22 импульсов и элемент И 23.
Пороговый блок 8 содержит элемент НЕ 24, элемент И 25, счетчик 26 импульсов и элемент И 27.
Устройство дл  приема рекуррентного сигнала фазового пуска работает следующим образом.
При включении питани  на установочный вход устройства дл  приема рекурренрепись заполнени  рекуррентного регистра 1 в дополнительный рекуррентный регистр 2, который вырабатывает автономную рекуррентную последовательность дл  второго этапа выделени  сигнала фазового пуска . В случае ложного выделени  серии соответствий на стыке шума и рекуррентной последовательности пороговый блок 8 на втором участке обнаружит этот факт и приведет устройство в исходное состо ние . 2 ил.
тного сигнала фазового пуска поступает импульс , который через элемент ИЛИ 13 устанавливает RS-триггер 15 в состо ние, при котором открываетс  второй элемент И 12
(фиг. 1).
Двоичные сигналы, поступающие из канала св зи, следуют на сумматор 3 и рекуррентный регистр 1. Получаема  на выходе рекуррентного регистра 1 последовательность поступает на сумматор 3, где происходит ее сравнение с входной последовательностью . Если рекуррентна  последовательность не искажена, то на выходе сумматора 3 образуетс  последовательность нулей, счет которых ведет блок 5 счета (фиг. 2). При по влении на информационном входе блока 5 счета единичного сигнала происходит его сброс в исходное состо ние. В случае приема неискаженного интервала
заданной длины сигнал с блока 5 счета запускает формирователь 7 и через открытый второй элемент И 12 поступает на вход блока 9 перезаписи, разреша  перезапись содержимого из рекуррентного регистра 1 в
дополнительный рекуррентный регистр 2, который включен в режим генерировани  рекуррентной последовательности. Эта последовательность на интервале, определ емом формирователем 7, сравниваетс  с
входной последовательностью в дополнительном сумматоре 4. Результат сравнени  с выхода сумматора 4 поступает в пороговый блок Вив дополнительный блок 6 счета. Если за данный интервал число ошибок (несовпадений ) не превышает определенного порога, то пороговый блок 8 через дополнительный элемент ИЛИ 14 запускает RS-триггер 15, который открывает первый элемент И 11 и закрывает второй элемент И 12.
Аналогичный сигнал выдаетс  дополнительным блоком 6 счета, если за интервал, отсчитываемый формирователем 7, выделитс  сери  нулей, соответствующа  приему неискаженного участка рекуррентной последовательности.
Введение дополнительного блока 6 счета обусловлено повышением веро тности правильного приема сигнала фазового пуска при воздействии групповых помех. При воздействии групповых помех (пачки ошибок ) на втором участке анализа, определ емом работой формировател  7, возможен случай, когда пороговый блок 8 не срабатывает , так как общее количество несовпадений больше допустимого. С учетом группировани  ошибок дополнительный блок 6 счета допускает большее число несовпадений, чем пороговый блок 8, и выдел ет серию нулей. В результате становитс  возможным прием сигнала фазового пуска.
Дешифратор 10 выдел ет сигнал фазового пуска, который поступает на выход устройства дл  приема рекуррентного сигнала фазового пуска и через элемент ИЛИ 13 устанавливает RS-триггер 15, а следовательно и все устройство дл  приема рекуррентного сигнала фазового пуска в исходное состо ние.
-- Если блок 5 счета ложно насчитает требуемое число совпадений на первом участке анализа и вследствие этого произойдет ложна  перезапись содержимого рекуррентного регистра 1 в дополнительный рекуррентный регистр 2, то пороговый блок 8 на втором участке анализа не выделит заданное число совпадений и не выдаст через элемент ИЛИ 13 и RS-триггер 15 сигнал на подключение дешифратора 10 к выходу устройства дл  приема рекуррентного сигнала фазового пуска, т.е. сигнал фазового пуска не будет выдан.

Claims (1)

  1. Формула изобретени 
    Устройство дл  приема рекуррентного сигнала фазового пуска, содержащее последовательно соединенные рекуррентный регистр сдвига, сумматор по модулю два, блок счета нулевых сигналов, формирователь сигнала Временной интервал и пороговый блок, последовательно соединенные дешифратор, первый элемент И, элемент ИЛИ, RS-триггер и второй элемент И. пр мой выход RS-триггера подсоединен к вто рому входу первого элемента И, а тактовый вход блока счета нулевых сигналов подключен к тактовому входу формировател  сигнала Временной интервал, причем второй вход сумматора по модулю два и выход первого элемента И  вл ютс  соответственно информационным входом и выходом устройства , отличающеес  тем, что, с
    целью повышени  веро тности правильного приема сигнала фазового пуска, введены последовательно соединенные блок перезаписи сигнала, дополнительный рекуррентный регистр сдвига, дополнительный
    сумматор по модулю два, дополнительный блок счета нулевых сигналов и дополнительный элемент ИЛИ, при этом второй вход дополнительного сумматора по модулю два подключен к информационному входу рекуррентного регистра сдвига, выход допол- нительного сумматора по модулю два подсоединен к информационным входам порогового блока и дополнительного блока счета нулевых сигналов, выход порогового
    блока через элемент ИЛИ подсоединен к S-входу RS-триггера, управл ющий вход дополнительного блока счета нулевых сигналов подключен к выходу формировател  сигнала Временной интервал, информационный и тактовый входы блока перезаписи сигнала подключены соответственно к выходам рекуррентного регистра сдвига и второго элемента И, второй вход которого подключен к выходу блока счета нулевых
    сигналов, информационный вход и выход дополнительного рекуррентного регистра сдвига подключены соответственно к первому входу дополнительного сумматора по модулю два и входу дешифратора, а тактовый
    вход блока счета нулевых сигналов подключен к тактовым входам рекуррентного регистра сдвига, дополнительного рекуррентного регистра сдвига, порогового блока и дополнительного блока счета нулевых сигналов , причем второй вход элемента ИЛИ и тактовый вход рекуррентного регистра сдвига  вл ютс  соответственно установочным и тактовым входами устройства.
SU904788935A 1990-02-05 1990-02-05 Устройство дл приема рекуррентного сигнала фазового пуска SU1730732A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904788935A SU1730732A1 (ru) 1990-02-05 1990-02-05 Устройство дл приема рекуррентного сигнала фазового пуска

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904788935A SU1730732A1 (ru) 1990-02-05 1990-02-05 Устройство дл приема рекуррентного сигнала фазового пуска

Publications (1)

Publication Number Publication Date
SU1730732A1 true SU1730732A1 (ru) 1992-04-30

Family

ID=21494936

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904788935A SU1730732A1 (ru) 1990-02-05 1990-02-05 Устройство дл приема рекуррентного сигнала фазового пуска

Country Status (1)

Country Link
SU (1) SU1730732A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Мартынов Е.М. Синхронизаци в системах передачи дискретных сообщений, - М.: Св зь, 1972, с. 200, рис 11.11. Авторское свидетельство СССР № 866773,кл. Н 04 L 7/04, 1979. *

Similar Documents

Publication Publication Date Title
SU1730732A1 (ru) Устройство дл приема рекуррентного сигнала фазового пуска
SU1241507A1 (ru) Фазоимпульсный дискриминатор
SU1325719A1 (ru) Система передачи дискретной информации
SU1511849A1 (ru) Устройство воспроизведени пр моугольных импульсов
SU1124456A1 (ru) Приемник тональных сигналов
RU1812637C (ru) Декодирующее устройство
SU1531225A1 (ru) Преобразователь последовательного кода в параллельный
SU1403359A2 (ru) Селектор импульсов по длительности
SU1191918A1 (ru) Цифровой согласованный фильтр
SU1437979A1 (ru) Устройство определени временного положени и уровн максимумов сигнала
SU1517135A1 (ru) Преобразователь последовательного кода в параллельный
SU1555842A1 (ru) Селектор последовательности заданной длительности, содержащей импульсы заданной длительности
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1277351A1 (ru) Умножитель частоты следовани импульсов
SU1285582A1 (ru) Устройство дл формировани пр моугольных импульсов
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU1068920A1 (ru) Генератор функций Уолша
SU1008893A1 (ru) Генератор последовательностей импульсов
SU604176A1 (ru) Стартстопное приемное устройство
SU1442938A1 (ru) Устройство измерени длительности импульсов
SU1443178A1 (ru) Устройство дл передачи и приема дискретной информации
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU684764A1 (ru) Стартстопный приемопередатчик
SU926784A1 (ru) Детектор частотно-манипулированных сигналов
SU1376244A1 (ru) Преобразователь последовательного кода в параллельный