SU1325719A1 - Система передачи дискретной информации - Google Patents

Система передачи дискретной информации Download PDF

Info

Publication number
SU1325719A1
SU1325719A1 SU853936823A SU3936823A SU1325719A1 SU 1325719 A1 SU1325719 A1 SU 1325719A1 SU 853936823 A SU853936823 A SU 853936823A SU 3936823 A SU3936823 A SU 3936823A SU 1325719 A1 SU1325719 A1 SU 1325719A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
information
phase
inputs
Prior art date
Application number
SU853936823A
Other languages
English (en)
Inventor
Иван Иванович Родькин
Виктор Анатольевич Романов
Александр Николаевич Завьялов
Юрий Алексеевич Погодин
Владимир Алексеевич Ефимов
Original Assignee
Предприятие П/Я Р-6120
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6120 filed Critical Предприятие П/Я Р-6120
Priority to SU853936823A priority Critical patent/SU1325719A1/ru
Application granted granted Critical
Publication of SU1325719A1 publication Critical patent/SU1325719A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к электросв зи и обеспечивает повьшение хоустойчивости передачи дискретной информации. Система передачи дискретной информации содержит на передающей стороне: генератор 1 тактовых импульсов, формирователь 2 сигнала фазового пуска, блок 3 задержки, элементы ИЛИ 4-6, RS-триггер 7, счетчик СЛ сд sj

Description

13
8 импульсов, регистр 9 сдиига и цифровой компаратор (ЦК) Ю сигналов, а на пр иемной стороне; регенератор И входного сигнала, анализатор 12 сигнала фазового пуска, блоки 13 и 1А задержки, элементы И 15, RS-триггеры 16 и 17, элементы ИЛИ 18 и 19, счетчики 20 и 21 импульсов, блок 22 ключей и дешифратор 23 комбинации окончани  передачи информации По тактовым импульсам генератора 1 формирователь 2 вырабатывает рекуррентную последовательность (сигнал фазового пуска), котора  через элемент ИЛИ 6 поступает в канал 2Д св зи. Сигналтэ внешнего источника информации записываютс  в регистр 9 по задержанному 3 задержки сигналу формироваИзобретение относитс  к электросв зи и может быть использовано в /системах сеансной передачи дискретной информации.
Целью изобретени   вл етс  повышение помехоустойчивости передачи дискретной информации.
На чертеже представлена структурна  электрическа  схема системы передачи дискретной информации.
Система передачи дискретной информации содержит на передающей стороне генератор 1 тактовых импульсов, формирователь -2 сигналов фазового пуска, блок 3 задержки, первый 4, второй 5 и третий 6 элементы ИЛИ, RS- триггер 7, счетчик 8 импульсов, регистр 9 сдвига и цифровой компаратор 10 сигналов, а на приемной стороне - регенератор 11 входного сигнала, анализатор 12 сигнала фазового пуска, первый 13 и второй 1А блоки задержки , элемент И 15, первый 16 и второй 17 RS-триггеры, первый 18 и второй 19 элементы ИЛИ, первый 20 и второй 21 счетчики импульсов, блок 22 ключей и дешифратор 23 комбинации окончани  передачи информации, а также канал 24 св зи.
Система передачи дискретной информации работает следующим образом.
При передаче дискретной информации в системе передачи дискретной ин19
тел  2 Конец цикла. Сигналы с RS- триггера 7 разрешают работу счетчика 8 и ЦК 10. При равенстве значени  счетчика 8, записанному в регистре 9, на выходе ЦК 10 по вл етс  сигнал, -который запускает формирователь 2. С этого момента передаетс  рекуррентна  последовательность фазового пуска. В регенераторе 11 осуществл етс  синхронизаци  по тактам принимаемой информации ее регенераци . Анализатор 12 путем регистрации рекуррентной закономерности поступлени  сигналов 1 и О выдел ет сигнал фазового пуска. Его второй сигнал разрешает поступление импульсов инфор-. нации из канала св зи на счетчик 21 . 1 ил.
формации сигнал начала передачи поступает на вход Пуск формировател  2 через второй элемент ИЛИ 5. С этого момента по тактовым им пульсам генератора 1 формирователь 2 вырабатывает рекуррентную последовательность (сигнал фазового пуска), котора  поступает через третий элемент ИЛИ 6 на вход канала 24 св зи. Передача рекуррентной последовательности длитс  полный рекуррентный цикл, в конце которого вырабатываетс  сигнал на выходе Конец цикла формировател  2, который поступает на выход Запрос
информации на передачу системы передачи дискретной информации и через блок 3 задержки на S-вход RS-тригге- ра 7 и тактовый вход регийтра 9. По сигналу Запрос информации на передачу внешний источник информации выдает сигналы На информапионНые входы системы передачи дискретной информации , которые записываютс  в регистр 9 задержанным сигналом Конец цикла.
Сигналы с инверсного и пр мого выходов RS-триггера 7 разрешают соответственно работу счетчика 8 и сравнение чисел в цифровом компараторе 10. Счетчик 8 вьфабатывает на выходе соответствующего разр да (младшего разр да) последовательность чередующихс  символов 1 и О с длительностью элементарной посьшки рекур
рентной последовательности фазового пуска. Эти символы поступают на передачу через третий элемент ИЛИ 6. На приемной стороне чередующиес  посылки 1 и О способствуют поддер- жанию синхронизации по тактам. Через определенное число тактовых импульсов число на выходах разр дов счетчика 8 -становитс  равным числу, установившемус  на выходах разр дов регистра 9 при записи в его  чейки значени  передаваемой информации. Ка следствие этого на выходе цифрового компаратора 10 по вл етс  сигнал, который осуществл  ет запуск формирова- тел  2 через.второй элемент ИЛИ 5. С этого момента производитс  передача рекуррентной последовательности фазового пуска. Первый же символ 1 этой последовательности осуща- ствл ет установку по R-входу RS-триг гера 7. через первый элемент ИЛИ.4. Сигналами с пр мого и инверсного выходов RS-тригегра 7 осуществл ютс  :соответственно запрет сравнени  чи- сел в цифровом компараторе 10 и установка в нулевое состо ние счетчика 8, а также и удержание его в этом состо нии весь рекуррентный цикл. После завершени  передачи сигнала фазового пуска запрашиваетс  нова  информаци  на передачу, осуществл етс  ее запись в регистр 9 и передача чередующихс  символов 1 и О до тех пор, пока число на выходах раз- р дов счетчика 8 не станет равным .числу, установившемус  на выходах разр дов регистра 9 при новой записи информации,
Завершение передачи информации
происходи т после передачи спехщаль- ной комбинации окончани  и подачи на вход Конец передачи информации системы передачи дискретной информа- ции после очередного сигнала запроса информации на передачу. При этом происходит удержание RS-триггера 7 по R-входу через первый элемент ИЛИ 4, что вызывает прекращение передачи
Прием дискретной информации в системе передачи дискретной информации осуществл етс  следующим образом.
Сигналы из канала 24 св зи поступают на вход регенератора 11, в ко- тором осуществл етс  синхронизаци  по тактам принимаемых сигналов информации , ее регенераци  и выдача сигналов информации с информационного выхода регенератора 11 в соответствии с тактовыми импульсами, поступающими с его тактового выхода. Анализатор 12 производит выделение из потока поступающих на его информационный вход последовательности рекуррентного фазового пуска путем регистрации на наперед заданном интервале времени рекуррентной закономерности поступлени  посыпок 1 и О. Пос-
ле регистрации зачетного отрезка при- нимаемой рекуррентной последовательности и окончани  рекуррентного цикла анализатор 12 формирует сигнал Фазовый пуск, который поступает на S-вход первого RS-триггера 16, сигналами с пр мого и инверсного выходов которого соответственно разрешаетс  прохождение последующих сигналов Фазовый пуск через элемент И 15 и работа первого счетчика 20. Первый сигнал Фазовый пуск не проходи через элемент И 15 из-за задержки сигнала с пр мого выхода первого RS- триггера 16 первым блоком 13 задержки на врем  длительности сигнала Фазовый пуск. Первый счетчик 20 ведет счет тактовых импульсов до числа, равного числу разр дов в рекуррентной последовательности фазового пуска и вьфабатЫвает в конце сигнал, который устанавливает по S-входу второй RS- триггер 17, сигналы с инверсного и пр мого выходов которого соответственно разрешают работу второму счет- чику 21 и устанавливают и удерживают в нулевом состо нии первый счетчик 20 через первый элемент ИЛИ 18. Второй сигнал Фазовый пуск с выхода анализатора 12 поступает через элемент И 15 на управл ющий вход блока 22 ключей, вход второго блока 14 задержки и на выход Разрешение на получение информации системы передачи дискретной информации. Второй счетчик 21 работает в режиме счета тактовых импульсов на интервале между соседними фазовыми пусками за вычето времени, равного длительности рекуррентной последовательности фазового пуска. При этом на выходах разр дов второго счетчика 21 за это врем  устанавливаетс  число, равное числу, записанному в регистр 9 передакицей стороны. При включении ключей блока 22 ключей сигналы дискретной информации передаютс  на информационные выходы системы передачи дискретной информации . Эта информаци  принимает513

Claims (1)

  1. с  внешним приемником информации по сигналу Разрешение на получение информации . После истечени  времени задержки во втором блоке 1А задержки на его выходе по вл етс  сигнал, который устанавливает по R-входу второй RS-триггер 17, сигналы с инверсного и пр мого выходов которого соответственно запрещают работу второго счетчика 21 и разрешают работу первого счетчика 20. Окончание приема происходит в случае приема комбинации окончани  передачи информации, дешифрируемой дешифратором 23,сигнал с выхода которого подаетс  через вто рой элемент ИЛИ 19 на R-вход первого RS-триггера 16. Если интервал соседними фазовыми пусками становитс  более максимально допустимого при передаче информации, то происходит переполнение второго счетчика 21, сигнал с выхода переполнени  (R-вы- ход) которого при этом поступает через второй элемент ИЛИ 19 также на установку по R-входу первого RS- триггера 16. Формула изобретени 
    Система передачи дискретной инфор нации, содержаща  на передающей стороне последовательно соединенные ге- нератор тактовых импульсов и формирователь сигнала фазового пуска, а также регистр сдвига, на приемной стороне - последовательно соединенные регенератор входного сигнала и анализатор сигнала фазового пуска, а также блок ключей, при этом тактовый выход регенератора входного сигнала подсоединен к тактовому входу анализатора сигнала фазового пуска, при- чем информационные входы регистра сдвига и выходы блока ключей  вл ютс  соответственно информационными входами и вьгходами системы, а вход регенератора входного сигнала  вл - етс  канальным входом системы, отличающа с  тем,что,с целью :повышени  помехоустойчивости,на передющей стороне введены последовательно соединенные первый элемент РШИ, RS- триггер, цифровой компаратор сигнало и второй элемент ИЛИ, последовательно соединенные счетчик импульсов и третий элемент ИЛИ, а также блок задержки , при этом выход второго эле-
    мента ИЛИ подсоединен к входу Пуск формировател  сигнала фазового пус- ка, выход Конец цикла которого через блок задержки подсоединен к S
    5 Q 5,
    о Q Q г
    5
    96
    входу RS-триггера и тактовому кходу регистра сдвига, выходы разр дов которого подсоединены к первым информационным входам цифрового компаратора сигналов, вторые информационные входы которого подключены к соответствующим выходам разр дов счетчика импульсов, тактовый и установочный входы счетчика импульсов подключены соответственно к выходу генератора тактовых импульсов и инверсному выходу RS-триггера, а выход сигнала фазового пуска формировател  сигнала фазового пуска подсоединен к входу первого элемента ИЛИ и второму вхо- ду третьего элемента ИЛИ, причем вторые входы первого и второго элементов ИЛИ  вл ютс  соответственно входами Конец передачи информации и Начало передачи информации системы, а выход Конец цикла формировател  сигнала фазового пуска и выход третьего элемента ИЛИ  вл ютс  соответст- ; венно выходом Запрос Информации на передачу и канальным выходом системы на приемной стороне введены последовательно соединенные первый RS- ,. триггер, первьй элемент ИЛИ, первый счетчик импульсов, второй RS-триггер и второй счетчик импульсов, последовательно соединенные первый блок за- держки, элемент И и второй блок за- держки, последовательно соединенные дешифратор комбинации окончани  передачи информации и второй элемент ИЛИ, при этом тактовый выход регенератора входного сигнала подсое;динен к так- товым входам первого счетчика импуль- сов и второго счетчика импульсов, выходы разр дов и выход переполнени  которого подсоединены соответственно к информационным входам блока ключей и второму входу второго элемента.ИЛИ, выход которого подсоединен к R-входу первого RS-триггера, выход анализатора сигнала фазового пуска подсое-. динен к З-входу первого RS-триггера и через элемент И к управл ющему входу блока ключей, выходы которого подсоединены к соответствующим входам дешифратора комбинации окончани  передачи информации, выход второго блока задержки подсоединен к R-входу второго RS-триггера, а пр мые выходы первого и второго RS-триггеров под- соединены соответственно к входу первого блока задержки и второму входу первого элемента ИЛИ, причем выход элемента И вл етс  выходом Разреше- ние на получение информации системы.
SU853936823A 1985-08-09 1985-08-09 Система передачи дискретной информации SU1325719A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853936823A SU1325719A1 (ru) 1985-08-09 1985-08-09 Система передачи дискретной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853936823A SU1325719A1 (ru) 1985-08-09 1985-08-09 Система передачи дискретной информации

Publications (1)

Publication Number Publication Date
SU1325719A1 true SU1325719A1 (ru) 1987-07-23

Family

ID=21191726

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853936823A SU1325719A1 (ru) 1985-08-09 1985-08-09 Система передачи дискретной информации

Country Status (1)

Country Link
SU (1) SU1325719A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 172353, кл. Н 04 L 7/10, 1963. Авторское свидетельство СССР № 1282347, 28.01.86. *

Similar Documents

Publication Publication Date Title
US4049908A (en) Method and apparatus for digital data transmission
SU1325719A1 (ru) Система передачи дискретной информации
SU1095220A1 (ru) Устройство дл передачи и приема дискретных сообщений
SU548937A1 (ru) Передающее стартстопное устройство
SU1099395A1 (ru) Приемник команд согласовани скоростей
SU684764A1 (ru) Стартстопный приемопередатчик
SU1297244A1 (ru) Устройство синхронизации
SU1406806A1 (ru) Система передачи дискретной информации
SU1598191A1 (ru) Устройство дл приема биимпульсных сигналов
SU876073A3 (ru) Устройство декодировани информации
SU1658188A1 (ru) Способ последовательной передачи и приема цифровой информации и устройство дл его осуществлени
SU1730732A1 (ru) Устройство дл приема рекуррентного сигнала фазового пуска
SU1058081A1 (ru) Устройство синхронизации последовательности импульсов
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU1427585A1 (ru) Устройство дл приема сигналов начальной синхронизации
RU2023309C1 (ru) Устройство для приема команд телеуправления
SU1338101A1 (ru) Система передачи и приема информации рекуррентными последовательност ми
SU1022205A1 (ru) Устройство дл приема команд телеуправлени
SU563736A1 (ru) Устройство дл синхронизации равнодоступных многоканальных систем св зи
SU1522146A1 (ru) Устройство прив зи к сигналам точного времени
SU1517135A1 (ru) Преобразователь последовательного кода в параллельный
SU1555864A1 (ru) Устройство дл приема кодированных сигналов
SU1142899A1 (ru) Приемное старт-стопное устройство
SU1215129A1 (ru) Устройство дл передачи и приема информации
SU1205315A1 (ru) Стартстопное приемное устройство