SU876073A3 - Устройство декодировани информации - Google Patents
Устройство декодировани информации Download PDFInfo
- Publication number
- SU876073A3 SU876073A3 SU792855651A SU2855651A SU876073A3 SU 876073 A3 SU876073 A3 SU 876073A3 SU 792855651 A SU792855651 A SU 792855651A SU 2855651 A SU2855651 A SU 2855651A SU 876073 A3 SU876073 A3 SU 876073A3
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- decoding
- flip
- trigger
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Dc Digital Transmission (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
(54) УСТРОЙСТВО ДЕКОДИРОВАНИЯ ИНФОРМАЦИИ
Изобретение относитс к устройствам -.декодировани информации в коде RI (со сбросом в ноль) , в частности информации в коде R2 , передаваемой 5 по каналам св зи последовательного типа.
Известно устройство декодировани информации, содержащее приемный блок, выход которого подключен ко входу ft RS Триггера декодировани 1 . ю
Однако известное устройство декодировани облетает низкой точностьй декодировани из-за значительных искажений цифровых сигналов и потери синхронизации.
Цель изобретени - повышение точности декодировани .
Дл этого в устройстве декодировани информации, содержащее приемный блок, выход которого 20 подключен ко входу R R S триггера декодировани , введены блок синхронизации, состо щий их трех-э К- . триггеров, регистр сдвига и инвертор, при этом выход RS -триггера декодиро-25 вани подключен ко входу регистра сдвига и ко входу 3 первого ЗК-триггера , выход которого подключен ко входам установки нул второго и третьего 3к-триггеров, входы О и К BTO-JQ
рого JK-триггера объединены и вл ютс входом сигнала единичного уровн , к объединенным входам 7 и К третьего D к-триггера подключен выход второго JК-триггера, и выход третье-. го ЛК-триггера подключен к тактовому входу регистра сдвига и через инвертор ко входу S R5 -триггера декодировани , причем тактовые входы первого , второго и третьего JК-триггеров объединены и вл ютс тактовым входом устройства декодировани .
На фиг.1 приведена структурна электрическа схема предложенного устройства на фиг.2 - временные диаграммы, по сн ющие работу устройства .
Устройство содержит приемный блок 1, блок 2 синхронизации, в состав которого вход т три С К-триггера 3-5, RS -триггер 6 декодировани , регистр сдвига и инвертор 8.
Устройство работает следующим образом.
Переданный информационный сигнал в коде R2 (фиг.2а) поступает на вход приемного блока 1 в виде искаженного сигнала (фиг.26). Причем порог срабатывани к приемного блока 1
выбран таким образом, чтобы на его выходе (фиг.2в) получать только один импульсf длительность которого меньше длительности импульса с нулевым уровнем раздел Кщего первые два единичных импульса передаваемого инфор мационно.го сигнала (фиг. один импульс, длительность которого мены ше длительности нулевого уровн , заключающегос между трем последовательными единичными импульсами и последующим единичным импульсом.
Причем выходной сигнал приемного блока 1 (фиг.2 а) в режиме ожидани соответствует единичному уровню как до поступлени переданного информа .ционного сигнала в коде Я2 , так и после его окончани . При поступлении тактовых сигналов (фиг.2и на выходах 3 К-триггеров 3-5 и на выходах регистра 7 сдвига формируютс соответственно сигналы (Ьлг,2д,е, и 3).
Дл получени неискаженного сигнала на выходах регистра 7 сдвига :(фиг.2а)нет необходимости в тсмл,чтобы порог к. , на который настррен приемный блок 1, был строго отрегулирован дл получени единичного имnyjfbca ме щу первыми двум единичным импульсами переданного информационного сигнала в коде Й2 (). Дл того, чтобы получить неискаженный . сигнал на выходах регистра 7 срвига, необходимо и достаточно обеспечить кроме перехода в О Выходного сигнала приемного блока 1 (фиг. 2В), в соответствии с первым единичным уровне передаваемого информационного сигнгш переход в 1 сигнал дл любого О уровн передаваемого информационного сигнала и соответствующее переключение на выходе триггера декодировани (фиг.2 ж).
Действительно чтобы сигнал на выходах регистра сдвига (фиг.2) соответствовал переданному информационному сигналу в коде К2 (фиг.2с|) не .обходимо восстановить О уровень, отдел ющий третий 1 уровень от четвертого 1 уровн . В случае запуска по первому спаду тактового сигнала (фиг.2 г) переключение триггера 6 декодировани происходит только, если выходной сигнал поиемно го блока 1 (фиг.2в) переходит в между моментами времени t и t. Длина временного интервала между которыми в данном случае равна трем четверт1Л4 периода передаваемого информационного сигнала (фиг.2а. Момент переброса выходного сигнала регистра 7 сдвига вл етс функцией порога К приемного блока 1 и искажени сигнала (фиг.2б.
с Точно также, чтобы участь четвертый 1 уровень передаваемого информационного сигнала в коде R2 , переключение в О выходного сигнала регистра сдвига (фиг.2б происходит не позднее момента tn , соответствующего п тому нарастающему фронту сигнала (фиг.2е), и должно произойти , самое раннее, в момент t4 , соответствующий четвертому нарастающему фронту сигнала (фиг.2е. Переключение а О происходит в интервёше . равном трем четверт м периода .передаваемого информационного сигнала (фйг.2е1).
При выполнении,вышеупом нутых условий на выходах регистра 7 сдвига выдел етс неискаженный информационный сигнал.
Claims (1)
- Формула изобретениУстройство де1 одировани информации , содержащее приемный блок, выход .которого подключен ко ВХОДУ К3D -триггера декодировани ,, о т л и чающеес тем, что, с целью повышени точности декодировани , введены блок синхронизации, состо щий из трех С К-триггеров, регистр сдвига и инвертор, прн,зтом выход R5-триггера декодировани подключен ко входу регистра сдвига и ко входу 3 первого 3 К-триггера, выход которого подключен ко входам установки кул ВТОРОГО и третьего 3 К-тригге40 ров, входы Л и К ВТОРОГО О К-триггера объединены и вл ютс входом сигнала единичного уровн , к объединенным входам 3 и К третьего ЛКтриггера подключен выход второго(J5 3 К-триггера, а выход третьегб Зктриггера подключен к тактовому входу регистра сдвига и через инвертор ко входу S 45 -триггера декодировани , причем тактовые входы первого,второгоCQ - и третьего Э К-триггеров объединены н вл ютс тактбвым входом устройства декодирова ни .Источники информации, прин тые во внимание при экспертизе 1. Патент США № 3270288,кл. 328-63, 1966 (прототип ).Гьск1-41 ffCKCK1 тфф 44Ф
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR7834758A FR2446562A1 (fr) | 1978-12-11 | 1978-12-11 | Dispositif de decodage d'informations codees rz circulant sur un bus de type serie |
Publications (1)
Publication Number | Publication Date |
---|---|
SU876073A3 true SU876073A3 (ru) | 1981-10-23 |
Family
ID=9215911
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792855651A SU876073A3 (ru) | 1978-12-11 | 1979-12-10 | Устройство декодировани информации |
Country Status (3)
Country | Link |
---|---|
FR (1) | FR2446562A1 (ru) |
GR (1) | GR73995B (ru) |
SU (1) | SU876073A3 (ru) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1098535B (de) * | 1959-09-30 | 1961-02-02 | Siemens Ag | Serien-Parallel-Umsetzer fuer Telegrafierzeichen |
US3181075A (en) * | 1962-08-27 | 1965-04-27 | Klaas Edward Charles | Signal reproducing system |
US3270288A (en) * | 1963-09-18 | 1966-08-30 | Ball Brothers Res Corp | System for reshaping and retiming a digital signal |
-
1978
- 1978-12-11 FR FR7834758A patent/FR2446562A1/fr active Granted
-
1979
- 1979-12-10 SU SU792855651A patent/SU876073A3/ru active
- 1979-12-11 GR GR60720A patent/GR73995B/el unknown
Also Published As
Publication number | Publication date |
---|---|
FR2446562A1 (fr) | 1980-08-08 |
FR2446562B1 (ru) | 1982-05-14 |
GR73995B (ru) | 1984-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4675545A (en) | Wave shaping apparatus for eliminating pulse width distortion | |
SU876073A3 (ru) | Устройство декодировани информации | |
YU211584A (en) | Device for regeneration od sequences of periodic signal | |
SU1172047A1 (ru) | Устройство дл передачи и приема цифровых сигналов | |
SU1142899A1 (ru) | Приемное старт-стопное устройство | |
SU1753615A1 (ru) | Устройство дл передачи информации | |
SU1325719A1 (ru) | Система передачи дискретной информации | |
SU725255A1 (ru) | Устройство дл передачи и приема информации | |
SU1720164A1 (ru) | Устройство дл последовательного обмена данными с квитированием | |
JPS56122539A (en) | System switching method | |
SU1363479A1 (ru) | Устройство дл формировани международного телеграфного кода N2 | |
SU1095220A1 (ru) | Устройство дл передачи и приема дискретных сообщений | |
SU940306A1 (ru) | Реверсивный распределитель импульсов | |
SU758533A1 (ru) | Импульсна система передачи двоичных сигналов | |
SU1522146A1 (ru) | Устройство прив зи к сигналам точного времени | |
SU578669A1 (ru) | Устройство цикловой синхронизации в системах передачи цифровой информации | |
SU1119184A1 (ru) | Система передачи и приема дискретной информации | |
SU978375A1 (ru) | Устройство дл передачи и приема цифровых сигналов | |
SU906014A1 (ru) | Устройство дл фазового пуска приемника | |
SU1125754A1 (ru) | Многоканальна система св зи | |
SU1180873A1 (ru) | Устройство дл сопр жени диспле с ЭВМ | |
JPS57106264A (en) | System for data reproducing | |
SU902302A1 (ru) | Устройство дл приема цифровой информации | |
SU1721836A2 (ru) | Устройство дл передачи и приема данных | |
KR890001847Y1 (ko) | 데이터콜렉터 회로 |