RU1812637C - Декодирующее устройство - Google Patents
Декодирующее устройствоInfo
- Publication number
- RU1812637C RU1812637C SU4916500A RU1812637C RU 1812637 C RU1812637 C RU 1812637C SU 4916500 A SU4916500 A SU 4916500A RU 1812637 C RU1812637 C RU 1812637C
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- clock
- inputs
- outputs
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Использование: техника св зи, системы передачи дискретной информации. Цель: повышение достоверности декодировани . Сущность: устройство содержит блок синхронизации и обнаружени ошибок, образованным преобразователем кода, формирователем импульса, одновибрато- ром, 9 элементов И, 3 элемента ИЛИ, 5 триггеров , 5 счетчиков, генератор тактовых импульсов, 2 регистра сдвига, элемент сравнени , блок вычитани , генератор псевдослучайных последовательностей. 1 з.п.ф-лы, ЗИЛ. . .. .. У , : : ;.- : :
Description
(Л
С
Изобретение относитс к технике св зи и может быть использовано в системах передачи дискретной информации, телеуправлени и телеконтрол дл повышени достоверности св зи. .
Цель изобретени - повышени достоверности декодировани ,
На фиг. 1 показана структурна схема устройства; на фиг. 2 и фиг. 3 - соответственно временные диаграммы его работы и. вариант исполнени блока синхронизации и обнаружени ошибок.
Декодирующее устройство (фиг. 1) содержит блок 1 синхронизации и обнаружени ошибок, элементы И 2-10, элементы ИЛИ 11-13, триггеры 14-18, счетчики 19-23, генератор 24 тактовых импульсов, регистры 25, 26 сдвига, элемент 27 сравнени , блок вычитани 28 и генератор 29 псевдослучайных последовательностей (ГПСП).
Вход блока 1 синхронизации и обнаружени ошибок вл етс входом устройства.
Блок 1 синхронизации и обнаружени ошибок содержит преобразователь 30 кода, формирователь 31 импульса и одновибра- тор32,
Формирователь 26 импульса и ГПСП 29 могут быть выполнены по известным схемам , преобразователь 25 кода может быть выполнен так же по известной схеме.
Блок вычитани может быть выполнен по схеме, известной ранее.
Предлагаемое устройство работает следующим образом;
В исходном состо нии на вход устройства поступает закодированна (например, кодом Манчестер 11) ПСП X/t/.
Сигналом Начальна .установка, сброшены триггеры 14-18, одновибратор 32 и обнулен счетчик 23. В ГПСП 29 записан обГС
VV
со
ю оСл )
ч|
раэующий код принимаемых последовательностей .
В процессе преобразовани на соответствующих выходах блока 1 по вл етс информаци и сопровождающие ее синхроимпульсы , которые через элементы И 7, 10 и ИЛИ 12, 13 поступают соответственно на информационный и синхровыходы устройства (см. фиг. 2, а, б).
Если же в принимаемых данных обнаружена ошибка (успел сформироватьс импульс на выходе одновибратора с перезапуском 32, что возможно в случае превышени паузы между следующими друг за другом выходными импульсами формировател 31 битового интервала), импульс на выходе блока 1 (фиг. 2, в) обнул ет счетчик 19 и устанавливает триггеры 14, 15, в результате чего запираютс элементы И 7, 10, прекращаетс вывод полезной информации и синхроимпульсов и отпираетс элемент И 2, импульсы с выхода которого поступают на тактовые входы счетчиков 19, 21 и регистра 25 (фиг. 2, г). Далее правильна информаци записываетс только в регистр 25, и это продолжаетс до тех пор, пока не будут заполнены все п его разр дов, п - длина образующего кода ПСП. В этом случае на выходе переноса счетчика 19 по вл етс импульс, который устанавливает триггер 17, что приводит к запиранию элемента И 3 и сбросу триггера 15, положительный перепад импульса, на инверсном выходе которого запускает генератор 24 тактовых импульсов и взводит счетный триг- .гёр 1 б, в результате чего на выходах элементов И 5 и ИЛИ 11 по вл етс импульсы (фиг. 2, д), поступающие на тактовый вход счетчика 20 и запускающие ГПСП 29, информаци с выхода которого записываетс в регистр 26 по закону формировани принимаемых ПСП.
При совпадении информации на, выходах регистров 25 и 26 элемент сравнени 27 формирует импульс(фиг. 2, е), который сбрасывает регистр 25 и триггер 16, запирающий элемент И 5, устанавливает в исходное состо ние ГПСП 29 и записывает в счетчик 22 выходное состо ние блока вычитани 28, представл ющее собой разность между со- держимым счетчиков держимым счетчиков 20 и 21. Тактовые импульсы с выхода генератора 24 через открытые элементы И 6 и ИЛИ 11 поступают на синхровход ГПСП 29 и вход вычитани счетчика 22, импульс с вывода переноса которого устанавливает триггер 18 и отпирает элементы И 8, 9, пропуска на выход б устройства синхроимпульсы и выход а информацию с выхода ГПСП 29, представл ющую собой исправный сегмент ПСП, располагающий за последним прин тым правильным битом. Вывод продолжаетс до тех пор, пока импульс с выхода переноса LK счетчика длины кадра
23 не сбросит генератор 24,
Таким образом, в предлагаемом устрой- стве обеспечиваетс восстановление сбойного участка принимаемой ПСП и, следовательно, повышаетс достоверность
Claims (2)
- процесса декодировани информации. Формула изобретени 1. Декодирующее устройство, содержащее первый регистр сдвига, выходы которого подключены к первым входам элементасравнени , выход которого соединен с первым входом первого элемента И, второй регистр сдвига, первый счетчик, вход сброса которого соединен с первым выходом блока синхронизации и обнаружени ошибок , вход которого вл етс входом устройства , второй выход синхронизации и обнаружени ошибок подключен к первому входу второго элемента И, и генератор тактовых импульсов, отличающеес тем,что, с целью повышени достоверности декодировани , в него введены блок вычитани , третий - дев тый,элементы И, первый - п тый триггеры, первый - третий элементы ИЛИ, второй - п тый счетчики и генератор псевдослучайных последовательностей, тактовый вход которого объединен с тактовым входом второго регистра сдвига и подключен к выходу первого элемента ИЛИ, вход установки генератора псевдослучайных последовательностей соединен с входом сброса первого регистра, входом установки второго счетчика и соединен с выходом элемента сравнени , выход генератора псевдослучайных последовательностей подключен к первому входу третьего элемента И и информационному входу второго регистра сдвига, выходы которого под- ключены к вторым входам элемента сравнени , тактовые входы первого и второго триггеров объединены и подключены к первому выходу блока синхронизации и обнаружени ошибок, третий выход которого подключен к первым входам четвертого и п того элементов И, выход четвертого элемента И подключен к тактовым входам первого регистра сдвига, первого и третьего счетчиков, выход переноса первого счетчика соединен с тактовым входом третьего триггера, инверсный выход которого соединен с первым входом шестого элемента И, выход которого подключен к входу сброса второго триггера, пр мой выход которого подключен к второму входу четвертого элемента И, инверсный выход второго триггераподключен к тактовому входу генераторатактовых импульсов и второму входу первого элемента И, выход которого подключен к тактовому входу четвертого триггера, пр мой и инверсный выходы которого подключены соответственно к первым входам седьмого и восьмого элементов И, выход седьмого элемента И подключен к первому входу первого элемента ИЛИ и тактовому входу четвертого счетчика, выходы которого И выходы третьего счетчика подключены соответственно к первым и вторым входам блока вычитани , выходы которого подключены к информационным входам второго счетчика, выход переноса которого соединен с тактовым входом п того триггера, пр мой выход которого подключен к первому входу дев того элемента И и второму входу третьего элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого вл етс информационным выходом устройства, информационный вход первого регистра сдвига подключен к второму выходу блока синхронизации и обнаружени ошибок, выход генератора тактовых импульсов подключен к вторым входам седьмого, восьмого и дев того элементов И, выход восьмого элемента И подключен к второму входу первого элемента ИЛИ и вычитающему входу второго счетчика, инверсный выход первого тригге5ра подключен к вторым входам п того элемента И и второго элемента И, выход которого соединен с вторым входом второго элемента ИЛИ, выходы п того и дев того элементов И подключены соответственно к первому и второму входам третьего элемента ИЛИ, выход которого вл етс синхронизирующим выходом устройства и подключен к тактовому выходу п того счетчика , выход.переноса которого подключен к входу сброса генератора тактовых импульсов , второй вход шестого элемента И, входы сброса первого третьего, четвертого и п того триггеров и п того счетчика подключены к шине Начальна установка.
- 2. Устройство по п.1. о т л и ч а ю щ е е- с тем, что блок синхронизации и обнаружени ошибок содержит преобразователькода, одновибратор и формирователь импульса , вход которого объединен с входом преобразовател кода и вл етс входом блока, выход формировател импульсов подключен к тактовому входу одновибратора , вход и выход сброса которого соединен соответственно с шиной Начальна установка и первым выходом блока, первый и второй выходы преобразовател кода вл ютс соответственно вторым и третьим выходами блока.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4916500 RU1812637C (ru) | 1991-03-05 | 1991-03-05 | Декодирующее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4916500 RU1812637C (ru) | 1991-03-05 | 1991-03-05 | Декодирующее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1812637C true RU1812637C (ru) | 1993-04-30 |
Family
ID=21563475
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4916500 RU1812637C (ru) | 1991-03-05 | 1991-03-05 | Декодирующее устройство |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1812637C (ru) |
-
1991
- 1991-03-05 RU SU4916500 patent/RU1812637C/ru active
Non-Patent Citations (1)
Title |
---|
П.Хоровиц и У.Хилл Искусство схемртехники. М.: Мир, 1983. т.1, рис.8.79 и т.2, рис.9.65,9,66. Авторское свидетельство СССР №1325707, кл. КОЗ Н 5/12,1985. Авторское свидетельство СССР №1457159, кл. Н 03 К 21/10, 1988. Авторское свидетельство СССР № 1241480, кд. Н 03 М 5/02, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3940736A (en) | Digital code monitor system | |
RU1812637C (ru) | Декодирующее устройство | |
CN100426679C (zh) | 对数字信号采样的方法和装置 | |
SU1730732A1 (ru) | Устройство дл приема рекуррентного сигнала фазового пуска | |
SU1483477A1 (ru) | Устройство дл приема последовательности импульсно-временных кодов | |
SU613515A2 (ru) | Устройство дл декодировани циклических кодов | |
SU1429330A1 (ru) | Устройство дл выделени сигнала фазового пуска | |
SU1008921A1 (ru) | Устройство дл цикловой синхронизации при двоичном сверточном кодировании | |
SU1443178A1 (ru) | Устройство дл передачи и приема дискретной информации | |
SU1213434A1 (ru) | Цифровой фазовращатель | |
SU418880A1 (ru) | ||
SU1003127A1 (ru) | Устройство дл приема телесигналов | |
SU1509857A1 (ru) | Устройство дл выделени кадрового синхронизирующего слова | |
SU1241507A1 (ru) | Фазоимпульсный дискриминатор | |
JP2670328B2 (ja) | 信号変換回路 | |
RU1774512C (ru) | Устройство кодовой синхронизации | |
SU1596473A1 (ru) | Устройство тактовой синхронизации псевдослучайных последовательностей | |
SU653743A1 (ru) | Устройство декодировани | |
SU1529466A1 (ru) | Устройство тактовой синхронизации | |
SU1262501A1 (ru) | Сигнатурный анализатор | |
SU1709542A1 (ru) | Устройство дл детектировани ошибок | |
SU1601768A1 (ru) | Адаптивный приемник относительного биимпульсного сигнала | |
SU1689948A1 (ru) | Генератор случайных чисел | |
RU2022470C1 (ru) | Устройство для передачи и приема дискретной информации | |
SU1734226A1 (ru) | Устройство синхронизации М-последовательности |