RU2016106337A - Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность - Google Patents

Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность Download PDF

Info

Publication number
RU2016106337A
RU2016106337A RU2016106337A RU2016106337A RU2016106337A RU 2016106337 A RU2016106337 A RU 2016106337A RU 2016106337 A RU2016106337 A RU 2016106337A RU 2016106337 A RU2016106337 A RU 2016106337A RU 2016106337 A RU2016106337 A RU 2016106337A
Authority
RU
Russia
Prior art keywords
bit
substreams
bits
ldpc
generating
Prior art date
Application number
RU2016106337A
Other languages
English (en)
Other versions
RU2701085C2 (ru
RU2016106337A3 (ru
Inventor
Хиун-Коо ЯНГ
Хонг-Сил ДЗЕОНГ
Сунг-Риул ЙУН
Original Assignee
Самсунг Электроникс Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Самсунг Электроникс Ко., Лтд. filed Critical Самсунг Электроникс Ко., Лтд.
Publication of RU2016106337A publication Critical patent/RU2016106337A/ru
Publication of RU2016106337A3 publication Critical patent/RU2016106337A3/ru
Application granted granted Critical
Publication of RU2701085C2 publication Critical patent/RU2701085C2/ru

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/0335Arrangements for removing intersymbol interference characterised by the type of transmission
    • H04L2025/03375Passband transmission
    • H04L2025/0342QAM

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Claims (34)

1. Способ генерирования подпотоков передатчика сигналов, причем способ генерирования подпотоков содержит этапы, на которых:
записывают биты кодового слова с малой плотностью проверок на четность (LDPC) по столбцам;
считывают записанные биты LDPC-кодового слова по строкам; и
генерируют подпотоки посредством демультиплексирования считанных битов,
при этом, если 64-арная квадратурная амплитудная модуляция (64-QAM) используется в качестве схемы модуляции, и считанные биты с v0 по v11 назначаются 12 подпотокам с b0 по b11, генерирование подпотоков содержит назначение бита v0 биту b4, бита v1 биту b2, бита v2 биту b0, бита v3 биту b5, бита v4 биту b6, бита v5 биту b1, бита v6 биту b3, бита v7 биту b7, бита v8 биту b8, бита v9 биту b9, бита v10 биту b10 и бита v11 биту b11.
2. Способ генерирования подпотоков передатчика сигналов, причем способ генерирования подпотоков содержит этапы, на которых:
записывают биты кодового слова с малой плотностью проверок на четность (LDPC) по столбцам;
считывают записанные биты LDPC-кодового слова по строкам; и
генерируют подпотоки посредством демультиплексирования считанных битов,
при этом, если 64-арная квадратурная амплитудная модуляция (64-QAM) используется в качестве схемы модуляции, и считанные биты с v0 по v11 назначаются 12 подпотокам с b0 по b11, генерирование подпотоков содержит назначение бита v0 биту b4, бита v1 биту b0, бита v2 биту b1, бита v3 биту b6, бита v4 биту b2, бита v5 биту b3, бита v6 биту b5, бита v7 биту b8, бита v8 биту b7, бита v9 биту b10, бита v10 биту b9 и бита v11 биту b11.
3. Способ генерирования подпотоков передатчика сигналов, причем способ генерирования подпотоков содержит этапы, на которых:
записывают биты кодового слова с малой плотностью проверок на четность (LDPC) по столбцам;
считывают записанные биты LDPC-кодового слова по строкам; и
генерируют подпотоки посредством демультиплексирования считанных битов с использованием схемы демультиплексирования,
при этом, если 256-арная квадратурная амплитудная модуляция (256-QAM) используется в качестве схемы модуляции, и считанные биты с v0 по v7 назначаются 8 подпотокам с b0 по b7, генерирование подпотоков содержит назначение бита v0 биту b4, бита v1 биту b0, бита v2 биту b1, бита v3 биту b2, бита v4 биту b5, бита v5 биту b3, бита v6 биту b6 и бита v7 биту b7.
4. Способ генерирования подпотоков передатчика сигналов, причем способ генерирования подпотоков содержит этапы, на которых:
записывают биты кодового слова с малой плотностью проверок на четность (LDPC) по столбцам;
считывают записанные биты LDPC-кодового слова по строкам; и
генерируют подпотоки посредством демультиплексирования считанных битов с использованием схемы демультиплексирования,
при этом, если 256-арная квадратурная амплитудная модуляция (256-QAM) используется в качестве схемы модуляции, и считанные биты с v0 по v7 назначаются 8 подпотокам с b0 по b7, генерирование подпотоков содержит назначение бита v0 биту b4, бита v1 биту b0, бита v2 биту b5, бита v3 биту b1, бита v4 биту b2, бита v5 биту b3, бита v6 биту b6 и бита v7 биту b7.
5. Передатчик сигналов в системе, использующей код с малой плотностью проверок на четность (LDPC), адаптированный для выполнения способа по одному из пунктов 1 - 4.
6. Способ работы приемника сигналов, при этом способ работы содержит этапы, на которых:
генерируют обработанные биты посредством обработки подпотоков, которые сгенерированы на основе битов кодового слова с малой плотностью проверок на четность (LDPC),
при этом, если 64-арная квадратурная амплитудная модуляция (64-QAM) используется в качестве схемы модуляции, в передатчике сигналов и 12 подпотоков с b0 по b11 назначаются обработанным битам с v0 по v11, обработка подпотоков содержит назначение бита b0 биту v2, бита b1 биту v5, бита b2 биту v1, бита b3 биту v6, бита b4 биту v0, бита b5 биту v3, бита b6 биту v4, бита b7 биту v7, бита b8 биту v8, бита b9 биту v9, бита b10 биту v10, и бита b11 биту v11.
7. Способ работы приемника сигналов, при этом способ работы содержит этапы, на которых:
генерируют обработанные биты посредством обработки подпотоков, которые сгенерированы на основе битов кодового слова с малой плотностью проверок на четность (LDPC),
при этом, если 64-арная квадратурная амплитудная модуляция (64-QAM) используется в качестве схемы модуляции в передатчике сигналов и 12 подпотоков с b0 по b11 назначаются обработанным битам с v0 по v11, обработка подпотоков содержит назначение бита b0 биту v1, бита b1 биту v2, бита b2 биту v4, бита b3 биту v5, бита b4 биту v0, бита b5 биту v6, бита b6 биту v3, бита b7 биту v8, бита b8 биту v7, бита b9 биту v10, бита b10 биту v9 и бита b11 биту v11.
8. Способ работы приемника сигналов, при этом способ работы содержит этапы, на которых:
генерируют обработанные биты посредством обработки подпотоков, которые сгенерированы на основе битов кодового слова с малой плотностью проверок на четность (LDPC),
при этом, если 256-арная квадратурная амплитудная модуляция (256-QAM) используется в качестве схемы модуляции, в передатчике и 8 подпотоков с b0 по b8 назначаются обработанным битам с v0 по v8, обработка подпотоков содержит назначение бита b0 биту v1, бита b1 биту v2, бита b2 биту v3, бита b3 биту v5, бита b4 биту v0, бита b5 биту v4, бита b6 биту v6 и бита b7 биту v7.
9. Способ работы приемника сигналов, при этом способ работы содержит этапы, на которых:
генерируют обработанные биты посредством обработки подпотоков, которые сгенерированы на основе битов кодового слова с малой плотностью проверок на четность (LDPC),
при этом, если 256-арная квадратурная амплитудная модуляция (256-QAM) используется в качестве схемы модуляции, в передатчике сигналов и 8 подпотоков с b0 по b8 назначаются обработанным битам с v0 по v8, обработка подпотоков содержит назначение бита b0 биту v1, бита b1 биту v3, бита b2 биту v4, бита b3 биту v5, бита b4 биту v0, бита b5 биту v2, бита b6 биту v6 и бита b7 биту v7.
110. Приемник сигналов в системе, использующей код с малой плотностью проверок на четность (LDPC), адаптированный для выполнения способа по одному из пп. 6 - 9.
RU2016106337A 2011-03-30 2016-02-25 Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность RU2701085C2 (ru)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
KR10-2011-0029128 2011-03-30
KR20110029128 2011-03-30
KR10-2011-0034481 2011-04-13
KR20110034481 2011-04-13
KR20110037531 2011-04-21
KR10-2011-0037531 2011-04-21
KR10-2011-0141033 2011-12-23
KR1020110141033A KR101865068B1 (ko) 2011-03-30 2011-12-23 저밀도 패리티 검사 부호를 사용하는 시스템에서 신호 맵핑/디맵핑 장치 및 방법

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
RU2013148102/08A Division RU2580085C2 (ru) 2011-03-30 2012-03-28 Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность

Publications (3)

Publication Number Publication Date
RU2016106337A true RU2016106337A (ru) 2017-08-30
RU2016106337A3 RU2016106337A3 (ru) 2019-07-17
RU2701085C2 RU2701085C2 (ru) 2019-09-24

Family

ID=47282477

Family Applications (2)

Application Number Title Priority Date Filing Date
RU2013148102/08A RU2580085C2 (ru) 2011-03-30 2012-03-28 Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность
RU2016106337A RU2701085C2 (ru) 2011-03-30 2016-02-25 Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность

Family Applications Before (1)

Application Number Title Priority Date Filing Date
RU2013148102/08A RU2580085C2 (ru) 2011-03-30 2012-03-28 Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность

Country Status (6)

Country Link
JP (1) JP5937194B2 (ru)
KR (1) KR101865068B1 (ru)
CN (1) CN103460607B (ru)
AU (1) AU2012237118B2 (ru)
RU (2) RU2580085C2 (ru)
TW (1) TWI528731B (ru)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10425110B2 (en) * 2014-02-19 2019-09-24 Samsung Electronics Co., Ltd. Transmitting apparatus and interleaving method thereof
CN111200443B (zh) * 2014-03-19 2023-09-12 三星电子株式会社 发送设备及其交织方法
KR101775704B1 (ko) 2014-05-21 2017-09-19 삼성전자주식회사 송신 장치 및 그의 인터리빙 방법
US20160204804A1 (en) * 2015-01-13 2016-07-14 Sony Corporation Data processing apparatus and method

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8208499B2 (en) * 2003-06-13 2012-06-26 Dtvg Licensing, Inc. Framing structure for digital broadcasting and interactive services
KR100809619B1 (ko) * 2003-08-26 2008-03-05 삼성전자주식회사 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법
KR100922956B1 (ko) * 2003-10-14 2009-10-22 삼성전자주식회사 저밀도 패리티 검사 코드의 부호화 방법
KR100918763B1 (ko) * 2003-11-14 2009-09-24 삼성전자주식회사 병렬 연접 저밀도 패리티 검사 부호를 사용하는 채널 부호화/복호 장치 및 방법
US7395494B2 (en) * 2003-12-22 2008-07-01 Electronics And Telecommunications Research Institute Apparatus for encoding and decoding of low-density parity-check codes, and method thereof
WO2006011744A2 (en) * 2004-07-27 2006-02-02 Lg Electronics Inc. Method of encoding and decoding using low density parity check code
CN101009534A (zh) * 2007-02-01 2007-08-01 中兴通讯股份有限公司 一种多输入多输出系统的发射方法及系统
ATE543314T1 (de) * 2007-11-14 2012-02-15 Lg Electronics Inc Verfahren und system zum senden und empfangen von signalen
KR20090063184A (ko) * 2007-12-12 2009-06-17 엘지전자 주식회사 신호 송수신 방법 및 신호 송수신 장치
KR101502623B1 (ko) * 2008-02-11 2015-03-16 삼성전자주식회사 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서 채널부호/복호 방법 및 장치
DK2254250T3 (en) * 2008-03-03 2015-08-31 Rai Radiotelevisione Italiana Bitpermutationsmønstre for LDPC coded modulation and 64QAM constellations
PL2099135T3 (pl) * 2008-03-03 2018-07-31 Samsung Electronics Co., Ltd. Urządzenie i sposób kodowania i dekodowania kanałowego w systemie komunikacyjnym wykorzystującym kody sprawdzania parzystości o niskiej gęstości
JP4888734B2 (ja) * 2008-07-07 2012-02-29 ソニー株式会社 データ処理装置、及びデータ処理方法
EP2178214A1 (en) * 2008-10-16 2010-04-21 Thomson Licensing Method and apparatus for algebraic erasure decoding

Also Published As

Publication number Publication date
RU2580085C2 (ru) 2016-04-10
RU2701085C2 (ru) 2019-09-24
AU2012237118A1 (en) 2013-09-19
RU2013148102A (ru) 2015-05-10
TWI528731B (zh) 2016-04-01
CN103460607B (zh) 2016-10-12
RU2016106337A3 (ru) 2019-07-17
CN103460607A (zh) 2013-12-18
KR20120111903A (ko) 2012-10-11
TW201246801A (en) 2012-11-16
JP2014513889A (ja) 2014-06-05
AU2012237118B2 (en) 2016-02-25
JP5937194B2 (ja) 2016-06-22
KR101865068B1 (ko) 2018-06-08

Similar Documents

Publication Publication Date Title
RU2016106337A (ru) Устройство и способ для отображения и обратного отображения сигналов в системе связи с использованием кода с малой плотностью проверок на четность
WO2015050623A3 (en) Long-haul high rate quantum key distribution
EA201070630A1 (ru) Устройство и способ обработки данных, а также кодирующее устройство и способ кодирования
EP3985879A1 (en) Multi-stage interleaving for ldpc codes
SG11201900334RA (en) Transmission apparatus, reception apparatus, communication method, and integrated circuit
JP2008048093A5 (ru)
EA201070632A1 (ru) Устройство и способ обработки данных
JP2015511444A5 (ru)
PT2395723E (pt) Métodos e aparelho para codificar e transmitir e para receber informação de sinalização num sistema de comunicação
MX2021003362A (es) Aparato receptor y metodo de decodificacion del mismo.
EA201070628A1 (ru) Устройство обработки данных и способ обработки данных
EA201490314A1 (ru) Передача данных восстановления в многоуровневой иерархии качества сигнала
WO2011139122A3 (en) Apparatus and method for channel coding in a communication system
MY164594A (en) Image coding method, image coding apparatus, image decoding method and image decoding apparatus
RU2016144481A (ru) Оперирование категориями пользовательского оборудования с поддержкой 256-позиционной квадратурной амплитудной модуляции
MY165358A (en) Image coding method, image decoding method, image coding apparatus, image decoding apparatus, and image coding and decoding apparatus
RU2014134363A (ru) Передатчик, способ передачи, приемник, способ приема, программа и интегральная схема
WO2010024619A3 (en) Symbol mapping apparatus and method
MX2019014724A (es) Aparato de transmision y metodo de intercalacion del mismo.
MX354314B (es) Dispositivo de procesamiento de datos y metodo de procesamiento de datos.
RU2015145970A (ru) Устройство обработки данных и способ обработки данных
PH12020550518A1 (en) Transmission device, transmission method, reception device, and reception method
EP2624493A3 (en) Apparatus and method for transmitting/receiving data in communication system
WO2012134160A3 (en) Apparatus and method for mapping and demapping signals in a communication system using a low density parity check code
JP2018129566A5 (ja) 送信装置、送信方法、受信装置、及び、受信方法