Claims (1)
Устройство для формирования имитостойких нелинейных рекуррентных последовательностей, содержащее регистр сдвига, соответствующие входы которого соединены с соответствующими выходами блока управления, сумматор по модулю два, выход которого подключен к входу записи регистра сдвига, а первый вход сумматора по модулю два соответственно соединен с выходом элемента задержки, вход которого соединен с выходом четырехвходового первого элемента И, четвертый вход которого соединен с первым инверсным выходом регистра сдвига, блок управления, состоящий из первого и второго счетчиков, ключа, генератора тактовых импульсов, элемента ИЛИ, первого и второго регистров, где выходы первого регистра соединены с соответствующими выходами блока управления, а входы с первого по четвертый первой группы блока управления соответственно соединены со входами «Кода начальной фазы» устройства, причем первый вход кода начальной фазы устройства объединен с помощью элемента МОНТАЖНОЕ ИЛИ с первым прямым выходом регистра сдвига и подключен к первому информационному входу первой группы блока управления, второй вход кода начальной фазы устройства объединен с помощью элемента МОНТАЖНОЕ ИЛИ с вторым прямым выходом регистра сдвига и подключен к второму информационному входу первой группы блока управления, третий вход кода начальной фазы устройства объединен с помощью элемента МОНТАЖНОЕ ИЛИ с третьим прямым выходом регистра сдвига, третьим входом сумматора по модулю два и подключен третьему информационному входу первой группы блока управления, четвертый вход кода начальной фазы устройства объединен с помощью элемента МОНТАЖНОЕ ИЛИ с четвертым прямым выходом регистра сдвига, первым входом первого элемента И, вторым входом сумматора по модулю два и подключен к четвертому информационному входу первой группы блока управления, первый инверсный выход регистра сдвига подключен к четвертому входу первого элемента И, первый, третий, пятый и седьмой выходы регистра сдвига являются прямыми, а второй, четвертый, шестой и восьмой выходы регистра сдвига - инверсными выходами соответственно первого, второго, третьего и четвертого разрядов, первый, третий, пятый и седьмой выходы регистра сдвига подключены соответственно к первой, второй, третьей и четвертой шинам первого входа блока управления, первый выход которого соединен с первым синхровходом второго счетчика и выходом элемента ИЛИ, первый вход которого соединен с первым информационным входом ключа, с первым синхровходом и вторым счетным входом первого счетчика, с выходом генератора импульсов, вход которого соединен с вторым входом элемента ИЛИ, вторым синхровходом считывания обоих регистров памяти, выходом «отпирания» ключа и входом запуска блока управления, третий вход которого соединен с первыми синхровходами записи обоих регистров, третьим входом «запирания» ключа и выходом второго счетчика, второй счетный вход которого соединен с выходом ключа, а первый вход которого соединен с выходом элемента ИЛИ, четыре входа предварительной установки второго счетчика соединены соответственно с четырьмя выходами второго регистра памяти, четыре информационных входа которого подключены соответственно к четырем шинам четвертого входа блока управления, отличающееся тем, что в блок внешней логики введены вместо двухвходового элемента ИЛИ трехвходовый элемент ИЛИ и дополнительно трехвходовый элемент И, причем первый прямой выход регистра сдвига подключен к первому входу второго и пятого элементов И, первому входу второго элемента ИЛИ, второй прямой выход регистра сдвига подключен к первому входу третьего элемента И, третий прямой выход регистра сдвига подключен к третьему входу пятого элемента И, выход которого подключен к третьему входу третьего элемента ИЛИ, четвертый прямой выход регистра сдвига подключен к вторым входам второго и четвертого элементов И соответственно, второй инверсный выход регистра сдвига подключен к третьему входу первого элемента И и к второму входу пятого элемента И, третий инверсный выход регистра сдвига подключен к второму входу первого элемента И, первому входу четвертого элемента И, выход которого подключен к первому входу третьего элемента ИЛИ, выход которого является выходом нелинейной рекуррентной последовательности устройства, к второму входу второго элемента ИЛИ, выход которого подключен к второму входу третьего элемента И, выход которого подключен к второму входу элемента НЕ, инверсный выход второго элемента И подключен к первому входу первого элемента ИЛИ и второму входу элемента НЕ, выход которого является выходом инвертированной нелинейной рекуррентной последовательности устройства.A device for generating simulated non-linear non-linear recurrence sequences, comprising a shift register, the corresponding inputs of which are connected to the corresponding outputs of the control unit, an adder modulo two, the output of which is connected to the input of the shift register record, and the first adder modulo two is connected respectively to the output of the delay element, the input of which is connected to the output of the four-input first element AND, the fourth input of which is connected to the first inverse output of the shift register, the control unit, with consisting of the first and second counters, key, clock, OR element, first and second registers, where the outputs of the first register are connected to the corresponding outputs of the control unit, and the inputs from the first to fourth of the first group of the control unit are respectively connected to the inputs of the “Initial phase code »The device, and the first input of the initial phase code of the device is combined using the INSTALL OR element with the first direct output of the shift register and connected to the first information input of the first group of the control unit As a result, the second input of the initial phase code of the device is combined using the INSTALL OR element with the second direct output of the shift register and connected to the second information input of the first group of the control unit, the third input of the initial phase code of the device is combined using the INSTALL OR element with the third direct output of the shift register, the third input of the adder is modulo two and is connected to the third information input of the first group of the control unit, the fourth input of the initial phase code of the device is combined using the MOUNTING element And with the fourth direct output of the shift register, the first input of the first element And, the second input of the adder modulo two and connected to the fourth information input of the first group of the control unit, the first inverse output of the shift register is connected to the fourth input of the first element And, the first, third, fifth and the seventh outputs of the shift register are direct, and the second, fourth, sixth and eighth outputs of the shift register are the inverse outputs of the first, second, third and fourth bits, respectively, the first, third, fifth and seventh outputs the shift register is connected respectively to the first, second, third and fourth buses of the first input of the control unit, the first output of which is connected to the first clock input of the second counter and the output of the OR element, the first input of which is connected to the first information input of the key, with the first clock input and the second count input of the first counter, with the output of the pulse generator, the input of which is connected to the second input of the OR element, the second clock input of reading both memory registers, the output of the "unlocking" of the key and the start input of the control unit the third input of which is connected to the first sync inputs of recording of both registers, the third input of "locking" the key and the output of the second counter, the second counter input of which is connected to the output of the key, and the first input of which is connected to the output of the OR element, the four preset inputs of the second counter are connected respectively, with four outputs of the second memory register, four information inputs of which are connected respectively to the four buses of the fourth input of the control unit, characterized in that in the external logic unit instead of a two-input OR element, a three-input OR element and an additional three-input element AND are introduced, and the first direct output of the shift register is connected to the first input of the second and fifth elements AND, the first input of the second OR element, the second direct output of the shift register is connected to the first input of the third element AND, the third the direct output of the shift register is connected to the third input of the fifth AND element, the output of which is connected to the third input of the third OR element, the fourth direct output of the shift register is connected to the second inputs of the WTO of the fourth and fourth AND elements, respectively, the second inverse output of the shift register is connected to the third input of the first And element and to the second input of the fifth element And the third inverse output of the shift register is connected to the second input of the first And element, the first input of the fourth And element, the output of which is connected to the first input of the third OR element, the output of which is the output of the nonlinear recurrence sequence of the device, to the second input of the second OR element, the output of which is connected to the second input of the third AND element, Exit of which is connected to the second input of the NOR inverse output of the second AND gate connected to the first input of the first OR gate and a second input of NOT circuit whose output is the inverted output of the nonlinear device recurrent sequence.