RU2015122683A - Device for forming imitostable nonlinear recurrence sequences - Google Patents

Device for forming imitostable nonlinear recurrence sequences Download PDF

Info

Publication number
RU2015122683A
RU2015122683A RU2015122683A RU2015122683A RU2015122683A RU 2015122683 A RU2015122683 A RU 2015122683A RU 2015122683 A RU2015122683 A RU 2015122683A RU 2015122683 A RU2015122683 A RU 2015122683A RU 2015122683 A RU2015122683 A RU 2015122683A
Authority
RU
Russia
Prior art keywords
input
output
shift register
control unit
outputs
Prior art date
Application number
RU2015122683A
Other languages
Russian (ru)
Other versions
RU2620725C2 (en
Inventor
Иван Илларионович Сныткин
Александр Владимирович Крупенин
Николай Николаевич Енин
Андрей Валентинович Спирин
Тимур Иванович Сныткин
Original Assignee
федеральное государственное казенное военное образовательное учреждение высшего образования "Краснодарское высшее военное училище имени генерала армии С.М. Штеменко" Министерства обороны Российской Федерации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by федеральное государственное казенное военное образовательное учреждение высшего образования "Краснодарское высшее военное училище имени генерала армии С.М. Штеменко" Министерства обороны Российской Федерации filed Critical федеральное государственное казенное военное образовательное учреждение высшего образования "Краснодарское высшее военное училище имени генерала армии С.М. Штеменко" Министерства обороны Российской Федерации
Priority to RU2015122683A priority Critical patent/RU2620725C2/en
Publication of RU2015122683A publication Critical patent/RU2015122683A/en
Application granted granted Critical
Publication of RU2620725C2 publication Critical patent/RU2620725C2/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation

Claims (1)

Устройство для формирования имитостойких нелинейных рекуррентных последовательностей, содержащее регистр сдвига, соответствующие входы которого соединены с соответствующими выходами блока управления, сумматор по модулю два, выход которого подключен к входу записи регистра сдвига, а первый вход сумматора по модулю два соответственно соединен с выходом элемента задержки, вход которого соединен с выходом четырехвходового первого элемента И, четвертый вход которого соединен с первым инверсным выходом регистра сдвига, блок управления, состоящий из первого и второго счетчиков, ключа, генератора тактовых импульсов, элемента ИЛИ, первого и второго регистров, где выходы первого регистра соединены с соответствующими выходами блока управления, а входы с первого по четвертый первой группы блока управления соответственно соединены со входами «Кода начальной фазы» устройства, причем первый вход кода начальной фазы устройства объединен с помощью элемента МОНТАЖНОЕ ИЛИ с первым прямым выходом регистра сдвига и подключен к первому информационному входу первой группы блока управления, второй вход кода начальной фазы устройства объединен с помощью элемента МОНТАЖНОЕ ИЛИ с вторым прямым выходом регистра сдвига и подключен к второму информационному входу первой группы блока управления, третий вход кода начальной фазы устройства объединен с помощью элемента МОНТАЖНОЕ ИЛИ с третьим прямым выходом регистра сдвига, третьим входом сумматора по модулю два и подключен третьему информационному входу первой группы блока управления, четвертый вход кода начальной фазы устройства объединен с помощью элемента МОНТАЖНОЕ ИЛИ с четвертым прямым выходом регистра сдвига, первым входом первого элемента И, вторым входом сумматора по модулю два и подключен к четвертому информационному входу первой группы блока управления, первый инверсный выход регистра сдвига подключен к четвертому входу первого элемента И, первый, третий, пятый и седьмой выходы регистра сдвига являются прямыми, а второй, четвертый, шестой и восьмой выходы регистра сдвига - инверсными выходами соответственно первого, второго, третьего и четвертого разрядов, первый, третий, пятый и седьмой выходы регистра сдвига подключены соответственно к первой, второй, третьей и четвертой шинам первого входа блока управления, первый выход которого соединен с первым синхровходом второго счетчика и выходом элемента ИЛИ, первый вход которого соединен с первым информационным входом ключа, с первым синхровходом и вторым счетным входом первого счетчика, с выходом генератора импульсов, вход которого соединен с вторым входом элемента ИЛИ, вторым синхровходом считывания обоих регистров памяти, выходом «отпирания» ключа и входом запуска блока управления, третий вход которого соединен с первыми синхровходами записи обоих регистров, третьим входом «запирания» ключа и выходом второго счетчика, второй счетный вход которого соединен с выходом ключа, а первый вход которого соединен с выходом элемента ИЛИ, четыре входа предварительной установки второго счетчика соединены соответственно с четырьмя выходами второго регистра памяти, четыре информационных входа которого подключены соответственно к четырем шинам четвертого входа блока управления, отличающееся тем, что в блок внешней логики введены вместо двухвходового элемента ИЛИ трехвходовый элемент ИЛИ и дополнительно трехвходовый элемент И, причем первый прямой выход регистра сдвига подключен к первому входу второго и пятого элементов И, первому входу второго элемента ИЛИ, второй прямой выход регистра сдвига подключен к первому входу третьего элемента И, третий прямой выход регистра сдвига подключен к третьему входу пятого элемента И, выход которого подключен к третьему входу третьего элемента ИЛИ, четвертый прямой выход регистра сдвига подключен к вторым входам второго и четвертого элементов И соответственно, второй инверсный выход регистра сдвига подключен к третьему входу первого элемента И и к второму входу пятого элемента И, третий инверсный выход регистра сдвига подключен к второму входу первого элемента И, первому входу четвертого элемента И, выход которого подключен к первому входу третьего элемента ИЛИ, выход которого является выходом нелинейной рекуррентной последовательности устройства, к второму входу второго элемента ИЛИ, выход которого подключен к второму входу третьего элемента И, выход которого подключен к второму входу элемента НЕ, инверсный выход второго элемента И подключен к первому входу первого элемента ИЛИ и второму входу элемента НЕ, выход которого является выходом инвертированной нелинейной рекуррентной последовательности устройства.A device for generating simulated non-linear non-linear recurrence sequences, comprising a shift register, the corresponding inputs of which are connected to the corresponding outputs of the control unit, an adder modulo two, the output of which is connected to the input of the shift register record, and the first adder modulo two is connected respectively to the output of the delay element, the input of which is connected to the output of the four-input first element AND, the fourth input of which is connected to the first inverse output of the shift register, the control unit, with consisting of the first and second counters, key, clock, OR element, first and second registers, where the outputs of the first register are connected to the corresponding outputs of the control unit, and the inputs from the first to fourth of the first group of the control unit are respectively connected to the inputs of the “Initial phase code »The device, and the first input of the initial phase code of the device is combined using the INSTALL OR element with the first direct output of the shift register and connected to the first information input of the first group of the control unit As a result, the second input of the initial phase code of the device is combined using the INSTALL OR element with the second direct output of the shift register and connected to the second information input of the first group of the control unit, the third input of the initial phase code of the device is combined using the INSTALL OR element with the third direct output of the shift register, the third input of the adder is modulo two and is connected to the third information input of the first group of the control unit, the fourth input of the initial phase code of the device is combined using the MOUNTING element And with the fourth direct output of the shift register, the first input of the first element And, the second input of the adder modulo two and connected to the fourth information input of the first group of the control unit, the first inverse output of the shift register is connected to the fourth input of the first element And, the first, third, fifth and the seventh outputs of the shift register are direct, and the second, fourth, sixth and eighth outputs of the shift register are the inverse outputs of the first, second, third and fourth bits, respectively, the first, third, fifth and seventh outputs the shift register is connected respectively to the first, second, third and fourth buses of the first input of the control unit, the first output of which is connected to the first clock input of the second counter and the output of the OR element, the first input of which is connected to the first information input of the key, with the first clock input and the second count input of the first counter, with the output of the pulse generator, the input of which is connected to the second input of the OR element, the second clock input of reading both memory registers, the output of the "unlocking" of the key and the start input of the control unit the third input of which is connected to the first sync inputs of recording of both registers, the third input of "locking" the key and the output of the second counter, the second counter input of which is connected to the output of the key, and the first input of which is connected to the output of the OR element, the four preset inputs of the second counter are connected respectively, with four outputs of the second memory register, four information inputs of which are connected respectively to the four buses of the fourth input of the control unit, characterized in that in the external logic unit instead of a two-input OR element, a three-input OR element and an additional three-input element AND are introduced, and the first direct output of the shift register is connected to the first input of the second and fifth elements AND, the first input of the second OR element, the second direct output of the shift register is connected to the first input of the third element AND, the third the direct output of the shift register is connected to the third input of the fifth AND element, the output of which is connected to the third input of the third OR element, the fourth direct output of the shift register is connected to the second inputs of the WTO of the fourth and fourth AND elements, respectively, the second inverse output of the shift register is connected to the third input of the first And element and to the second input of the fifth element And the third inverse output of the shift register is connected to the second input of the first And element, the first input of the fourth And element, the output of which is connected to the first input of the third OR element, the output of which is the output of the nonlinear recurrence sequence of the device, to the second input of the second OR element, the output of which is connected to the second input of the third AND element, Exit of which is connected to the second input of the NOR inverse output of the second AND gate connected to the first input of the first OR gate and a second input of NOT circuit whose output is the inverted output of the nonlinear device recurrent sequence.
RU2015122683A 2015-06-11 2015-06-11 Device for forming spoofing resistant nonlinear recurrent sequences RU2620725C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2015122683A RU2620725C2 (en) 2015-06-11 2015-06-11 Device for forming spoofing resistant nonlinear recurrent sequences

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2015122683A RU2620725C2 (en) 2015-06-11 2015-06-11 Device for forming spoofing resistant nonlinear recurrent sequences

Publications (2)

Publication Number Publication Date
RU2015122683A true RU2015122683A (en) 2017-01-10
RU2620725C2 RU2620725C2 (en) 2017-05-29

Family

ID=57955558

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015122683A RU2620725C2 (en) 2015-06-11 2015-06-11 Device for forming spoofing resistant nonlinear recurrent sequences

Country Status (1)

Country Link
RU (1) RU2620725C2 (en)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1709538A1 (en) * 1990-01-22 1992-01-30 Ленинградский Институт Авиационного Приборостроения Device for majority decoding of authenticated cyclic codes for 3-fold pattern iteration
SE507373C2 (en) * 1996-09-06 1998-05-18 Ericsson Telefon Ab L M Device and method for pulse shaping and power amplification
RU2451327C1 (en) * 2011-02-21 2012-05-20 Федеральное государственное военное образовательное учреждение высшего профессионального образования "Военная академия связи имени Маршала Советского Союза С.М. Буденного" (Санкт-Петербург) Министерства обороны Российской Федерации Apparatus for forming spoofing resistant systems of discrete-frequency signals with information time-division multiplexing
RU2553057C1 (en) * 2014-07-01 2015-06-10 Федеральное государственное казенное военное образовательное учреждение высшего профессионального образования "ВОЕННАЯ АКАДЕМИЯ СВЯЗИ имени Маршала Советского Союза С.М. Буденного" Министерства обороны Российской Федерации Device to generate systems of double derivative non-linear recurrent sequences

Also Published As

Publication number Publication date
RU2620725C2 (en) 2017-05-29

Similar Documents

Publication Publication Date Title
JP2011071995A5 (en) Counter circuit
US9557964B2 (en) Random number generator and method for generating random number thereof
RU2007121226A (en) DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT
RU2007106124A (en) DEVICE FOR DETERMINING THE OPTIMAL SYSTEM MAINTENANCE PROGRAM
RU2015122683A (en) Device for forming imitostable nonlinear recurrence sequences
RU2009112944A (en) DEVICE FOR FORMING CODE DICTIONARIES OF NONLINEAR RECURRENT SEQUENCES
RU2308801C1 (en) Pulse counter
TWI552528B (en) Clock generating device
RU2006126872A (en) Duration Pulse Selector
RU2603546C2 (en) Digital pulse-width modulator
UA114494U (en) FORMER OF THE PERIODIC SEQUENCE OF MULTI-PHASE SERIES WITH PROGRAMMED IMPULSE DURATION AND PHASE NUMBER
UA112408U (en) DEVICES FOR ANALYSIS OF THE SELF-SELF-FUNCTION
RU2574805C1 (en) Device for generating spoofing resistant nonlinear recurrent sequences
RU2007106125A (en) DEVICE FOR DETERMINING THE OPTIMAL SYSTEM MAINTENANCE PROGRAM
RU2005106972A (en) PHASOMANIPULATED CODE CONVERTER TO BINARY CODE
RU2016113798A (en) PHASOMETER OF NON-EQUIVIDANT RADIO PULSES
UA115703U (en) DETERMINED Pseudorandom Sequence Generator for Streaming Encryption
UA89153U (en) Pulse counter
UA93117U (en) DETERMINED Pseudorandom Sequence Generator for Streaming Encryption
UA117917U (en) PROGRAMMER OF IMPULSE PULSE SEQUENCE WITH PROGRAMMED DURATION
UA115594U (en) FORMER OF THE PERIODIC SEQUENCE OF PULSES WITH PROGRAMMED DURATION
UA52410U (en) Well-distributed random sequence generator
UA93477U (en) Determined generator of pseudo-random sequence for streaming encoding
UA92794U (en) Determined generator of quasi-random sequences for flow encoding
UA108131U (en) FORMER OF THE PERIODIC SEQUENCE OF THE SERIES OF IMPULSES WITH THE PROGRAMMED NUMBER OF IMPULSES IN THE SERIES, AND ALSO THE IMPULSION PULSES AND THE PAMUMS

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20180612