RU2001122328A - Устройство для моделирования сигналов сложной формы на основе функций Каждана - Google Patents
Устройство для моделирования сигналов сложной формы на основе функций КажданаInfo
- Publication number
- RU2001122328A RU2001122328A RU2001122328/09A RU2001122328A RU2001122328A RU 2001122328 A RU2001122328 A RU 2001122328A RU 2001122328/09 A RU2001122328/09 A RU 2001122328/09A RU 2001122328 A RU2001122328 A RU 2001122328A RU 2001122328 A RU2001122328 A RU 2001122328A
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- adder
- operational amplifier
- inputs
- Prior art date
Links
- 241001442055 Vipera berus Species 0.000 claims 9
- 238000001228 spectrum Methods 0.000 claims 1
Claims (3)
1. Устройство для моделирования сигналов сложной формы на основе функций Каждана, содержащее генератор прямоугольных импульсов и N-входовой (где N-число ортогональных составляющих генерируемого спектра функций Каждана) сумматор, выход которого является выходным зажимом устройства, отличающееся тем, что в него дополнительно введены счетчик, N-1 регистров, 2N-2 переключателей и источник опорного напряжения, выход которого соединен с первым входом сумматора, выход генератора прямоугольных импульсов соединен с объединенными входами управления сдвигом регистров и тактовым входом счетчика, каждый i-тый (при i=2...N), выход которого соединен с информационным входом i-того регистра, k=2i выходов которого через i-тую группу переключателей соединены с i-тым входом сумматора.
2. Устройство по п.1, отличающееся тем, что в первом варианте реализации N-входовой сумматор содержит операционный усилитель, выход которого является выходом сумматора и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через первый дополнительный резистор соединен с шиной нулевого потенциала, которая через второй дополнительный резистор соединена с неинвертирующим входом операционного усилителя, который через группу входных резисторов подключен ко входам сумматора.
3. Устройство по п.1, отличающееся тем, что во втором варианте реализации N-входовой сумматор содержит первый операционный усилитель, выход которого через первый резистор обратной связи соединен с инвертирующим входом первого операционного усилителя, который через группу входных резисторов подключен ко входам сумматора, выход первого операционного усилителя через дополнительный входной резистор соединен с инвертирующим входом второго операционного усилителя, который через второй резистор обратной связи соединен с выходом второго операционного усилителя, который является выходом сумматора, неинвертирующие входы первого и второго операционных усилителей соединены с шиной нулевого потенциала.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2001122328/09A RU2214039C2 (ru) | 2001-08-08 | 2001-08-08 | Устройство для моделирования сигналов сложной формы на основе функций каждана |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2001122328/09A RU2214039C2 (ru) | 2001-08-08 | 2001-08-08 | Устройство для моделирования сигналов сложной формы на основе функций каждана |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2001122328A true RU2001122328A (ru) | 2003-07-10 |
RU2214039C2 RU2214039C2 (ru) | 2003-10-10 |
Family
ID=31988318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2001122328/09A RU2214039C2 (ru) | 2001-08-08 | 2001-08-08 | Устройство для моделирования сигналов сложной формы на основе функций каждана |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2214039C2 (ru) |
-
2001
- 2001-08-08 RU RU2001122328/09A patent/RU2214039C2/ru not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10666258B2 (en) | Programmable input/output circuit | |
Kumar et al. | Novel CMOS dual-X current conveyor transconductance amplifier realization with current-mode multifunction filter and quadrature oscillator | |
KR920015910A (ko) | 연산회로 | |
Barrett | Arduino II: systems | |
WO2014002907A1 (ja) | タッチパネルコントローラ、集積回路、タッチパネル装置、及び電子機器 | |
KR970031265A (ko) | 정합필터장치(matched filter system) | |
KR970024542A (ko) | 스펙트럼 확산통신을 위한 매치필터회로 | |
JPH04247704A (ja) | 雑音発生装置 | |
RU2001122328A (ru) | Устройство для моделирования сигналов сложной формы на основе функций Каждана | |
JP3323312B2 (ja) | 高速化した試験パターン発生器 | |
JPH11154846A (ja) | 再構築フィルタ | |
KR960019970A (ko) | 신호처리장치 | |
JPH10302016A (ja) | 複素係数乗算器および複素係数フィルタ | |
RU2005111165A (ru) | Параллельный счетчик единичных сигналов | |
RU2214039C2 (ru) | Устройство для моделирования сигналов сложной формы на основе функций каждана | |
RU2186456C1 (ru) | Устройство для моделирования сигналов произвольной формы | |
KR960009713A (ko) | 승산기에서의 부스 레코딩회로 | |
SU705464A1 (ru) | Устройство дл выделени модул знакопеременного сигнала | |
JPH0710411Y2 (ja) | 信号発生器 | |
SU807326A1 (ru) | Аналоговый интегратор | |
JPH0452925A (ja) | アナログ掛算器 | |
RU2117304C1 (ru) | Инвариантный измерительный мост | |
KR100336749B1 (ko) | 옵션 테스트회로 | |
SU1177814A1 (ru) | Устройство дл контрол умножени чисел по модулю @ | |
SU938280A1 (ru) | Устройство дл сравнени чисел |