RU1829036C - Тестопригодный цифровой автомат - Google Patents
Тестопригодный цифровой автоматInfo
- Publication number
- RU1829036C RU1829036C SU904875043A SU4875043A RU1829036C RU 1829036 C RU1829036 C RU 1829036C SU 904875043 A SU904875043 A SU 904875043A SU 4875043 A SU4875043 A SU 4875043A RU 1829036 C RU1829036 C RU 1829036C
- Authority
- RU
- Russia
- Prior art keywords
- group
- input
- trigger
- output
- latch
- Prior art date
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в диагностических комплексах дл проверки правильности функционировани цифровой аппаратуры. Цель изобретени - повышение быстродействи диагностировани , изобретение содержит группу из п триггеров-защелок 1, группу из (п-1) сумматоров 2 по модулю два, группу из п D-триггеров З, комбинационный решающий блок 4, группу информационных выходов 5, группу информационных входов 6, первый 7, второй 8, третий 9 тактовые входы, вход начальной установки автомата, четвертый тактовый вход 11, информационный вход 12, выход 13 результата контрол . Поставленна цель достигаетс тем, что процедура контрол всего автомата сводитс к проверке правильности функционировани лишь его комбинационной части с одновременным формированием нового испытательного набора и фиксацией текущего состо ни в течение одного такта контрол . 4 ил., 1 табл. 1
Description
00 hO
о о со 0
Фиг Л
Изобретение относитс к вычислительной технике и может быть использовано в диагностических комплексах дл проверки правильности функционировани цифровой аппаратуры.
Цель изобретени - повышение быстродействи диагностировани .
На фиг. 1 приведена функциональна схема автомата; на фиг. 2 - пример реализации триггера-защелки; на фиг. 3 и 4 - примеры реализации двухразр дного автомата и генератора псевдослучайных чисел.
Автомат содержит группу из п триггеров-защелок 1, группу из (п-1) сумматоров по модулю два, группу из п D-триггеров З, комбинационный решающий блок 4, группу информационных выходов 5, группу информационных входов 6, первый 7, второй 8, третий 9 тактовые входы, вход 10 начальной установки автомата, четвертый тактовый вход 11, информационный вход 12, выход 13 результата контрол . На фиг. 1 показаны также выходы 14.1-14.п блока 4.
Триггер-защелка содержит элементы И- НЕ 15-18 и элемент ИЛИ-НЕ 19, элементы И-НЕ 20-23, а также элементы И-НЕ 24, 25 и элемент ИЛИ-НЕ 26.
Автомат работает в системном и тестовом режимах.
В системном режиме текущее состо ние выходов блока 4 определ етс состо нием элементов пам ти автомата и информацией, поступающей на входы 6 от внешней функционального блока системы в составе которой автомат работает. Начальное состо ние элементов пам ти автомата определ етс пользователем, причем, если в исходном состо нии на первом выходе триггера 1 .i (i 1, п) должен быть установлен единичный потенциал, то ко входу V триггера 1.i должен быть подключен четвертый вход элемента И-НЕ 19 (фиг. 2). При этом в течение времени, пока на входе V установлен логический нуль, на выходе элемента И-НЕ 19 будет удерживатьс единичный сигнал.
В системном режиме на входы 8 и 11 подаютс неперекрывающиес друг относительно друга серии тактовых импульсов, а входы 7 и 9 не активизируютс и на них установлен лог. 0. На входы 8 и 11 автомата подаютс неперекрывающиес друг относительно друга серии тактовых импульсов, а входы 9 и 7 не активизируютс , В системном режиме триггер 1.i функционирует следующим образом. Информаци со входа D 2 (фиг. 2) при по влении на входе С2 тактового импульса переписываетс в триггер, образованный элементами И-НЕ 17, 18. На входах С1 и СЗ триггера установлен логический
нуль. Таким образом, триггер 1.1 в системном режиме функционирует как однотакт- ный D-триггер. В системном режиме сумматоры 2 выполн ют функции повторителей сигналов с выходов 12 блока 4, т.к. на вторых выходах триггеров 1 установлен нулевой потенциал. В результате пара триггеров 1.1 и 3.1 образуют двухтактный i-й элемент пам ти автомата. Запись информа0 ции в такой элемент пам ти осуществл етс при последовательном по влении синхроимпульсов на входах 8 и 11 автомата.
В тестовом режиме работы автомата на его информационные входы 6 и 12 подают5 с псевдослучайные числа, а на входы 7-9, 11 - неперекрывающиес друг относительно друга серии тактовых импульсов.
Фиг. 3 иллюстрирует тестовый режим двухразр дного автомата.
0На фиг. 4 приведен пример реализации
шестиразр дного генератора псевдослучайных чисел 13, который состоит из D-триг- гера и п ти Т-триггеров, соединенных последовательно. Пр мые выходы тригге5 ров вл ютс выходами генератора. Входы
6.1и 6.2 провер емого автомата подсоединены к первому и четвертому выходам шестиразр дного генератора псевдослучайных чисел 13, а вход 12 - к шестому выходу
0 генератора 13.
В таблице представлена процедура тестировани цифрового автомата в течение 7 тактов функционировани генератооа псевдослучайных чисел. Генератор устанавлива5 етс в исходное состо ние 111111 одновременно с тестируемым автоматом (код 10 на первых выходах триггеров 1.1 и
1.2прин т в качестве кода начального состо ни элементов пам ти рассматривае0 мого автомата в системном режиме. При по влении на входе 11 автомата очередного тактового импульса код 10с выходов триггеров 1 переписываетс в соответствующие триггеры 3. Сн тием сигнала начальной ус5 тановки со входа 10 на входе начинаетс процедура тестировани автомата (см. таблицу ).
В тестовом режиме триггер 1.1 функционирует следующим образом. При по влении
0 тактового импульса на входе С2 триггера информации со входа D2 записываетс в триггер, образованный из элементов И-НЕ 17, 18 (на выходах элементов И-НЕ 15 и 16 установлен единичный сигнал, т.к. в момент
5 действи импульса на входе 22 вход 21 не активизируетс ). С приходом на вход СЗ очередного тактового импульса информаци с выхода триггера, образованного из элемента И-НЕ 17 и 18, переписываетс в триггер, образованного из элементов И-НЕ 22, 23.
При по влении на входе С1 тактового импульса информаци с входа D1 переписываетс в триггер, образованный из элементов И-НЕ 17 и 18 (на выходах элементов И-НЕ 24, 25 установлен единичный сигнал, т.к. в момент действи импульса на входе С1 вход С2 не активизируетс ). Триггеры, образованные элементами И-НЕ 22 и 23 триггеров- защелок 1, предназначены дл хранени промежуточной информации с выходов бло- ка 4 автомата. По мере продвижени информации в цепочке триггеров 1, на втором выходе k-ro триггера 1 (k 2), формируетс результат суммы по модулю два сигналов со второго выхода (k-1)-ro триггера 1 блока 4. Сигнал с выхода 14.1 блока 4 записываетс в триггер 1.1. В случае про влени на одном из выходов блока 4 ошибочного сигнала использование сумматоров 2 в цепочке триггеров 1 гарантирует, что этот ошибочный сигнал не будет замаскирован по мере загрузки и продвижени тестовой информации на выход 13 автомата.
Claims (1)
- ФормулаизобретениТестопригодный цифровой автомат, содержащий группу из п триггеров-защелок и комбинационный решающий блок, группа входов и группа выходов которого образуют группу информационных входов и группу информационных выходов автомата соответственно , отличающийс тем, что. с целью повышени быстродействи диагностировани . в него введены группа из п D-триггеров и группа из п-1 сумматоров по модулю два, причем первый информационный вход первого триггера-защелки вл етс информационным входом автомата, первый выход i-ro триггера-защелки группы соединен с информационным входом i-ro D-триггера (, n), выход j-го D-триггера соединен с первым информационным входом Q+1)-ro триггера-защелки и с i-м входом ком- бинационного решающего блока 0 1. п-1), выход п-го D-триггера соединен с n-м входом комбинационного решающего блока, первый выход которого соединен с вторым информационным входом первого триггера- защелки, второй выход j-ro триггера-защелки соединен с первым входом j-ro сумматора по модулю два, второй вход которого подключен к соответствующему выходу , начина с второго, комбинационного решающего блока, выход j-ro сумматора по модулю два соединен с вторым информационным входом (j+1)-ro триггера-защелки, второй выход n-го триггера-защелки вл етс выходом результата контрол автомата, входы установки в исходное состо ние п триггеров-защелок образуют вход начальной установки автомата, первые, вторые и третьи тактовые входы триггеров-защелок группы образуют соответственно первый, второй и третий тактовые входы автомата, тактовые входы D-триггеров группы образу- ют четвертый тактовый вход автомата.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904875043A RU1829036C (ru) | 1990-10-15 | 1990-10-15 | Тестопригодный цифровой автомат |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904875043A RU1829036C (ru) | 1990-10-15 | 1990-10-15 | Тестопригодный цифровой автомат |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1829036C true RU1829036C (ru) | 1993-07-23 |
Family
ID=21541018
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904875043A RU1829036C (ru) | 1990-10-15 | 1990-10-15 | Тестопригодный цифровой автомат |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1829036C (ru) |
-
1990
- 1990-10-15 RU SU904875043A patent/RU1829036C/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 4503537. кл. G 06 F 11/00, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5325367A (en) | Memory device containing a static ram memory that is adapted for executing a self-test, and integrated circuit containing such a device as an embedded static ram memory | |
US5130568A (en) | Scannable latch system and method | |
JP2725258B2 (ja) | 集積回路装置 | |
US4063078A (en) | Clock generation network for level sensitive logic system | |
US5450418A (en) | Pseudo master slave capture mechanism for scan elements | |
US5530706A (en) | Non-destructive sampling of internal states while operating at normal frequency | |
US4852061A (en) | High density, high performance register file having improved clocking means | |
JPS60259973A (ja) | ディジタル集積回路デバイス技術点検回路 | |
US5425035A (en) | Enhanced data analyzer for use in bist circuitry | |
RU1829036C (ru) | Тестопригодный цифровой автомат | |
KR920001083B1 (ko) | 논리회로의 테스트용이화회로 | |
JP2748069B2 (ja) | フリップフロップ回路 | |
SU1160414A1 (ru) | Устройство дл контрол логических блоков | |
Cheng | Test generation for delay faults in non-scan and partial scan sequential circuits | |
EP0288774A2 (en) | High density, high performance register file circuit | |
SU1211731A1 (ru) | Многоканальный сигнатурный анализатор | |
SU1691842A1 (ru) | Устройство тестового контрол | |
SU752768A1 (ru) | Генератор псевдослучайных последовательностей импульсов | |
SU1317484A1 (ru) | Запоминающее устройство с коррекцией ошибок | |
SU1383362A1 (ru) | Многовходовый сигнатурный анализатор | |
SU1705876A1 (ru) | Устройство дл контрол блоков оперативной пам ти | |
SU696510A1 (ru) | Генератор псевдослучайных кодов | |
SU1425682A1 (ru) | Устройство дл тестового контрол цифровых узлов | |
SU984001A1 (ru) | Генератор псевдослучайных последовательностей импульсов | |
SU1233156A2 (ru) | Устройство дл контрол цифровых блоков |