RU1824640C - Станци локальной сети - Google Patents

Станци локальной сети

Info

Publication number
RU1824640C
RU1824640C SU904906985A SU4906985A RU1824640C RU 1824640 C RU1824640 C RU 1824640C SU 904906985 A SU904906985 A SU 904906985A SU 4906985 A SU4906985 A SU 4906985A RU 1824640 C RU1824640 C RU 1824640C
Authority
RU
Russia
Prior art keywords
control
direct access
group
inputs
input
Prior art date
Application number
SU904906985A
Other languages
English (en)
Inventor
Леонид Павлович Севрукевич
Анатолий Леонидович Ковш
Original Assignee
Л П Севрукевич и А Л Ковш
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Л П Севрукевич и А Л Ковш filed Critical Л П Севрукевич и А Л Ковш
Priority to SU904906985A priority Critical patent/RU1824640C/ru
Application granted granted Critical
Publication of RU1824640C publication Critical patent/RU1824640C/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике, в частности к локальным вычислительным сет м ЭВМ Цель изобретени  - повышение производительности за счет реализации пр мого доступа к пам ти ЭВМ, а также упрощенно станции за счет исключени  некоторых блоков Станци  локальной сети содержит блок сопр жени  с каналом св зи, блок буферной пам ти, первый и второй контроллеры пр мого доступа блок сопр жени  с ЭВМ, св занные внутренней шиной данных и внутренней шиной адреса, блок управлени  пр мым доступом , приемопередатчик буфер Новым в станции  вл етс  введение контроллера пр мого доступа, приемопередатчика, буфера и блока управлени  пр мым доступом, новое выполнение блока сопр жени  с ЭВМ, а также св зи названных блоков с другими блоками станции 1 з п ф-лы, 12 ил

Description

СП
с
Изобретение относитс  к цифровой вычислительной технике, может быть использовано дл  организации взаимодействи  между компонентами сетей и систем
Целью изобретени   вл етс  повышение производительности и упрощение станции локальной сети за счет введени  блоков и св зей, позвол ющих реализовать режим пр мого доступа к пам ти ЭВМ, а также за счет реализации станции без микропроцессора .
На фиг.1 представлена структурна  схема станции локальной сети; на фиг 2 - структурна  схема блока сопр жени  с ЭВМ; на фиг.3-6 - примеры выполнени  функциональных схем селектора адреса, регистра состо ни , блока управлени  третьего контроллера пр мого доступа, вход щих в блок сопр жени  с ЭВМ; на фиг.7,8 - функциональные схемы первого и второго контроллеров пр мого доступа, на фиг.9 - временна  диаграмма передачи информации из ЭВМ в блок буферной пам ти в режиме пр мого доступа, на фиг 10 - временна  диаграмма приема информации в ЭВМ из блока буферной пам ти в пр мого доступа , на фиг.11 и 12 - временные диаграммы соответственно записи i« чтени  в программном режиме.
Станци  локальной сети (фиг,1) содержит первый приемопередатчик 1, блок сопр жени  с ЭВМ 2, блок управлени  пр мым доступом 3, буфер 4, первый контроллер пр мого доступа 5, второй контроллер пр мого доступа 6, блок сопр жени  с каналом св зи 7, блок буферной пам ти 8 Блок св зи с ЭВМ 2, первый контроллер пр мого доступа 5, блок сопр жени  с каналом св зи 7, блок буферной пам ти 8 и ото- рой контроллер пр мого доступа 6
со ю
О Јк О
обьединены внутренней шиной данных, а первые четыре блока, кроме того, и внутренней шиной адреса. Входы-выходы первого приемопередатчика 1 подключены к адресной шине, шине управлени  вводом-выводом и цепи синхронизации активного устройства ЭВМ, выходы - к первой группе входов блока сопр жени  с ЭВМ 2, входы - к адресной шине и цепи готовности к чтению второго контроллера пр мого доступа 6 и к выходу синхронизации активного устройства схемы управлени  пр мым доступом 3, а управл ющий вход - ко второму управл ющему пыходу второго контроллера пр мого доступа 6. Шина данных, шина адреса ЭВМ подключена к блоку сопр жени  с ЭВМ 2, шина управл ющих сигналов ЭВМ подключена к блоку сопр жени  с ЭВМ 2, схеме управлени  пр мым доступом 3, уп- рапл ющий оход которой подключен к первому выходу блока сопр жени  с ЭВМ 2, втора  группа выходов которого подключена к управл ющим входам первого приемопередатчика и первого буфера 4, треть  группа выходов - к первой группе входов оторого контроллера пр мого доступа G, выходы записи и чтени  портов - к одноиме- ненным входам первого 5 и второго 6 контроллеров пр мого доступа и блока сопр жени  с каналом св зи 7, выходы записи и чтени  буферной пам ти обьединены с одноименными выходами первого контроллера пр мого доступа 5 и подключены к од- HenMCiifihiM входам блока буферной пам ти 8, вход-выход зан тости шины ко входу - выходу зан тости шины первого контроллера пр мого доступа 5. Втора  группа входов блока сопр жени  с ЭВМ 2 подключена к первой группе выходов второго контроллера пр мого доступа 6, входы прерываний - к выходам прерываний блока сопр жени  с каналом св зи 7, вход последовательного приоритета - к одноименным выходам первого контроллера пр мого доступа 5. Перва  группа управл ющих входов и перва  группа управл ющих выходоэ блока сопр жени  с каналом св зи 7 подключены к первой группе управл ющих выходов и первой группе управл ющих входов первого контроллера пр мого доступа 5.
Блок сопр жени  с ЭВМ 2 содержит (фиг.2) второй приемопередатчик 9, буфер
10,посто нное запоминающее устройство
11,селектор адреса 12, схему формировани  контрольных разр дов 13, первый и второй буферные регистры 14, 15, регистр состо ни  16, узел управлени  17, контроллер пр мого доступа 18. узел управлени  прерыванием 19. Входы - выходы второго приемопередатчика 9 подключены к шине
данных ЭВМ, выходы - ко входам первого буферного регистра 14. узла формировани  контрольных разр дов 13 и регистра состо ни  16, оходы - к выходам второго буферного регистра 15, регистра состо ни  16 и посто нного запоминающего устройства 11. Выходы первого буферного регистра 14, узла формировани  контрольных разр дов 13, входы второго буферного регистра 15 и
шина данных контроллера пр мого доступа 18 подключены к внутренней шине данных станции локальной сети. Входы буфера 15 подключены к адресной шипе ЭВМ, а выходы - к адресной шине контроллера пр мого
5 доступа 18, котора  подключена к внутренней адресной шине станции локальной сети. Адресные и перва  группа упрзол юа1их входов селектора адреса 12 подключены к выходам первого приемопередатчика 1 и  в0 л югс  первой группой входов блока сопр жени  с ЭВМ 2, оторой управл ющий вход селектора адреса 12 подключен ко входу последовательного приоритета контроллера пр мого доступа 18 и  вл етс  входом
5 последовательного приоритета блока сопр жени  с ЭВМ 2. Вход - выход зан тости шины контроллера пр мого доступа 18 подключен ко входу - выходу селектора адреса 12 и  вл етс  входом - выходом зан тости
0 шины блока сопр жени  с ЭВМ 2. Перва  группа выходов селектора адреса 12, подключенна  ко входам регистра состо ни  16, контроллера пр мого доступа 18 и ко входу чтени  посто нного запоминающего
5 устройства 11,  вл етс  фуппой выходов блока сопр жени  с ЭВМ 2 дл  записи и чтени  портоо. Первый и второй входы регистра состо ний 16  вл ютс  входами прерываний блока сопр жени  с ЭВМ 2, шина
0 управл ющих сигналов ЭВМ подключена к узлу управлени  прерывани  19, а цепь синхронизации пассивного устройства, кроме- того, подключена к одноименному выходу селектора адреса 12 и первому входу узла
5 управлени  17, треть  группа входов селектора здреса 12 соединена с третьей группой входов регистра состо ни  16, со второй группой входов узла управлени  17, вторым входом контроллера пр мого доступа 18 и
0  вл етс  второй группой входов блока сопр жени  с ЭВМ 2, перва  группа выходов контроллера пр мого доступа 18  вл етс  группой выходов блока сопр жени  с ЭВМ 2 дл  записи и чтени  блока буферной пам 5 ти 8, причем выход чтени  блока буферной пам ти 8 подключен к четвертому входу селектора адреса 12. Первый выход узла управлени  17. подключенный к четвертому входу регистра состо ни  16. второй оыход узла управлени  17 и выход строба чтени 
контроллера пр мого доступа 18  вл ютс  третьей группой выходов блока сопр жени  с ЭВМ 2, втора  группа выходов контроллера пр мого доступа 18 подключена к п той группе входов регистра состо ние 1C, к третьей группе входов узла управлени  17 и п той группе входов селектора адрес 12. второй выход селектора адреса 12 подключен к управл ющему входу буфера 10 и  в л етс  вторым управл ющим выходом блока сопр жени  с ЭВМ 2, треть  группа выходов селекторов адреса 12 подключена к управл ющим входом второго приемопередатчика 9 иуправп ющим входам первого 14 и второго 15 буферных регистров четвертый пыход селектора адреса 12 подключен к управл ющему входу узла формировани  контрольных разр дов 13, первый выход регистра состо ний 12  вл етс  первым выходом блока сопр жени  с ЭВМ 2, второй выход регистра состо ни  16 подключен ко входу запроса прерываний узла управлени  прерывани ми 19, третий выход регистра состо ний 16 подключен к четвертому узла управлени  17, треть  группа выходов узла управлени  17 подключена к первой группе входов контроллер. прпмого досгу- па 18.
Селектор адреса 12 (фиг 1) блоклсопр жени  с ЭВМ 2 содержи г дешифратор 20. сдвиговый регистр 21, элементы И 22 41, элементы ИЛИ 41...45, триггер 46
Регистр состо ний (фиг 4) содержит эпе- менты И 47...51. триггеры 52...54, передатчик 55.
Блок управлени  (фиг,5) содержит зпе- менты И 56..61, элемент ИЛИ 62, триггеры 63-66.
Контроллер пр мого доступа 18 (фиг.6) содержит собственно контроллер пр мого доступа 67, инвертор 68, элемент И 69, триггер 70, конденсатор 71, резистор 72
Приемопередатчик 1 предназначен дл  выдачи адреса из ЭВМ на станцию локальной сети в программном режиме работы ЭВМ и дл  приема адреса ЭВМ от станции в режиме пр мого доступа к пам ти ЭВМ.
Блок сопр жени  с ЭВМ 2 обеспечивает логическое, электрическое и ргпъемное сопр жение станции с интерфейсом Обща  шина.
Блок управлени  пр мым доступом 3 формирует сигналы управлени  каналом ЭВМ в режиме пр мого доступа к пам ти ЭВМ.
Буфер 4 предназначен дл  подключени  адресной шины ЭВМ к адресной шине второго контроллера пр мого доступа 6 при обращении к внутренним регистрам второго контроллера пр мого доступа б.
Первый контролпер пр мот доступа 5 предназначен дл  управлени  записью информации , получаемой из моноканала через блок сопр жени  с. каналом св зи 7, в блок буферной пам ти 8, а также дл  управлени  чтением данных из блока буферной пам ти 8 дл  последующей их выдачи через блок св зи с каналом св зи 7 в моноканал.
Второй контроллер пр мого доступа 6
0 осуществл ет управление доступом к пам ти ЭВМ.
Блок св зи с каналом св зи 7 предназначен дл  приема кэдра данных, поступающего из канала св зи, и выдачу
5 сформированного кадра данных в канал.
Блок буферной пам ти 8 служит дл  хранени  данных, получаемых из канала св зи (моноканала) или от ЭВМ.
Станци  локальной сети работает сле0 дующим образом.
При включении питани  или при подаче сигнала сброса с ЭВМ производитс  установка всех блоков станции в исходное состо ние . По сигналу начальной установки
5 первый 5 и второй 6 контроллеры пр мого доступа, а также контроллер пр мого доступа 18, вход щий в блок опр женич с, каналом ЭВМ 2, устонаклирартс  в такое состо ние, при котором на их выходах го0 точности к записи уст навпивгэечс  активный высокий логический уровень. Триггер готовности52 регистра состо ни  16, вход щего в блок сопр жени  с ЭВМ 2, устанавливаетс  в состо ние логического нул  на
5 его пр мом выходе, блокиру  подачу запросов записи и запросов чтени  на третий контроллер пр мого доступа 18 и запроса чтени  на второй контроллер пр мого доступа 6, а также выдачу сигнопа запроса преры0 ваний с выхода элемента И 49 регистра состо ний 16 (второй выход регистра состо ний 16) на вход запроса прерываний схемы управлени  прерывани ми 19 блока сопр жени  с ЭВМ 2.
5Перед началом работы производитс 
инициализаци  блока сопр жени  с каналом св зи 7, первого 5. второго 6 и третьего 18 контроллероа пр мого доступа. Дл  выполнени  операции записи первый 5, вто0 рой б и третий 18 контроллепы пр мого доступа имеют пам ть свободных страниц, котора  предназначена дл  хранени  таблицы с номерами свободных и зан тых стра ниц. Дл  выполнени  операции чтени  и
5 записи данных с помощью контроллеров пр мого доступа 5, 6, 18, в них с ЭВМ записываютс  начальный адрес, включа  номер страницы, и дойна массинь.
Блок сопр жени  с каналом св зи 7 содержит контроллер и преобразователь ман Gv . - рского кода ьпок сопр жени  L лом сп зи 7 имеет внутренние регистры команд , состо ни  передатчика и состо ни  приемника Дл  инициализации блока сопр жени  с каналом со зи 7 в его регистр команд записываетс  с ЭВМ режим работы,   в первый 5 и второй б контроллеры пр мого доступа в их помчти свободных страниц помечаютс  зан тыми страницы буферной пам ти, если число страниц блока буферной пам ти 8 меньше объема пам ти свободных страниц каждого из контроллеров пр мого доступа 5, G. ПОМРТКЭ страниц осуществл етс  с ЭВМ. Дн  понимани  сущности работы станции локальной сети в процессе инициализации (R программном режиме) рассмотрим процесс пометки одной страницы первого контроллера пр мого доступа ; Gf. -idimmfi Дл  пометки страницы как за- ,; м .-, he. fi O/yvr У п л м ть свободных стра- ч,ш ,,- -1,тр маркировки страницы)
V-Г ., i ь П. и СрМаЦИЮ, В КОГОрОЙ В рЭЗрЯдад ДО Д -j (.сходитс  код номера страницы. R n / vi.;o До состо ние страницы. ЭВМ .ii, аг- ..т адрес, cm налы управлени  ввс- г;м иппдчм и синхронизации активного /oij.rbvtnri (иг.Н), поступающие через rj T..n-. тр и-мопередатчик 1. первую группу .,. с & о мтр  кени  с ЭВМ 2 населек- гор . 12. Д ;нные с тины данных ЭВМ чер ь Fiopon приемопередатчик 9 блока со- поч.кениг с ЭВМ поступают из нход пер- J f j i г;.но. о регистра 14. Сигнал записи г, перс) i i буферный регистр 14 формируетс  v.rMCHidMn 21, 23, 43 селекторг, адреса 12 (фиг 3J На элементах 20, 22 выпобл-ываетс  cniMf-л, поступающий на «ход выборки первого контроллера пр мого доступа 5 На элементах 20. 36, 37, 45, 42 Формиоуетс  си нал который разрешает выдачу разр дов адреса А1...АЗ шины адреса ЭВМ на внутреннюю шину адреса станции через вгооой буфер 10 блока сопр жени  с ЭВМ 2. При обращении к вь/тренним регистрам первого 5. агорою С. третьего 10 контроллеров пр мого доступа и блока сопр жени  с каналом св зч 7 а общем случае необходимо прогюдить арбитраж внутренних шин станции , т.к. в это врем  возможен обмен информацией между блоком буферной пам ти 8 и каналом св зи Арбитраж осуществл етс  элементами 21, 36, 37. 39, 42 селектора адреса 12 При отсутствии сигналов низкого активного уровн  на входе последовательного приоритета и входе-выходе зан тости шины и при наличии сигнала синхронизации активного устройства ЭВМ ОШСА и сигнала выборки выставл етс  свой сигнал зан тости шины, который поступает на од- ноимгнные входы-выходы первого 5 и
гретд ; 18 -отроллерои пр мою доступа и запрещает им работу с пнутрениими шинами станции. И  элементах 21, 23, 33, 44 селектора адреса 12 формируетс  сигнал,
который выводит первые буферный регистр 14 из высокоимпедэноного состо ни . Данные с регистра 14 поступают на пну (рентою шину данных станции. На элементах 21, 23, 31 селектора адреса 12 формируетс  сигна/i
0 записи о пор г, который поступает на одноименный вход пер о о контроллера пр мого доступа 5. На элементах 21, 30, 41 селектора адреса 12 формируетс  сигнал синхронизации пассивно и устройства OLIJ
5 СП, по которому ЭВМ снимает адрес, данные и сигнал ОШ СА Сн тие cm нала ОШ СА прчоодит к сн тию сигналов зан юсти. записи и ОШ СП.
Чтение внутренние регистров первого
0 5, второю Г), третьего 18 контроллеров пр мого дос тупа и блока сопр жени  с каналом св зи 7 осущесюл етс  в соответствии с временной диаграммой, приведенной на фиг. 12.
5ЭВМ выставл ет CHI нллы адреса, управлени  анодом выводом и синхронизации активного устройства ч-ч своих (лин х. Выработка сигнапоп оыборь и арбитраж инут ренних шин стзнчииосуществл етс  также,
0 как 1 при записи в программном режиме, во внутренние регистры контроллеров 5, 0, 10 и блока 7 На элементах 21, 24 и 32 селекто гэ a/tpeca 12 формируетс  сигнал чтени  nopn. который поступает на одноименный
5 входы контроллеров пр мого доступа 5. 6, 18 и блока сопр жени  с клчалом св зи 7 Данные с внутренней магистрали донных Фиксируетс  по сигналу, тшрзОлтыолемому на элементе 34 сели ч-горл адреса 12 DO нто0 рог буферном регистре 1C, блока сопр жени  с ЭВМ 2. По см)налу, формируемому на элементе 35 селектора адреса 12, отороп буферный регистр 15 выводитс  из высоко- имнедансного состо ни , а второй приемо5 передатчик 9 блока сопр жени  с ЭВМ 2 переключаетс  на выдачу данных в ЭВМ. Анало( ично, как и при записи в порт, форми руетс  сигнал синхронизации пассивного устройства ОШ СП. по которому ЭВМ сни0 мает адрес, сигналы ввода-вывода и синхронизации активного устройства ОШ СА. По сн тию сигнала ОШ СА селектор адреса 12 снимает сигналы зан тости, чтени , выборки , ОШ СП.
5 Запись и чтение регистра состо ни  16 и чтение посто нного запоминающего устройства 11 осуществл етс  без арбитража внутренних шин станции, т с. они подключены непосредственно ко рходам и выходам второго приемопер д-1тм1 ка 9.
Рассмотрим работу станции локальной сети при выполнении операций записи информации , получаемой из моноканала, в блок буферной пам ти 8 и ее последующей выдачи в ЭВМ.
Блок посто нно прослушивает канал св зи и в случае по влени  передачи производит прием и дешифрацию адресной части передаваемого кадра информации. Из бито пой последовательности данных, покупающей на вход блока 7, последний формирует слова данных. По окончании формировани  слова данных блока 7 вырабатывает сигнал запроса записи, поступающий на вход первого Б контроллера пр мот доступа. Получив сигнал запроса записи, контроллер 5 осуществл ет захват внутренних шин станции , предварительно определив, что внутренние шины не используютс  каким-либо другим блоком станции. Захватив ннутрен- ние шины, контроллер 5 формирует сигнал строба записи, поступающий п блок 7. При получении этого сигнала слово данных г, информационных выходов блока 7 поступает на внутреннюю шину данных и контроллер 7 сбрасывает сигнал запроса записи.
Затем с адресных выходов контроллера 5 на внутреннюю шин/ адреса поступает код адреса  чейки пам ти, по которому производитс  запись слова данных
Затем контроллер 5 вырабатывает сигнал строба записи на одноименный вход блока буферной пам ти 8. По этому сигналу происходит запись слова данных с внутренней шины данных в  чейку блока 8 по указанному контроллером 5 адресу. По окончанию сигнала ci роба записи и сигнала записи в пам ть происходит увеличение значени  адреса внутри страницы на единицу , тем самым подготавливаетс  адрес внутри страницы дл  следующего слова данных, Затем контроллер 5 освобождает внутренние шины станции, что делает их доступными дл  других блоков. Параллельно с этим блок 7 осуществл ет прием битовой информации из канала св зи и Формирование следующего слова данных. При поступлении на вход контроллера 5 следующих сигналов запроса записи процедура записи слов в блок буферной пам ти 8 происходит аналогично.
Прием кадра и запись сформированных из него слов в блок 8 буферной пам ти происходит до завершени  передачи в канале св зи. После этого блок 7 провер ет правильность приема кадра (по полиномиальной контрольной сумме) и в случае нормального завершени  формирует слово состо ни  приемника, содержащее информацию о нормальном завершении операции
записи и о номере заполненной страницы блока буферной пам ти 8; формирует сигнал прерывани , который через одноименный вход блока сопр жени  с ЭВМ 2 поступает 5 на первый вход регистра состо ний 16 и сигнал конца записи, который с выхода блока 7 поступает на вход контроллера 5
По сигналу конца записи в контроллере Б восстанавливаетс  значение начального
О адреса внутри страницы, а в пам ти свободных страниц контроллера 5. заполненна  страница помечаетс  как зан та  и контроллер переключаетс  на новую свободную страницу, в результате этого на выходе кон5 троллера подтверждаетс  сигнал готовности к записи (наличи  свободных страниц). Таким образом, благодар  указанному механизму обеспечиваетс  прием блока данных из канала св зи, состо щего из не0 скольких кадров, следующих синхронно один за другим с минимальными временными интервалами.
Одновременно с приемом следующего кадра данных в свободную страницу блока
5 буферной пам ти 8 происходит обработка сигнала прерываний. С первого входа регистра состо ний 16 сигнал прерывани  на элементах 50, 51 преобразуетс  в сигнал запроса прерываний, который со второго
0 выхода регистра состо ний 16 поступает на одноименный вход схемы управлени  прерывани ми 19, котора  формирует необходимые управл ющие сигналы ЭВМ, соответствующие процессу прерывани 
5 программы. По прерыванию ЭВМ читает регистр состо ний 16, в котором хран тс  биты , имеющие, например, следующие значени :
1)установлен триггер готовности;
0 2) есть прерывание по окончанию обмена между ЭВМ и станцией в режиме пр мого доступа;
3) есть прерывание от приемника блока сопр жени  с каналом св зи 7;
5 4) есть прерывание от передатчика блока сопр жени  с каналом св зи 7.
Прочитав регистр состо ний 16 и определив , что прерывание пришло от приемника блока сопр жени  с каналом св зи 7,
0 ЭВМ читает регистр состо ний приемника, по которому сбрасываетс  сигнал прерывани  блока 7 и переходит к приему информации из блока буферной пам ти 8 в ЭВМ в случае отсутстви  ошибок в прин том из
5 канала св зи кадре. Дл  этого ЭВМ программирует второй контроллер пр мого доступа 6 на запись информации в ОЗУ ЭВМ а контроллер пр мого доступа 18 - на чтение информации из блока буферной пам ти 8. После окончани  программировани  контраппера 18 на его выходе готовности к ч гению устанавливаетс  активный ниокий логический уровень (фиг.10). С выхода контроллера пр мою доступа 18 сигнал готовности поступает на вход узла упраоле- НИР 11. На элемен rax 60, 66 узла управлени  17 формируетс  сигнал запроса чтени , ло- ступзюи(ий на вход контроллера 18. Получив этот сигнал, контроллер 18 захватывает внутренние шины станции, устанавливает адрес, сигналы строба чтени  и чтени  буферной пам ти, По сигналу чтени  буферной пам ти на внутреннюю шину данных с блока буферной пам ти 8 поступает информаци , котора  по сигналу, вырабатываемому на элементе 34 селектора адреса VI из сигнала строба чтени  фиксируетс  во втором буферном регистре 15. По переднему фр ж ту сигнала (.тробо чтени  на элемен- гэ 18, 54 регистра состо ний 16 формируйс  с  нал запроса пр мого до- Tvi ), поступает на управл ющий a G/i и/ил ,- /прилепил пр мым доступом 3 bios о .ыр Пч-пваетсигнал запроса канала д/м непосредственного доступа к ОЗУ ЭВМ ОШ Зг НЛ Получив сигнал ОШ ЗКНД, ЭВМ ч освобождени  канала, устанавливает г.шчт г уедоогавлинич кзнзл  дол непос п того доступа к ОЗУ ЭВМ ОШ ПкН/. Сигнал строба чтени  по гупает на n-. jfl запрись эп1 иси пторою контроллера пр мою , Hj iyn;i 6 Получ.ш этот сигнал к тшгч.лгррб м-мнаи/лшаегсЕинйлы с гроба °;jnnc.j r pood адреса СА 2 и сигналы адрс Сиг адреса посту паю г л входы г;ер SGI и приемопередатчика 1, По началу си/ила с i роба записи посредством элемент г 57, 58. 61, 64 блока управлени  17 прекращаетс  поступление сигнала тактовой частоты на вход второго контроллера Mp fix oro доступа 6.
iloT iii B сигн л ОШ ПКИЦ. станци  за- Хьдтыилгт копал ЭВМ и блок упраплгмич пр мом доЛ1упом 3 снимав сигнал ОШ ЗК1- Д По сн тию сигнала ОШ ЗКНД. .IBM снимав оигнал ОШ ПКНД, по сн тию которого на выходе схемы управлени  пр мым доступом 3 устанавливаетс  сигнал синхронизации адреса САС, который, поступив на шестой вход селектора адреса 12 через элементы 2, -10, 35, устанавливает н  выходах селектора адреса 12 сигналы низкого логического уровн . Первый сигнал поступает на управл ющий вход первого приемопередатчика 1, а второй сигнал поступает на управл ющий вход второго приемопередатчика 9 и на вход управлени  сысокоимпе- дансным состо нием второго буферного регистра 15. По первому сигналу переключаетс  первый приемопередатчик 1 и адрес
со второго контроллера пр мого доступа б поступает на шину  /ipeca ЭВМ. По второму сигналу второй буферный perncip 15 выводитс  из высокоимпеданснпго состо ни .
переключаетс  второй приемопередатчик 9 и данные поступают на шину данных ЭВМ. Через определенное врем  задержки после начала сигнала СЛС схема управлени  пр мым доступом 3 через первый приемопере0 датчик 1 выдает в ЭВМ сигнал синхронизации активного устройства ОШ СА, получив который ЭВМ фиксирует адрес и данные и выставл ет сиг пап синхронизации пассивного устро :стп 01П СП. Получив
5 сигнал ОШ СП схема управлени  пр мым доступом 3 снимает сигналы СЛС и Oili CA, а узел управлени  17 чорез элементы 61, 62, 64 возобновл ет подачу гигиала синхронизации на второй контроллер пр мого лооу0 па 0, что еызииао сн тие чпро  определенное количестьо такгпи CMIHH/K) синхронизации сигналов строОа iani/icn, СА и адрес  с оыхг)доп контроллера 6. По окончанию сигнала строба записи р«рмстр
5 ооого ний 16 через элементы 49, Ь4 снимает (,И1нал запроса ИДИ, а yJeл улр влыш  17 через . леменг 66 запроса чнм ит По CHP1MIO сигнллгЧ СА : -;nt -v.rup а/(рсса 12 через элемент 35, 16 снимай сигналы иы0 Ооркп, fro npcKpasijaoi выдачу чдресд п данных на сооти ггсгнующие нлп«ы ЭПМ. Мо сн пио CHiHj-ig OL I CA, ЭВгИ гним.че CHI- :;ал ОШ СП, иоздейсп уит через первый оход узла yriprin/ietiiTH Г/ьа л -меш 60, чюпри5 водит к установке григ.м.рт 00 с сосго иие логической одчницы и пидлче сл -/1У 0|| го запросл пони  о третий контроллер пр мого доступа 10. (Vi J4a последующих слов ;; ЭВМ происходит лчалои но опи0 санному.
После прочтени  после/и го слопч третий кинтроллор пр мого лО .гупа 18 пидает сигнал конца сфаницы чтени , маорый по стутег но пхг)д конца чтени  контроллера
5 18, что вызывает сннше сигнал рлрешс- ний чтени . С выхода контроллера 18 ciu н л поступает на вход регистра состо ний 16 и через элементы 47, 53. 50, 31, нызываег установку на втором выходе регистра состо 0 ний 16 сигнала запрога прерываний, которой взденет иу  наолнопчриш- й РАОД схемы управлени  прерывани ми 19 вызывает выдачу прерывани  о ЭВМ ЭВМ по прерыванию читает регистр состо ний 16 и
5 помечает страницу, из которой был прин т кадр, как свободную в первом контполлере пр мого доступа 5.
Рассмотрим процесс передачи кадра из ЭВМ в ганзл св зи в режимг- пр мого доступа к пам ти ЭВМ,
ЭВМ, име  блок данных дл  передачи в канал св зи, программирует третий контроллер пр мого доступа 18 на запись кадра в блок буферной пам ти 8, а второй контроллер пр мого доступа 6 на чтение кадра из ОЗУ ЭВМ. После программировани  контроллера 6 на его выходе готовности к чтению устанавливаетс-  сигнал низкого уровн , который через вторую группу входов и элементы 56, 63 блока управлени  17 устанавливает на первом выходе блока управлени  17 сигнал запроса чтени  (фиг.9). Сигнал запроса чтени  поступает на одноименный вход второго контроллера пр мого доступа 6. Получив этот сигнал, второй контроллер пр мого доступа 6 устанавливает сигналы строба адреса СА2, строба чтени  и адрес  чейки пам ти ОЗУ ЭВМ. из которой будет считано первое слово кадра. С адресной шины второго контроллера пр мого доступа 6. адрес поступает на входы первого приемопередатчика 1. Сигнал запроса чтени  поступает также на четвертый вход регистра состо ний 16 и через элементы 48,54 устанавливает на его первом выходе сигнал запроса пр мого доступа. Сигнал строба чтени  поступает в блок управлени  17 через вторую группу входов и с помощью элементов 57, 58, 64, 61 блокирует подачу тактовой частоты на второй контроллер пр мого доступа 6. Одновременно с этим сигнал строба чтени  поступает через третью группу входов в селектор адреса 12 и посредством элемента 43 устанавливает сигнал выборки.
С первого выхода регистра состо ний 16 сигнал запроса ПДП поступает на управл ющий вход схемы у правлени  пр мым доступом 3, котора  захватывает качал ЭВМ, как было описано выше. Получив адрес и сигнал синхронизации активного устройства ОШ СА, ЭВМ устанавливает данные и сигнал синхронизации пассивного устройства ОШ СП. Через второй приемопередатчик 9 данные поступают на входы первого буферного регистра 14 и записываютс  в него сигналом, поступающим с третьей группы выходов селектора адреса 12,
По началу сигнала ОШ СП, поступающего на первый вход блока управлени  17, блок управлени  с помощью элементов 62, 64, 61 возобновл ет подачу тактовой частоты на второй контроллер пр мого доступа 6. Кроме того, по началу сигнала ОШ СП схема управлени  пр мым доступом 3 снимает сигналы САС и ОШ СА. По сн тию сигнала ОШ СА ЭВМ снимает информацию с шины данных и сигнал синхронизации пассивного устройства ОШ СП.
Через определенное число тактов второй контроллер пр мого доступа 6 снимает сигналы стробов и адрес. По сн тию сигнала строба чтени  селектор адреса 12 через эле- мент 41 снимает сигнал выборки регистр состо ний 16 через элементы 49.54 снимает сигнал запроса ПДП, а узел управлени  17 через элемент ЬЗ снимает сигнал запроса чтени  и через элемент 65 устанавливает
0 сигнал запроса записи, поступающий с третьей группы выходов блока управлени  17 на вход контроллера 18.
Контроллер 18, захватив внутренние шины станции, выдает на внутреннюю шину
5 адреса станции адрес  чейки блока буферной пам ти 8, по которому будет записано прин тое от ЭВМ слово и устанавливает сигналы строба записи и сигнал записи в буферную пам ть. Сигнал строб записи
0 поступает на п тую группу входов селектора адреса 12 и через элемент 44 устанавливает на выходе селектора адреса 12 сигнал, который с третьей группы выходов селектора адреса 12 поступает на управл ющий
5 вход первого буферного регистра 14 и выводит его из высокоимпедансного состо ни . Данные с выхода первого буферного регистра 14 поступают на внутреннюю шину данных станции и записываютс  в  чейку блока
0 буферной пам ти 8 сигналом стробы записи . По началу сигнала строба записи, поступающего на третью группу входов узла управлени  17 посредством элементов 59, 65, сигнал запроса чтени  снимаетс . Сиг5 нал ОШ СП, воздействует через первый вход блока управлени  17 на элемент 56, что приводит к установке триггера 63 в состо ние логической единицы в момент окончани  сигнала ОШ СП и выдаче следующего запро0 са в контроллер 6. Передача последующих слов в блок буферной пам ти 8 из ЭВМ происходит аналогично описанному.
После передачи последнего слова второй контроллер пр мого доступа 6 выраба5 тывает сигнал конца страницы чтени , поступающий на его же вход конца чтени , что приводит к сн тию сигнала готовности к чтению. После сн ти  сигнала по концу последнего строба записи на элементах 68-72
0 контроллера пр мого доступа 18 вырабатываетс  импульс конца записи, который, поступа  на одноименный вход контроллера 67. переключает пам ть свободных страниц на следующую свободную страницу, Сигнал
5 конца страницы чтени  поступает на третью группу входов регистра состо ни  16 и устанавливает через элемент 47 триггер 53, что приводит к выдаче через элементы 50, 51 сигнала запроса прерывани  в узел управ- лени  прерывани ми 19, вызыва  выдачу
;;рерь. 8зни  в ЭВМ. Э8М по прерыванию читает регистр состо ний 10.
При успешном завершении пересылки информации из ЭВМ п блок буферной пам ти , ЭВМ программирует на передачу первый контроллер пр мого доступа 5. Дл  этого ЭВМ записывает номер страницу, с которой будет производитс  чтение информации , и длину кадра. После программировани  на выходе готовности к чтению первого контроллера пр мого доступа 5 по вл етс  активный низкий уровень, который поступает па одноименный вход блока сопр жени  с каналом св зи 7. Если блок 7 готоз к выдаче данных в канал св зи, то он формируе сигнал запрос чтени , KOTopt.u ( р/паег на одноименныи вход контроллера 5 (фиг.7)
Контроллер 5 охватывает внутренние ij.-ti. i.i , формирует сигнал строба HI син , который с выхода контроллера 5 поступает на одноименный вход блока 7. С адресмы выходов контроллера 5 на внутреннюю шину адреса станции поступает ПРАВЫЙ (начальный) адрес Формируемой по- следовагельмосги адреса данных. З тем контроллер 5 формирует сигнал чтени  пам ти , по которому слово данных с блока буферной пам ти 8 поступает на информационные входы блока сопр жени  с каналом св зи 7. Получив сигнал строб чтени , блок сопр жени  с каналом св зи 7 сбрасы взет сигнал запроса чтени . По заднему фронту el роба слово данных записываетс  а;тло. 7 В кот роллере 5 происходит увели чоиие значени  начального адреса иа единицу и уменьшение на единицу значени  ц -ины блока. Контроллер 5 освобождает внутренние шины. На этом заканчиваетс  обслуживание запроса на чтение слова м контроллер 5 готов к приему следующего .запроса.
Блох 7 начин ет побитовую выдачу прин того байта в канал св зи и формирует новый сигнал запроса чтени , которой вызывает нозый цикл в работе контроллера 5.
Следующие циклы выполн ютс  также, как указано. После выдачи всего блока данных , первый контроллер пр мого доступа 5 сбрасывает сигнал наличи  данных дл  выдачи в канзл св зи и формирует сигнал конца чтени . Указанный сигнал с еыходз контроллера 5 поступает на вход блока 7, При поступлении этого сигнала блок 7 формирует слово состо ни , содержащее информацию о нормальном завершении операции выдачи данных в моноканал и сигнал прерывани , который с выхода блока 7 посгупает через еход прерываний блока сопр жени  с ЭВМ 2 на второй вход оегистра
состо нии 16 и устанавливает гш м л злпро са прерывани  в ЭВМ на г юром выходе регистра состо ний 1G ЭПМ по прерыванию чигао спопо состо ни  станции.ппрг

Claims (2)

  1. де/пй причину, вчлпашкую преры1 г,;: ;е v rjuno.ii.nei соитоегсшующп длисншп Формула и з о 6 р с i о н и   1. Станци  /юкллкной сети, содерхашл  блок сопр жени  с каналом сп  vt блок Оу
    формой пам ти, периыи косгро ер пр мого доступа, блок сопр жени  с ЭВМ св занные между собоп iMyi ргг.чними шинэ- ми дымных и адреса станции, входы записи и чтени  блока Оуфе| чоп нлмип м,,.,|| ,по
    ченные к одноименным оы/.одлм
    КОНТрОЛЛОрЭ ПрПМОГО ДГЧ, iym И Г/;ЮК,1 СО- ГфЯ;КРНИЛ С ЭПН. СХиДЫ 3ol itCil И ЧИ МПЯ гЮрГОВ (,ОПГ1( СНЧЯ С , .ЧгиЫОМ ГВЯ-iH И
    пепгого контр,л к.ра г.р маш днмупл, uwдинемны0 соПпГ , г. руип.ч упрао шюици/ uxo/ioo ;: JIIMHUJ (пучнп
    уПрЯОЛЯЮЩН4 ПЫХО/IOiJ О/ТОЬ П С(5 Т -.. 1 Ч С
    каналом св зи, молклкмгпи;, к г; N/ПОЙ ipynne ynfjrTE)/i4 iiIli/|V пмхо/1/in ;: fi,f)iioi
    грут|по упрэвл юи(иу n-идои нерпою :oni- роллкро пр мого /{.jCTvna, и пита донных , шина адреса и шин;. управл ющих сигналов ЭВМ подк.нг)чс-п|| к ,nu:in n- ным пходам - выходам блоча ,.Ч ннп
    г, ЗИМ, отличают ;   с и ч.м. if о, с цел,ю поаынтопи  ироиз о/ 1 1). in и упрощени  счамции лпк.зльион г.етч, ч иго сведе1;ы второй конфшивр nfun чию дг/riy- п , гюдключенш и п«одом н /содом данных
    к н,(у|рснней шине /данных сгпнцмм, блок yripatUi Hini прчммм доступам, .юдк очон
    НЫЙ «ХОДОМ ГМХОДОГ yilpn.bl -lill i , ,i HP
    /прагл ющих с/м H. J7(Ki , ЛВМ, ,1 ,рс; датчик, подключенный fi/iHiii cH; ,о
    -ОЫХОДС.МИ К ЗДиССг) и ПЧГ. Ш КН уПраПЛОНПЯ Ы ОДОМ (lb JO/lOM И /illHi H I4.HXрон злции ити, :| о;о vcipoiicn i , (1Ы ходами - к первой группе ) Оликл сопр жени  с ЭВМ, входами i адресной
    шине и выходу г стоимости к мению гпорого контроллера пр г-м и доступа и к пыхпду синхронизации активноюустроиства блока управлени  пр мим/юстусоп, буфер, ii/оды которото подключены к адр. мои IKHO
    ЭВМ, а пыходы к адресн м плодим агорою контроллера пр мого доступа, npi i-jn m-xo ды записи и чтении тк-рюп 6noi(a coiip
    НИЯ Г. ЭВМ ПОДКЛЮЧЕНЫ К ОДНОИМ. М ММ
    пходчм псроою и jioporo KOFI ;ролл рои пр мого доступ,), прер.инсишй блока сопр жени  с каналом сспзч под1 личечи Y одноименным оход-чм блока со.чр  ,{ с. ЭВМ, вход-иыход эн тостг шинк первого контроллера пр мого досгупч подкл..чеп к одноименному п--ол, г.ходу- то, , . iip/iжени  с ЭВМ, выход последовательного приоритета первого контроллера пр мого доступа подключен к входу последовательного приоритета блока сопр жени  с ЭВМ, первый управл ющий выход блока сопр жени  с ЭВМ подключен к управл ющему входу блока управлени  пр мым доступом, втора  группа управл ющих выходов блока сопр жени  с ЭВМ подключена к управл ющим входам приемопередатчика и буфера, треть  группа управл ющих выходов блока сопр жени  с ЭВМ подключена к первой группе управл ющих входов второго контроллера пр мого доступа, перва  группа управл ющих выходов коюрого подключена к второй группе управл ющих входов блока сопр жени  с ЭВМ, третий управл ющий вход которого подключен к управл ющему выходу блока управлени  пр мым доступом , а второй управл ющий выход второго контроллера пр мого доступа подключен к управл ющему входу приемопередатчика.
  2. 2. Станци  локальной сети по п.1, о т- личающа с  тем, что блок сопр жени  с ЭВМ содержит приемопередатчик, буфер, посто нное запоминающее устройство, селектор адреса, узел формировани  конт рольных разр дов, первый буферный регистр, второй буферный регистр, регистр состо ни , узел управлени , контроллер пр мого доступа, узел управлени  прерыванием , причем входы-выходы приемопередатчика подключены к шине данных блока, выходы - к входам данных перпого буферного регистра, узла формировани  контрольных разр дов и регистра состо ни , входы приемопередатчика подключены к выходам второго буферного регистра, регистра состо ни  и посто нного запоминающего устройства, выходы первого буферного регистра, узла формировани  контрольных разр дов, входы данных второго буферного регистра и шина данных контроллера пр мого доступа подключены к внутренней шине данных блока, входы буфера подключены к адресной шине блока, а выходы - к адресной шине контроллера пр мого доступа, котора  подключена к внутренней адресной шине блока, адресные и перва  группа управл ющих входов селектора адреса  вл ютс  первой группой входов блока сопр жени  с ЭВМ, второй управл ющий вход селектора адреса подключен к входу последовательного приоритета контроллера пр мого доступа и  вл етс  входом последовательного приоритета блока сопр жени  с ЭВМ, вход-выход зан тости шины контроллера пр мого доступа подключен к входу-выходу селектора адреса и  вл етс  входом-выходов зан тости шины блока сопр жени  с ЭВМ, перва  группа выходов селектора адреса, подключенна  к входам управлени  регистра состо ни , контроллера пр мого доступа и 5 к входу чтени  посто нного запоминающего уст ойства,  вл етс  группой выходов блока сопр жени  с ЭВМ дл  записи и чтени  портов, первый и второй входы регистра состо ни   вл ютс  входами прерываний
    0 блока сопр жени  с ЭВМ, шина управл ющих сигналов блока подключена к первому входу узла управлени  прерыванием, а лини  синхронизации пассивного устройства, кроме того, подключена к одноименному вы5 ходу селектора адреса и первому входу узла управлени , треть  группа входов селектора адреса соединена с третьей группой входов регистра состо ни , с второй группой входов узла управлени , вторым входом контроллера
    0 пр мого доступа и  вл етс  второй группой входов блока сопр жени  с ЭВМ, перва  группа выходов контроллера пр мого доступа  вл етс  группой выходов блока сопр жени  с ЭВМ дл  записи и чтени  блока
    5 буферной пам ти, причем выход чтени  блока буферной пам ти контроллера пр мого доступа подключен к четвертому входу селектора адреса, первый выход узла управлени , подключенный к четвертому входу
    0 регистра состо ни , второй выход узла управлени  и строба чтени  контроллера пр мого доступа  вл ютс  третьей группой выходов блока сопр жени  с ЭВМ. втора  группа выходов контроллера пр мо5 го доступа подключена к п той группе входов регистра состо ни , к третьей группе «ходов узла управлени  и п той группе входов селектора адреса, втора  группа выходов селектора адреса подключена к
    О управл ющему входу буфера и  вл етс  второй группой управл ющих выходов блока сопр жени  с ЭВМ, треть  группа выходов селектора адреса подключена к управл ющим входам приемопередатчика и управл 5 ющим входам первого и второго буферных регистров, четвертый выход селектора адреса подключен к управл ющему входу узла формировани  контрольных разр дов, первый выход регистра состо ни   вл етс  пер0 вым выходом блока сопр жени  с ЭВМ, второй выход регистра состо ни  подключен к входу запроса прорывании узла управлени  прерыванием, третий выход регистра состо ни  подключен к четвертому входу
    5 блока управлени , треть  группа выходов узла управлени  подключена к первой группе входов контроллера пр мого доступа, шестой пход селектора адроса  вл етс  третьим управл ющим входом блока сопр жени  с ЭВМ,
    X гУ rf
    IfS
    I
    Lg
    l
    l
    .
    l-li
    1
    xt
    i
    Золить 8 етонцию
    &Ш $А 6ШЪ2
    Вых. fa. 17 KSRD2
    Ьых$л.6 СА2
    &ых fa б CKD2
    вых. CL к №
    6ш Я/1 /6 VHAR.
    5/1 3 aw JKH4
    От 36/1 ош пкнд
    SuuS/t J С АС
    л ЭЬП ОЩ Ы
    ош сп
    от
    ЭЈП
    ошл
    ЭЬП ош ЛР
    fa П
    Вых & 1$ Сикъ
    bbrx.fa 1S CWM
    Фн 9
    о f
    iD Т см
    ОС
    (
    ош АДР oai S/&
SU904906985A 1990-12-20 1990-12-20 Станци локальной сети RU1824640C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904906985A RU1824640C (ru) 1990-12-20 1990-12-20 Станци локальной сети

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904906985A RU1824640C (ru) 1990-12-20 1990-12-20 Станци локальной сети

Publications (1)

Publication Number Publication Date
RU1824640C true RU1824640C (ru) 1993-06-30

Family

ID=21558131

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904906985A RU1824640C (ru) 1990-12-20 1990-12-20 Станци локальной сети

Country Status (1)

Country Link
RU (1) RU1824640C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Контроллер дл локальной сети ЕС 1839.0004. Техническое описание, инструкци по эксплуатации 662451090507 ТО, 1988. Авторское свидетельство СССР № 1478221.кл G 06 F 13/00 1987 *

Similar Documents

Publication Publication Date Title
US4149144A (en) Polling and data communication system having a pulse position to binary address conversion circuit
US4549292A (en) Method of efficiently and simultaneously transmitting both isochronous and nonisochronous data in a computer network
CA1147865A (en) Message interchange system among microprocessors connected by a synchronous transmitting means
US4814761A (en) Method and apparatus for communication control in loop communication network
RU1824640C (ru) Станци локальной сети
US4967409A (en) Network system of programmable controllers
US5163049A (en) Method for assuring data-string-consistency independent of software
US6597690B1 (en) Method and apparatus employing associative memories to implement limited switching
US20020085572A1 (en) Method and apparatus employing associative memories to implement message passing
SU1410041A1 (ru) Устройство дл сопр жени абонентов с ЭВМ
SU1681394A1 (ru) Устройство дл автоматической коммутации и сопр жени
SU1608677A2 (ru) Адаптер канал - канал
RU1815646C (ru) Система дл обмена информацией
KR100217939B1 (ko) 트렁크 지정기능으로 군지연 특성을 개선한 가입자 보드
SU1522217A1 (ru) Устройство дл сопр жени К процессоров с группой абонентов
SU1742823A1 (ru) Устройство дл сопр жени процессора с пам тью
SU1297069A1 (ru) Устройство дл сопр жени внешних устройств с общей пам тью
SU1716553A2 (ru) Устройство дл передачи информации
US5953539A (en) Service switching point having a direct memory access controller
JP2850817B2 (ja) データハイウェイ用信号速度変換回路
JP2504313B2 (ja) マルチプロセッサシステム
SU1164722A1 (ru) Устройство св зи дл вычислительной системы
SU1640703A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1667087A1 (ru) Устройство дл управлени обменом процессора с пам тью
SU1381534A1 (ru) Устройство дл сопр жени ЭВМ