PL165629B1 - Układ do cyfrowej modulacji położenia impulsów - Google Patents
Układ do cyfrowej modulacji położenia impulsówInfo
- Publication number
- PL165629B1 PL165629B1 PL28960291A PL28960291A PL165629B1 PL 165629 B1 PL165629 B1 PL 165629B1 PL 28960291 A PL28960291 A PL 28960291A PL 28960291 A PL28960291 A PL 28960291A PL 165629 B1 PL165629 B1 PL 165629B1
- Authority
- PL
- Poland
- Prior art keywords
- block
- input
- output
- summing
- decision
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Układ do cyfrowej modulacji położenia impulsów. zawierający wejściowy blok kształtujący. blok decyzyjny i blok sterujący, znamienny tym, że zawiera człon opóźniający (4), o stałej odpowiednio dobranej wartości opóźnienia i blok sumujący (2), przy czym blok sumujący (2) blok decyzyjny (3) i człon opóźniający (4) tworzą układ zamkniętej pętli, sprzężonej z wymienionym blokiem sterującym (5) przy czym wejściowy blok kształtujący (1) załączony jest wyjściem do jednego wejścia bloku sumującego (2) pętli, stanowiącego wejście tej pętli, któregowyjście przyłączonejest dojednego z dwu wejść sygnałowych bloku decyzyjnego (3), mającego dwa wyjścia, z których jedno stanowi (WY) całego układu, zaś drugie przyłączone jest z jednej strony poprzez człon opóźniający (4) do drugiego wejścia sumującego (2) i jednocześnie bezpośrednio do jednego wejścia bloku sterującego (5), którego wyjście załączone jest do drugiegowejścia sygnałowego bloku decyzyjnego (3), nadtowyjście bloku kształtującego(1) załączonejest do bloku sterującego (5) dojego drugiego wejścia sterującego wpisem do bloku sterującego (5) zewnętrznego cyfrowego sygnału modulującego (ZCSM).
Description
Przedmiotem wynalazku jest układ cyfrowej modulacji położenia impulsów przeznaczony dla cyfrowych układów modulujących, znajdujący zastosowanie w modulatorach położenia impulsów, czasu trwania impulsów, systemach transmisji obrazu, telemetrii i tym podobnych.
Znany jest układ do cyfrowej modulacji położenia impulsów, w jednej gałęzi przetwornik c/a połączony wyjściem z jednym z wejść komparatora, zaś w drugiej gałęzi układ kształtujący sprzężony szeregowo wyjściem z wejściem integratora połączonego wyjściem z drugim z wejść komparatora, którego wyjście stanowi jednocześnie wyjście całego układu. Na wejście przetwornika c/a podany jest zewnętrzny cyfrowy sygnał modulujący, zaś na wejście układu kształtującego podawana jest częstotliwość wejściowa nośna. Częstotliwość wejściowa nośna w postaci sygnału prostokątnego jest kształtowana w integratorze w impulsy piłokształtne, które są porównywane w komparatorze z wyjściowym sygnałem przetwornika c/a, proporcjonalnym do zewnętrznego cyfrowego sygnału modulującego. W momencie zrównania napięć reprezentowanych przez te sygnały w komparatorze na jego wyjściu pojawia się impuls, którego położenie jest zależne od zewnętrznego cyfrowego sygnału modulującego, zaś częstotliwość nośna odpowiada częstotliwości wejściowej integratora.
Wadą opisanego rozwiązania jest brak korelacji między częstotliwością wejściową nośną, a chwilą zmiany zewnętrznego cyfrowego sygnału modulującego. Ponadto w układzie tym występują: błąd porównania związany z komparatorem w zakresie amplitudy i w czasie, a także błąd nieliniowości integratora. Skutkiem tych wad i niedogodności są zniekształcenia fazowe sygnału zmodulowanego otrzymanego z wyjścia komparatora.
W układzie do cyfrowej modulacji położenia impulsów zawierającym wejściowy blok kształtujący, blok decyzyjny i blok sterujący, istota rozwiązania polega na tym, że zawiera blok sumujący i człon opóźniający, przy czym blok sumujący, blok decyzyjny i człon opóźniający, o stałej odpowiednio dobranej wartości opóźnienia, tworzą układ zamkniętej pętli, sprzężonej z wymienionym blokiem sterującym, zaś wejściowy blok kształtujący załączony jest wyjściem do jednego wejścia bloku sumującego, stanowiącego wejście pętli, którego wyjście przyłączone jest do jednego z dwu wejść sygnałowych bloku decyzyjnego, mającego dwa wyjścia sygnałowe, z których jedno stanowi wyjście całego układu, zaś drugie przyłączone jest z jednej strony poprzez człon opóźniający do drugiego wejścia bloku sumującego i jednocześnie bezpośrednio do jednego wejścia bloku sterującego, którego wyjście załączone jest do drugiego wejścia sygnałowego bloku decyzyjnego. Nadto wyjście bloku wejściowego załączone jest do bloku sterują165 629 cego do jego drugiego wejścia sterującego, wpisem do bloku sterującego zewnętrznego cyfrowego sygnału modulującego.
Rozwiązanie według wynalazku eliminuje wady znanych układów, opisane w stanie techniki.
Przedmiot wynalazku został bliżej objaśniony na przykładzie pokazanym na rysunku, na którym przedstawiony jest schemat blokowy do cyfrowej modulacji położenia impulsów.
Układ składa się z wejściowego bloku kształtującego 1, wytwarzającego pod wpływem każdego narastającego, albo opadającego zbocza fali nośnej, impuls o bardzo krótkim czasie trwania, oraz z układu mającego postać zamkniętej pętli, złożonej z bloku sumującego 2, bloku decyzyjnego 3 członu opóźniającego 4, o stałej odpowiednio dobranej wartości opóźnienia, wyposażonej w blok sterujący 5. Blok wejściowy kształtujący 1 załączony jest wyjściem do jednego z dwu wejść bloku sumującego 2 pętli, stanowiącego wejście tej pętli, którego wyjście przyłączone jest do jednego z dwu wejść sygnałowych bloku decyzyjnego 3 mającego dwa wyjścia sygnałowe, z których jedno stanowi wyjście WY całego układu, zaś drugie przyłączone jest z jednej strony poprzez człon opóźniający 4 do drugiego wejścia bloku sumującego 2 i jednocześnie bezpośrednio do jednego wejścia sterującego 5, którego wyjście jest załączone do drugiego wejścia sygnałowego bloku decyzyjnego 3. Ponadto wyjście bloku kształtującego 1 załączone jest do bloku sterującego 5 do jego drugiego wejścia sterującego wpisem do tego bloku sterującego 5 zewnętrznego cyfrowego sygnału modulującego ZCSM.
Wejściowy blok kształtujący 1 może stanowić przerzutnik monostabilny, który pod wpływem każdego narastającego albo opadającego zbocza fali nośnej generuje impuls o bardzo krótkim czasie trwania, mniejszym od czasu opóźnienia wnoszonego przez człon opóźniający
4. Blok sumujący 2 realizuje funkcję sumy logicznej. Blok decyzyjny 3 stanowi zespół bramek wyznaczający w zależności od stanu wyjścia bloku sterującego 5 dalszą drogę impulsu o bardzo krótkim czasie trwania w ten sposób, że albo kieruje impuls na wejście członu opóźniającego 4, albo do wyjścia WY układu. Blok sterujący 5 składa się z licznika lub liczników z wpisem równoległym zewnątrz zewnętrznego cyfrowego sygnału modulującego ZCSM, wyznaczającego liczbę obiegów impulsu w pętli. Człon opóźniający 4 realizuje opóźnienie zbocza impulsu krążącego zbocza impulsu krążącego w pętli, przy czym członem tym może być multiwibrator monostabilny.
Przerzutnik monostabilny stanowiący wejściowy blok kształtujący 1, pod wpływem każdego narastającego albo opadającego zbocza fali nośnej, generuje impuls o bardzo krótkim czasie trwania, mniejszym do opóźnienia wnoszonego przez człon opóźniający 4, podawany na wejście bloku sumującego 2. Jednocześnie w momencie generacji impulsu o bardzo krótkim czasie trwania następuje wpisanie do bloku sterującego 5 pętli zewnętrznego cyfrowego sygnału modulującego ZCSM, wyznaczającego liczbę obiegów tego impulsu w pętli. Z wyjścia bloku sumującego 2 impuls podawany jest na jedno z wejść bloku decyzyjnego 3 i w zależności od stanu wyjścia bloku sterującego 5 impuls ten opuszcza pętlę i układ poprzez wyjście bloku decyzyjnego 3 stanowiącego wyjście WY układu, albo podawany jest dalej jednocześnie na wejście zliczające wstecz liczników bloku sterującego i na wejście członu opóźniającego 4, a z jego wyjścia na drugie wejście bloku sumującego 2. Każdorazowo pojawienie się impulsu krążącego w pętli na wejściu zliczającym bloku sterującego 5, powoduje zmniejszenie o jedność aktualnej zawartości jego liczników, przy czym po doliczeniu do zera i po pojawieniu się kolejnego stanu liczników sterującego 5 następuje zmiana stanu na jego wyjściu. Pod wpływem tej zmiany stanu blok decyzyjny 3 powoduje, że krążący dotychczas w pętli impuls opuszczają poprzez wyjście WY całego układu. Czas upływający pomiędzy pojawieniem się prostokątnego impulsu o bardzo krótkim czasie trwania na wyjściu bloku kształtującego 1 i chwilą opuszczenia przez ten impuls układu poprzez jego wyjście WY jest proporcjonalny do iloczynu zewnętrznego cyfrowego sygnału modulującego ZCSM, przez czas pojedynczego obiegu impulsu w pętli zależny z kolei od opóźnienia, wnoszonego przez człon opóźniający 4 i sumy czasów propagacji bloku sumującego 2 i bloku decyzyjnego 3. Czas ten określa położenie na skali czasu impulsu wychodzącego z pętli z całego układu poprzez jego wyjście WY.
165 629
WY
Departament Wydawnictw UP RP. Nakład 90 egz.
Cena 10 000 zł
Claims (1)
- Zastrzeżenie patentoweUkład do cyfrowej modulacji położenia impulsów, zawierający wejściowy blok kształtujący, blok decyzyjny i blok sterujący, znamienny tym, że zawiera człon opóźniający (4), o stałej odpowiednio dobranej wartości opóźnienia i blok sumujący (2), przy czym blok sumujący (2) blok decyzyjny (3) i człon opóźniający (4) tworzą układ zamkniętej pętli, sprzężonej z wymienionym blokiem sterującym (5) przy czym wejściowy blok kształtujący (1) załączony jest wyjściem do jednego wejścia bloku sumującego (2) pętli, stanowiącego wejście tej pętli, którego wyjście przyłączone jest do jednego z dwu wejść sygnałowych bloku decyzyjnego (3), mającego dwa wyjścia, z których jedno stanowi (WY) całego układu, zaś drugie przyłączone jest z jednej strony poprzez człon opóźniający (4) do drugiego wejścia sumującego (2) i jednocześnie bezpośrednio do jednego wejścia bloku sterującego (5), którego wyjście załączone jest do drugiego wejścia sygnałowego bloku decyzyjnego (3), nadto wyjście bloku kształtującego (1) załączone jest do bloku sterującego (5) do jego drugiego wejścia sterującego wpisem do bloku sterującego (5) zewnętrznego cyfrowego sygnału modulującego (ZCSM).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL28960291A PL165629B1 (pl) | 1991-03-21 | 1991-03-21 | Układ do cyfrowej modulacji położenia impulsów |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL28960291A PL165629B1 (pl) | 1991-03-21 | 1991-03-21 | Układ do cyfrowej modulacji położenia impulsów |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL289602A1 PL289602A1 (en) | 1992-10-05 |
| PL165629B1 true PL165629B1 (pl) | 1995-01-31 |
Family
ID=20054147
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL28960291A PL165629B1 (pl) | 1991-03-21 | 1991-03-21 | Układ do cyfrowej modulacji położenia impulsów |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL165629B1 (pl) |
-
1991
- 1991-03-21 PL PL28960291A patent/PL165629B1/pl unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL289602A1 (en) | 1992-10-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3978416A (en) | Filter which tracks changing frequency of input signal | |
| US5418822A (en) | Configuration for clock recovery | |
| US3548328A (en) | Digital fm discriminator | |
| EP0452317B1 (en) | A method of adjusting the phase of a clock generator with respect to a data signal | |
| US4166249A (en) | Digital frequency-lock circuit | |
| PL165629B1 (pl) | Układ do cyfrowej modulacji położenia impulsów | |
| PL165620B1 (pl) | Układ do cyfrowej modulacji czasu trwania Impulsów | |
| PL165483B1 (pl) | Układ do generacji przebiegu o modulowanym położeniu I mpulsów | |
| GB1509795A (en) | Processing information signals | |
| PL165636B1 (pl) | Układ do generacji przebiegu o modulowanym czasie trwania Impulsów | |
| SU1058084A1 (ru) | Демодул тор фазоманипулированных сигналов | |
| PL165283B1 (pl) | Układ do programowanego synchronicznego przesuwania fazy sygnału cyfrowego | |
| SU1418906A2 (ru) | Преобразователь частоты в код | |
| RU2042261C1 (ru) | Умножитель частоты | |
| RU2010324C1 (ru) | Устройство для аппроксимации функций | |
| SU1674163A1 (ru) | Устройство дл вычислени функции А - В / А + В | |
| SU577527A1 (ru) | Устройство дл умножени частот | |
| RU2059253C1 (ru) | Цифровой измеритель проходящей мощности и коэффициента бегущей волны | |
| KR950006705B1 (ko) | 직접 확산 통신방식의 동기화 방식 및 회로 | |
| RU2045768C1 (ru) | Устройство для определения середины импульсов периодической импульсной последовательности | |
| SU1173554A2 (ru) | Управл емый делитель частоты | |
| SU1367161A1 (ru) | Преобразователь частота-код с переменным коэффициентом сглаживани помехи | |
| PL165282B1 (pl) | Układ do generacji przebiegu prostokątnego o programowanej GZYTELU11 I przestrajalnej częstotliwości | |
| SU1188849A1 (ru) | Цифровой временной дискриминатор | |
| SU978361A1 (ru) | Устройство дл сложени и вычитани двух последовательностей импульсов |