SU1188849A1 - Цифровой временной дискриминатор - Google Patents

Цифровой временной дискриминатор Download PDF

Info

Publication number
SU1188849A1
SU1188849A1 SU843729574A SU3729574A SU1188849A1 SU 1188849 A1 SU1188849 A1 SU 1188849A1 SU 843729574 A SU843729574 A SU 843729574A SU 3729574 A SU3729574 A SU 3729574A SU 1188849 A1 SU1188849 A1 SU 1188849A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
discriminator
digital time
Prior art date
Application number
SU843729574A
Other languages
English (en)
Inventor
Михаил Васильевич Ермолаев
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU843729574A priority Critical patent/SU1188849A1/ru
Application granted granted Critical
Publication of SU1188849A1 publication Critical patent/SU1188849A1/ru

Links

Landscapes

  • Inverter Devices (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

ЦИФРОВОЙ ВРЕМЕННОЙ ДИСКРИМИНАТОР , содержащий последовательно соединенные генератор стробирующих импульсов и блок задержки, а также реверсивный счетчик, выход которого jr. б  вл етс  выходом цифрового временного дискриминатора, и два элемента И, выходы которых соединены соответственно с суммирующим и вычитающим входами реверсивного счетчика, отличающийс  тем, что, с целью упрощени  при одновременном увеличении надежности работы, введен управл емый напр жением генератор , вход управлени  которого  вл етс  входом цифрового временного дискриминатора, а выход соединен с объединенными первыми входами элементов И, вторые входы которых соединены соответственно с входом и выходом блока задержки. (Л с 00 оо 00 4 СО /

Description

фиг. 1 Изобретение относитс  к радиотехнике и может использоватьс  в измери тельных комплексах, автодальномерах Цель изобретени  - упрощение при одновременном повышении надежности. . На фиг. 1 приведена структурна  электрическа  схема предлагаемого цифрового временного дискриминатора на. фиг. 2 - временные диаграммы, по сн ющие его работу. Цифровой временной дискриминатор содержит управл емьй напр жением генератор 1, два элемента И 2 и 3, реверсивный счетчик 4, блок 5 задерж ки, генератор 6 стробирующих импульсов . Цифровой временной дискриминатор работает следующим образом. Генератор 6 стробирующих импульсов вырабатьгоает передний полустроб (фиг. 2в) длительностью t , задний полустроб (фиг. 2г) получаетс  путем задержки переднего на врем  f в блоке 5 задержки. Цриход щий по входной пшне импульсный сигнал упрал ет частотой управл емого напр же нием генератора 1 так, что мгновенна  частота импульсов пропорциональна мгновенному значению напр жени  входного сигнала (фиг. 2а). Передний полустроб открывает на врем  Т элемент ИЗ, через который импульсы с управл емого напр жением генератора (фиг. 2б) поступают на суммирующий вход реверсивного счетчика 4 (фиг.2д затем аналогично во врем  действи  заднего полустроба импульсы поступают через элемент И 2 на вычитающий вход реверсивного счетчика 4, который производит счет импульсов. Выходной сигнал в виде кода снимаетс  с выхода реверсивного счетчика 4 (фиг. 2е) по выходной шине. Выходным сигналом цифрового временного дискриминатора  вл етс  код, величина которого определ етс  временным рассогласованием между центром т жести входного сигнала и серединой след щего строба, состо щего из переднего и заднего полустробов , и вычисл етс  как разность интегралов от напр жени  входного сигнала за врем  действи  переднехо и заднего полустробов соответственно , U(t)olt-f U(t) , i, . t,n где U(-fc) - напр жение входного сигнала; -fc - временное положение переднего фронта переднего полустроба; Г - длительность переднего и заднего полустроба. Вычисление разности интегралов производитс  путем подсчета количества импульсов, поступающих вначале на суммирующий, а затем на вычитающий входы реверсивного счетчика 4. Число импульсов, поступающих, например, на суммирующий вход, определ етс  временем перекрыти  переднего полустроба и входного сигнала и, кроме того, формой входного сигнала, вследствие того, что частота управл емого напр жением генератора 1 определ етс  в каждый конк р.етный момент времени напр жением входного сигнала. Входной сигнап может быть произвольной формы, например пр моугольным, треугольным, колоколообразным. Следует отметить, что при нулевом входном сигнале частота управл емого напр жением генератора 1 импульсов не равна нулю, так как осуществить это технически трудно. Поэтому за врем  действи  переднего и заднего полустробов сначала сумгкируетс , а затем вычитаетс  фиксированное количество импульсов, определ емое ненулевой частотой управл емого напр жением генератора 1 при нулевом значении входного сигнала . Это эквивалентно тому, что к каждому из интегралов добавл етс  одна и та же величина, котора  при вычитании интегралов уничтожаетс  и поэтому не вносит никакой ошибки в выходной сигнал.
tje,Z

Claims (1)

  1. ЦИФРОВОЙ ВРЕМЕННОЙ ДИСКРИМИНАТОР, содержащий последовательно соединенные генератор стробирующих импульсов и блок задержки, а также реверсивный счетчик, выход которого является выходом цифрового временного дискриминатора, и два элемента И, выходы которых соединены соответственно с суммирующим и вычитающим входами реверсивного счетчика, отличающийся тем, что, с целью упрощения при одновременном увеличении надежности работы, введен управляемый напряжением генератор, вход управления которого является входом цифрового временного дискриминатора, а выход соединен с объединенными первыми входами элементов И, вторые входы которых соединены соответственно с входом и выходом блока задержки.
    SU „„ 1188849
    Фиг. 1
SU843729574A 1984-04-16 1984-04-16 Цифровой временной дискриминатор SU1188849A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843729574A SU1188849A1 (ru) 1984-04-16 1984-04-16 Цифровой временной дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843729574A SU1188849A1 (ru) 1984-04-16 1984-04-16 Цифровой временной дискриминатор

Publications (1)

Publication Number Publication Date
SU1188849A1 true SU1188849A1 (ru) 1985-10-30

Family

ID=21114720

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843729574A SU1188849A1 (ru) 1984-04-16 1984-04-16 Цифровой временной дискриминатор

Country Status (1)

Country Link
SU (1) SU1188849A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
С.В.Первачев. Цифровой временной дискриминатор. Радиоавтоматика, М.: Радио и св зь, 1982, с. 48-49. Авторское свидетельство СССР № 744913, кл. Н 03 D 13/00, 1978. *

Similar Documents

Publication Publication Date Title
US3633113A (en) Timed pulse train generating system
GB1283705A (en) Improvements in or relating to pulse-counting circuits
GB1312643A (en) High voltage electric circuit breakers
US3541448A (en) Digital time intervalometer with analogue vernier timing
SU1188849A1 (ru) Цифровой временной дискриминатор
SU1170608A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU469098A1 (ru) Цифровой фазометр с перекрытием
SU813766A1 (ru) Селектор импульсов по периоду сле-дОВАНи
SU1046922A1 (ru) Генератор опорной частоты
SU1566317A1 (ru) Устройство дл фазовой коррекции последовательности временных сигналов
SU773514A1 (ru) Устройство дл измерени несущей частоты радиоимпульсов
SU572719A1 (ru) Цифровой фазометр
SU750708A1 (ru) Цифровой генератор инфранизкой частоты
SU661385A1 (ru) Измеритель интервалов между серединами импульсов
SU1298831A1 (ru) Умножитель частоты следовани импульсов
SU498723A1 (ru) Широтно-импульсный модул тор бинарного кода
SU842695A1 (ru) Цифровой измеритель временных интер-ВАлОВ
SU1099288A1 (ru) Устройство дл контрол периода колебани
SU615609A1 (ru) Счетчик-умножитель
SU512468A1 (ru) Устройство дл делени
SU577527A1 (ru) Устройство дл умножени частот
SU1615713A1 (ru) Датчик формы сигналов
SU902237A1 (ru) Устройство дл задержки импульсов
SU961140A1 (ru) Интегрирующий преобразователь частоты следовани импульсов в код
SU1401458A1 (ru) Генератор случайной последовательности импульсов