PL100271B1 - Elektroniczne urzadzenie logiczne - Google Patents

Elektroniczne urzadzenie logiczne Download PDF

Info

Publication number
PL100271B1
PL100271B1 PL19189176A PL19189176A PL100271B1 PL 100271 B1 PL100271 B1 PL 100271B1 PL 19189176 A PL19189176 A PL 19189176A PL 19189176 A PL19189176 A PL 19189176A PL 100271 B1 PL100271 B1 PL 100271B1
Authority
PL
Poland
Prior art keywords
output
information input
logic
input
selecting
Prior art date
Application number
PL19189176A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL19189176A priority Critical patent/PL100271B1/pl
Publication of PL100271B1 publication Critical patent/PL100271B1/pl

Links

Landscapes

  • Logic Circuits (AREA)

Description

Przedmiotem wynalazku jest elektroniczne urzadzenie logiczne stanowiace podstawowa czesc programowego procesora logicznego, lub wspólpracujace z komputerem cyfrowym i przeznaczone do realizacji ciagów wnioskowan, oraz operacji wnioskowania na bitach.
Dotychczas znane procesory, stanowiace glówny element czesci centralnych komputerów cyfrowych- i realizujace rózne operaqe, maja niewielkie mozliwosci wykonywania operacji logicznych. Sprowadzaja sie one do takich operacji logicznych, wykonywanych na bitach, jak: alternatywa, koniunkcja, negacja, róznica symetryczna, itp. Glówny element budowanych obecnie procesorów stanowi arytmometr, którego budowa okresla w duzej mierze zbiór operacji realizowanych przez komputer.
W przypadku wykorzystywania komputerów, na przyklad, do logicznej analizy sytuacji, diagnostyki logicznej, logicznej analizy informacji czy budowy inteligentnych automatów, tak zwanych robotów, konieczne jest programowanie zlozonych algorytmów logicznych, a zwlaszcza ciagów wnioskowan. Jednak ze wzgledu na ograniczone mozliwosci logiczne obecnie budQwanych komputerów cyfrowych, programy realizujace zlozone algorytmy logiczne cechuje znaczna zajetosc pamieci. Istotne jest równiez to, ze bardzo znacznie spada efektywna szybkosc dzialania komputera cyfrowego realizujacego ciagi wnioskowan.
Celem wynalazku jest usuniecie podanych niedogodnosci przez opracowanie urzadzenia logicznego stanowiacego czesc glówna procesora logicznego, albo wspólpracujacego z komputerem cyfrowym, które realizuje ciagi wnioskowan, oraz operacje wnioskowania na bitach. Cel ten osiagnieto przez zastosowanie w elektronicznym urzadzeniu logicznym realizujacym ciagi wnioskowan, oraz operacje wnioskowania na bitach, okreslonej liczby ukladów logicznych, które polaczone sa szeregowo z ukladami wybierajacymi, oraz rejestrem wartosci logicznych wniosków, rejestrem jednoznacznosci wniosków i rejestrem sensownosci wniosków. Wyjscie kolejnego ukladu logicznego polaczone jest z wejsciami informacyjnymi odpowiednich ukladów wybierajacych, natomiast wejscia ukladu logicznego polaczone sa z wyjsciami odpowiednich ukladów wybierajacych. Ponadto wyjscia ukladów logicznych polaczone sa z odpowiednimi pozycjami rejestru wartosci logicznych wniosków, oraz rejestru jednoznacznosci wniosków i rejestru sensownosci wniosków. Kazdy uklad logiczny urzadzenia stanowi szeregowe polaczenie zespolu logicznego z zespolem ukladów wybierajacych wartosc logiczna2 100 271 wniosków, oraz jednoznacznosc wniosków i sensownosc wniosków. Odpowiednie wyjscia zespolu logicznego polaczone sa z wejsciami informacyjnymi ukladu wybierajacego wartosc logiczna wniosków, oraz z wejsciami informacyjnymi ukladu wybierajacego jednoznacznosc wniosków i wejsciami informacyjnymi ukladu wybierajacego sensownosc wniosków.
Natomiast wejscia adresowe ukladu wybierajacego wartosc logiczna wniosku oraz ukladu wybierajacego jednoznacznosc wniosku i ukladu wybierajacego sensownosc wniosku, polaczone sa ze soba oraz polaczone sa z wejsciem sterujacym ukladu logicznego. Na wyjsciach zespolu logicznego wytwarzane sa sygnaly logiczne, przy czym zespól ten zawiera piec bramek i siedem negatorów odpowiednio polaczonych ze soba. Odpowiednie wejscia ukladu logicznego polaczone sa z odpowiednimi wyjsciami zespolu logicznego, oraz polaczone sa z odpowiednimi negatorami i bramkami. Ponadto polaczone sa wzajemnie pomiedzy soba odpowiednie bramki i negatory zespolu logicznego, oraz polaczone sa odpowiednie negatory i bramki z odpowiednimi wyjsciami zespolu logicznego. Do jednego z wyjsc zespolu logicznego doprowadzony jest sygnal o wartosci logicznej równej zero, a do drugiego wyjscia tego zespolu doprowadzony jest sygnal o wartosci logicznej równej jeden.
Przedmiot wynalazku jest uwidoczniony w przykladzie wykonania na rysunku, na którym fig. 1 przedstawia schemat blokowy elektronicznego urzadzenia logicznego, a fig. 2- schemat ideowy ukladu logicznego wchodzacego w sklad poszczególnych stopni urzadzenia.
Elektroniczne urzadzenie logiczne zbudowane jest z nastepujacych ukladów i rejestrów odpowiednio polaczonych: uklady logiczne ULI, UL2, UL3, UL4, uklady wybierajace czyli multipleksery.Ml.1, Ml.2, Ml.3, M1.4, M2.1, M2.2, M2.3, M2.4, rejestr wartosci logicznych wniosków RW, rejestr jednoznacznosci wniosków RJ oraz rejestr sensownosci wniosków RS.
Do wejsc informacyjnych WEO ukladów wybierajacych Ml.l i M2.1 doprowadzone sa sygnaly, których wartosci logiczne odpowiadaja wartosciom logicznym przeslanek Pl.l iP2.1. Wejscia informacyjne WE2 tych ukladów wybierajacych sa polaczone z wyjsciem W ukladu logicznego UL2, natomiast wejscia informacyjne WE3 tych ukladów wybierajacych sa polaczone z wyjsciem W ukladu logicznego UL3, a wyjscia informacyjne WE4 tych ukladów wybierajacych sa polaczone z wyjsciem W ukladu logicznego UL4. Do wejsc adresowych WEA ukladów wybierajacych Ml.l i M2.1 doprowadzone sa odpowiednio sygnaly nl.l i n2.1, których wartosci okreslaja, numery wejsc przylaczanych do wyjsc WY tych ukladów wybierajacych. Wyjscie WY ukladu wybierajacego Ml.l jest polaczone z wejsciem WE1 ukladu logicznego ULI, a wyjscie WY ukladu wybierajacego M2.1 jest polaczone z wejsciem WE2 ukladu logicznego ULI. Do wejscia sterujacego WES pierwszego ukladu logicznego ULI doprowadzony jest sygnal nFl którego wartosc okiesla rodzaj operacji wnioskowania realizowa¬ nej przez pierwszy uklad logiczny ULI. Wyjscie W ukladu logicznego ULI polaczone jest z wejsciami WE1 ukladów wybierajacych Ml.2, Ml.3, Ml.4, M2.2, M2.3, M2.4 oraz pozycja 1 rejestru wartosci logicznych wniosków RW. Wyjscie J ukladu logicznego ULI polaczone jest z pozycja 1 rejestru jednoznacznosci wniosków RJ, a wyjscie S ukladu logicznego ULI polaczone jest z pozycja 1 rejestru sensownosci wniosków RS.
Do wejsc informacyjnych WEO ukladów wybierajacych Ml.2 iM2.2 doprowadzone sa odpowiednio sygnaly, których wartosci logiczne odpowiadaja wartosciom logicznym przeslanek PI .2 i P2.2.
Do wejsc adresowych WEA ukladów wybierajacych Ml.2 i M2.2 doprowadzone sa odpowiednio sygnaly ni.2 i n2.2, których wartosci okreslaja numery wejsc przylaczanych do wyjsc WY tych ukladów wybierajacych.
Wyjscie WY ukladu wybierajacego Ml.2 przylaczone jest do wejscia WE1 drugiego ukladu logicznego UL2, a wyjscie WY ukladu wybierajacego M2.2 przylaczone jest do wejscia WE2 drugiego ukladu logicznego UL2.
Wyjscie W ukladu logicznego UL2 polaczone jest z wejsciami WE2 ukladów wybierajacych Ml.l, Ml.3, Ml.4, M2.1, M2.3, M2.4, oraz z pozycja 2 rejestru wartosci logicznych wniosków RW. Wyjscie J ukladu logicznego UL2 polaczone jest z pozyqa 2 rejestru jednoznacznosci wniosków RJ, a wyjscie S ukladu logicznego UL2 polaczone jest z pozycja 2 rejestru sensownosci wniosków RS. Do wejsc informacyjnych WEO ukladów wybierajacych Ml.3 iM2.3 doprowadzone sa odpowiednio sygnaly, których wartosci logiczne odpowiadaja wartosciom logicznym przeslanek PI .3 i P2.3.
Do wejsc adresowych WEA ukladów wybierajacych Ml.3 i M2.3 doprowadzone sa odpowiednio sygnaly ni.3 i n2.3, których wartosci okreslaja numery wejsc przylaczanych do wyjsc WY tych ukladów wybierajacych.
Wyjscie WY ukladu wybierajacego Ml.3 przylaczone jest do wejscia WE1 trzeciego ukladu logicznego UL3, a wyjscie WY ukladu wybierajacego M2.3 przylaczone jest do wejscia WE2 trzeciego ukladu logicznego UL3. Do wejscia sterujacego WES ukladu logicznego UL3 doprowadzony jest sygnal nF3 którego wartosc okresla rodzaj operacji wnioskowania realizowanej przez uklad logiczny UL3. Wyjscie W ukladu logicznego U13 polaczone jest zwejsciami informacyjnymi WE3 ukladów wybierajacych Ml.l, M1.2, M1.4, M2.1, M2.2,M2.4 oraz z pozycja 3 rejestru wartosci logicznych wniosków RW. Wyjscie J ukladu logicznego UL3 jest polaczone z pozycja 3 rejestru jednoznacznosci wniosków RJ, a wyjscie S ukladu logicznego UL3 polaczone jest z pozycja 3 rejestru100 271 3 sensownosci wniosków RS.
Do wejsc WEO ukladów wybierajacych Ml.4 i M2.4 doprowadzone sa odpowiednio sygnaly, których wartosci odpowiadaja wartosciom logicznym przeslanek PI.4 i P2.4. Do wejsc adresowych ukladów wybieraja¬ cych Ml.4 i M2.4 doprowadzone sa odpowiednio sygnaly ni.4 i n2.4, których wartosci okreslaja numery wejsc przylaczanych do wyjsc WY tych ukladów wybierajacych. Wyjscie WY ukladu wybierajacego Ml.4 przylaczone jest do wejscia WE1 czwartego ukladu logicznego UL4, a wyjscie WY ukladu wybierajacego M2.4 jest przylaczone do wejscia WE2 czwartego ukladu logicznego UL4. Do wejscia sterujacego WES ukladu logicznego UL4 doprowadzony jest sygnal nF4, którego wartosc okresla rodzaj operacji wnioskowania realizowanej przez uklad logiczny UL4. Wyjscie WY ukladu logicznego UL4 polaczone jest z wejsciami informacyjnymi WE4 ukladów wybierajacych Ml.l, Ml.2, Ml.3, M2.1, M2.2, M2.3, oraz z pozycja 4 rejestru wartosci logicznych wniosków RW. Wyjscie J ukladu logicznego UL4 polaczone jest z pozycja 4 rejestru jednoznacznosci wniosków RJ, a wyjscie S ukladu logicznego UL4 polaczone jest z pozycja 4 rejestru sensownosci wniosków RS.
Uklad logiczny UL którego schemat ideowy przedstawia fig. 2 zawiera: dwa wejscia WE1 iWE2 dla sygnalów informacyjnych których wartosci logiczne odpowiadaja wartosciom logicznym przeslanek wnioskowa¬ nia, wyjscie W sygnalu którego wartosci logiczne odpowiadaja wartosciom logicznym wniosków, wyjscie J sygnalu którego wartosci logiczne odpowiadaja wartosciom logicznym jednoznacznosci wniosku, wyjscie S sygnalu którego wartosci logiczne odpowiadaja wartosciom logicznym sensownosci wniosku czyli niesprzecznosci przeslanek wnioskowania oraz wejscie sterujace WES dla sygnalu sterujacego nF, którego wartosc okresla rodzaj operacji wnioskowania realizowanej przez uklad logiczny UL. Uklad logiczny UL sklada sie z zespolu logicznego ZL i zespolu ukladów wybierajacych MW, MJ, MS, polaczonych ze soba w sposób opisany ponizej.
Wejscie WE1 ukladu logicznego UL polaczone jest z wejsciami negatorów 6 i 11, wejsciami bramek 1 i 5, wejsciami informacyjnymi WEJ2 i WEJ10 ukladu wybierajacego MW i wejsciami informacyjnymi WEJ2, WEJ6, WEJ10 iWEJ12 ukladu wybierajacego MJ. Natomiast wejscie WE2 ukladu logicznego UL polaczone jest z wejsciami negatorów 7 i 12, wejsciami bramek 1 i 3, wejsciem informacyjnym WEJ14 ukladu wybierajacego MW oraz wejsciem informacyjnym WEJ14 ukladu wybierajacego MJ. Wyjscie negatora 6 polaczone jest z wejsciami informacyjnymi WEJ7 iWEJ15 ukladu wybierajacego MW oraz wejsciami informacyjnymi WEJ1, WEJ7, WEJ9 i WEJ13 ukladu wybierajacego MJ. Wyjscie negatora 7 polaczone jest z wejsciem informacyjnym WEJ8 ukladu wybierajacego MW oraz wejsciami informacyjnymi WEJ3, WEJ8 i WEJ11 ukladu wybierajacego MJ. Wyjscie bramki 1 polaczone jest z wejsciem negatora 8 oraz z jednym z wejsc bramki 2. Wyjscie negatora 8 polaczone jest z wejsciami informacyjnymi WEJ6 iWEJ12 ukladu wybierajacego MW. Wyjscie negatora 11 przylaczone jest do jednego z wejsc bramki 3 oraz bramki 4, a wyjscie negatora 12 jest przylaczone do jednego z wejsc bramki 5, oraz bramki 4. Wyjscie bramki 4 polaczone jest z jednym z wejsc bramki 2 oraz z wejsciem negatora 9 i wejsciem informacyjnym WEJ6 ukladu wybierajacego MS. Wyjscie bramki 2 polaczone jest z wejsciem informacyjnym WEJ4 ukladu wybierajacego MW. Wyjscie bramki 3 polaczone jest z wejsciem negatora 10 oraz z wejsciem informacyjnym WEJ12 ukladu wybierajacego MS. Wyjscie negatora 10 polaczone jest z wejsciem informacyjnym WEJ1 ukladu wybierajacego MW. Wyjscie bramki 5 polaczone jest z wejsciami informacyjnymi WEJ1 iWEJ9 ukladu wybierajacego MS. Do wejsc informacyjnych WEJ3, WEJ5, WEJ11 i WEJ13 ukladu wybierajacego MW, oraz do wejscia informacyjnego WEJ5 ukladu wybierajacego MJ doprowa¬ dzony jest sygnal o wartosci logicznej równej zero, a do wejsc informacyjnych WEJ4 iWEJ15 ukladu wybierajacego MJ, oraz do wejsc informacyjnych WEJ2, WEJ3, WEJ4, WEJ5, WEJ7, WEJ8, WEJ10, WEJ11, WEJ13, WEJ14 i WEJ15 ukladu wybierajacego MS doprowadzony jest sygnal o wartosci logicznej równej jeden.
Do wejsc adresowych WEA ukladów wybierajacych MW, MJ i MS doprowadzony jest sygnal nF, którego wartosc okresla rodzaj operacji wnioskowania realizowanej przez uklad logiczny UL. Wyjscie WY ukladu wybierajace MW jest wyjsciem W sygnalu wniosku ukladu logicznego UL. Wyjscie WY ukladu wybierajacego MJ jest wyjsciemJ sygnalu jednoznacznosci wniosku ukladu logicznego UL. Wyjscie WY ukladu wybierajacego MS jest wyjsciem S sygnalu sensownosci wniosku ukladu logicznego UL.
Urzadzenie wedlug wynalazku dziala w nastepujacy sposób. Przed rozpoczeciem dzialania urzadzenia do jego wejsc doprowadza sie: sygnaly Pl.l, PI.2, PI.3, PI.4, P2.1, P2.2, P2.3, P2.4 odpowiadajace wartosciom logicznym przeslanek wnioskowania, oraz sygnaly nFl, nF2, nF3, nF4, których wartosci okreslaja rodzaje operacji wnioskowania realizowanych przez uklady logiczne ULI, UL2, UL3, UL4 i sygnaly nl.l, ni.2, ni.3, ni.4, n2.1, n2.2, n2.3, n2.4, których wartosci okreslaja numery wejsc ukladów wybierajacych Ml.l, Ml.2, Ml.3, Ml.4, M2.1, M2.2, M2.3, M2.4, które sa przylaczane do ich wyjsc WY.Nastepnie pierwszy uklad logiczny ULI realizuje operacje wnioskowania okreslona przez wartosc sygnalu nFl której argumentami sa wartosci logiczne sygnalów doprowadzonych do jego wejsc WE1 i WE2 z wyjsc WY ukladów wybierajacych Ml.l i M2.1. Wyniki operacji wnioskowania wykonanej przez uklad logiczny ULI pojawiaja sie w postaci sygnalów na wyjsciach W, J,4 100 271 S ukladu logicznego ULI. Wartosc sygnalu wniosku jest zapisywana na pozycji 1 rejestru wartosci logicznych wniosków RW oraz pojawia sie na wejsciach informacyjnych WEJ ukladów wybierajacych Ml.2, M2.2, Ml.3, M2.3, Ml.4 i M2.4. Wartosc sygnalu jednoznacznosci wniosku jest zapisywana na pozycji 1 rejestru jednoznacz¬ nosci wniosków RJ, a wartosc sygnalu sensownosci wniosku jest zapisywana na pozycji 1 rejestru sensownosci wniosków RS. Uklady wybierajace Ml.2 iM2.2 wybieraja zgodnie z wartosciami sygnalów ni.2 in2.2 podawanych na ich wejscia adresowe WEA jeden z sygnalów doprowadzonych do ich wejsc informacyjnych WEJ.
Sygnaly odpowiadajace wartosciom logicznym wybranych sygnalów pojawiaja sie na wyjsciach WY ukladów wybierajacych Ml.2 i M2.2.
Drugi uklad logiczny UL2 realizuje operacje wnioskowania okreslona przez wartosc sygnalu nF2, której argumentami sa wartosci logiczne sygnalów doprowadzonych do jego wejsc WE1 i WE2 z wyjsc WY ukladów wybierajacych Ml .2 i M2.2. Wyniki operacji wnioskowania pojawiaja sie w postaci sygnalów na wyjsciach W, J, S ukladu logicznego UL2. Wartosc sygnalu wniosku jest zapisywana na pozycji 2 rejestru wartosci logicznych wniosków RW, oraz pojawia sie na wejsciach informacyjnych WE2 ukladów wybierajacych Ml.l, Ml.3, Ml.4, M2.1, M2.3, M2.4. Wartosc sygnalu jednoznacznosci wniosku jest zapisywana na pozycji 2 rejestru jednoznacz¬ nosci wniosków RJ, a wartosc sygnalu sensownosci wniosku jest zapisywana na pozycji 2 rejestru sensownosci wniosków RS. Nastepnie uklady wybierajace Ml.3 i M2.3 wybieraja zgodnie z wartosciami sygnalów ni.3 i n2.3 podawanymi na ich wejscia adresowe WEA jeden z sygnalów doprowadzonych do ich wejsc informacyjnych WEJ. Sygnaly odpowiadajace wartosciom logicznym wybranych sygnalów pojawiaja sie na wyjsciach WY ukladów wybierajacych Ml .3 iM2.3. > Trzeci uklad logiczny UL3 realizuje operacje wnioskowania okreslona przez wartosc sygnalu nF3, której argumentami sa wartosci logiczne sygnalów doprowadzonych do jego wejsc WE1 i WE2 z wyjsc WY ukladów wybierajacych Ml .3 i M2.3. Wyniki operacji wnioskowania pojawiaja sie w postaci sygnalów na wyjsciach W, J, S ukladu logicznego UL3. Wartosc sygnalu wniosku jest zapisywana na pozycji 3 rejestru wartosci logicafiych wniosków RW. Wartosc sygnalu jednowartosci wniosku jest zapisywna na pozycji 3 rejestru jednoznacznosci wniosków RJ a wartosc sensownosci wniosku jest zapisywana na pozycji 3 rejestru sensownosci wniosków RS.
Nastepnie uklady wybierajace Ml .4 i M2.4 wybieraja zgodnie z wartosciami aygn&lów nl-4 l n2-4 podawanymi na ich wejscia adresowe WEA jeden z sygnalów doprowadzonych do ich wejsc informacyjnych WEJ. Sygaaly odpowiadajace wartosciom logicznym wybranych sy^ialów pojawiaja sie na wyjsciach WY ukladów wybieraja¬ cych Ml.4 i M2.4.
Czwarty uklad logiczny UL4 realizuje operacje wnioskowania okreslona przez wartosc sygnalu nF4, której argumentami sa wartosci logiczne sygnalów doprowadzonych do jego wejsc WEJ i WE2 z wyjsc WY ukladów wybierajacych Ml.4 i M2.4. Wyniki operacji wnioskowania pojawiaja sie w postaci sygnalów na wyjsciach W, J, S ukladu logicznego UL4. Wartosc sygnalu wniosku jest zapisywana na pozycji 4 rejestru wartosci logicznych wniosków RW. Wartosc sygnalu jednoznacznosci wniosku jest zapisywana na pozycji 4 rejestru jednoznacznosci wniosków RJ, a wartosc sygnalu sensownosci wniosku jest zapisywana na pozycji 4 rejestru senaownosci wniosków RS. Na tym konczy sie dzialanie elektronicznego urzadzenia logicznego realizujacego ciag wnioskowan i w rejestrach RW, RJ, RS zostaja zapisane wartosci logiczne sygnalów okreslajace wartosci logiczne wniosków, ich jednoznacznosc i sensownosc.
W przypadku realizacji operacji wnioskowania na bitach do wejsc adresowych WEA ukladów wybieraja¬ cych Ml.l, M1.2, M1.3, M1.4, M2.1, M2.3, M2.2, M2.4 doprowadza sie sygnaly nl.l, nl.2, nl.3, nl.4, n2.1, n2.2, n2.3, n2.4 o wartosci równej zeru. Wówczas argumentami operacji wnioskowania, realizowanych przez uklady logiczne ULI, UL2, UL3, UL4 sa wartosci logiczne par sygnalów Pl.l i P2.1, P1.2, i P2.2, P1.3, i P2.3, PI .4 i P2.4. Wyniki operacji wnioskowania okreslonych przez wartosc sygnalów nFl, nF2, nF3, nF4 doprowa¬ dzonych do wejsc sterujacych WES ukladów logicznych, pojawiaja sie w postaci sygnalów na wyjsciach W, J, S ukladów logicznych ULI, UL2, U13, UL4 i sa zapisywane na odpowiednich pozyqach rejestrów RW,RJ, RS i nie sa doprowadzane do wejsc WE1 i WE2 pozostalych ukladów lo$cznych.
Uklad logiczny UL, którego schemat ideowy przedstawia fig. 2 dziala nastepujaco. Po podaniu na wejscia WE1 i WE2 sygnalów, których wartosci logiczne odpowiadaja wartosciom logicznym przeslanek PI i P2, zespól logiczny ZL zbudowany z bramek 1,2, 3,4, 5 i negatorów 6,7,8,9,10,11,12 generuje sygnaly na wyjsciach A, B, C, D, E, F, G, H, I, J, K, L, M, okreslone nastepujacymi zaleznosciami logicznymi: sygnal na wyjsciu A = PI P2 sygnal na wyjsciu H = PI P2 sygnal na wyjsciu B =PI sygnal na wyjsciu I = PI P2 sygnal na wyjsciu C =PI sygnal na wyjsciu J = PI P2 sygnal na wyjsciu D =P2 sygnal na wyjsciu K = PI P2 sygnal na wyjsciu E =P2 sygnal na wyjsciu L = PI P2100 271 5 sygnal na wyjsciu F = PI P2 sygnal na wyjsciu M = 1 sygnal na wyjsciu G = 0 Nastepnie uklady wybierajace MW, MJ, MS wybieraja zgodnie z wartosciami sygnalu nF podawanego na ich wejscia adresowe WEA i okreslajacymi rodzaje operacji wnioskowania realizowanej przez uklad logiczny UL, odpowiednie sygnaly sposród sygnalów wygenerowanych przez zespól logiczny ZL i przylaczonych do ich wejsc informacyjnych WEJ w poprzednio opisany sposób. Wybrane sygnaly pojawiaja sie na wyjsciach WY ukladów wybierajacych MW, MJ, MS i okreslaja odpowiednio wartosc logiczna wniosku na wyjsciu W, jednoznacznosc wniosku na wyjsciu J oraz sensownosc wniosku na wyjsciu S.

Claims (3)

Zastrzezenia patentowe
1. Elektroniczne urzadzenie logiczne realizujace ciagi wnioskowan oraz operacje wnioskowania na bitach, zrealizowane w oparciu o dyskretne elementy pólprzewodnikowe lub w technice obwodów scalonych, znamienne tym, ze ma okreslona liczbe ukladów logicznych (UL1-HJL4), które polaczone sa szeregowo z przyporzadkowanymi ukladami wybierajacymi (Ml.KM 1.4) i (M2.KM2.4) oraz rejestrem wartosci logicznych wniosków (RW), rejestrem jednoznacznosci wniosków (RJ) i rejestrem sensownosci wniosków (RS), przy czym wyjscie (W) kolejnego ukladu logicznego polaczone jest z wejsciami informacyjnymi (WERWE4) okreslonych ukladów wybierajacych za wyjatkiem ukladów wybierajacych przyporzadkowanych temu kolejnemu ukladowi logicznemu, natomiast wejscia (WE1 iWE2) kolejnego ukladu logicznego polaczone sa z wyjsciami (WY) przyporzadkowanych ukladów wybierajacych a wyjscia (W, J, S) kolejnych ukladów logicznych (UL1-S-UL4) polaczone sa z odpowiednimi pozygami (1^4) rejestru wartosci logicznych wniosków (RW), rejestru jednoznacz¬ nosci wniosków (RJ) i rejestru sensownosci wniosków (RS).
2. Elektroniczne urzadzenie wedlug zastrz. 1, znamienne tym, ze kazdy uklad logiczny (UL) stanowi szeregowe polaczenie zespolu logicznego (ZL) z zespolem ukladów wybierajacych wartosc logiczna wniosków (MW), jednoznacznosci wniosków (MJ) i sensownosci wniosków (MS), przy czym pierwsze wyjscie (A) zespolu logicznego (ZL) polaczone jest z czwartym wejsciem informacyjnym (WEJ4) ukladu wybierajacego wartosc logiczna wniosku (MW), drugie wyjscie (B) zespolu logicznego (ZL) polaczone jest z drugim wejsciem informacyjnym (WEJ2) i dziesiatym wejsciem informacyjnym (WEJ10) ukladu wybierajacego wartoic logiczna wniosku (MW) oraz z^drugim wejsciem informacyjnym (WEJ2), szóstym wejsciem informacyjnym (WEJ6), dziesiatym wejsciem informacyjnym (WEJ10) i dwunastym wejsciem informacyjnym (WEJ12) ukladu wybieraja¬ cego jednoznacznosc wniosku (MJ), trzecie wyjscie (C) zespolu logicznego (ZL) polaczone jest z siódmym wejsciem informacyjnym (WEJ7) i pietnastym wejsciem informacyjnym (WEJ15) ukladu wybierajacego wartoic logiczna wniosku (MW) oraz z pierwszym wejsciem informacyjnym (WEJ1), siódmym wejsckm informacyjnym (WEJ7), dziewiatym wejsciem informacyjnym (WEJ9) i trzynastym wejsciem informacyjnym (WEJ13) ukladu wybierajacego jednoznacznosc wniosku (MJ), czwarte wyjscie (D) zespolu logicznego (ZL) polaczone jest z czternastym wejsciem informacyjnym (WEJ14) ukladu wybierajacego wartpsc logiczna wniosku (MW) oraz z czternastym wejsciem informacyjnym (WEJ 14) ukladu wybierajacego jednoznacznosc wniosku (MJ), piate wyjscie (E) zespolu logicznego (ZL) polaczone jest z ósmym wejsciem informacyjnym (WEJ3) ukladu wybierajacego wartosc logiczna wniosku (MW) oraz z trzecim wejsciem informacyjnym (WEJ3), ósmym wejsciem informacyjnym (WEJ8) i jedenastym wejsciem informacyjnym (WEJ11) ukladu* wybierajacego jednoznacznosc wniosku (MJ), szóste wyjscie (F) zespolu logicznego (ZL) polaczone jest z szóstym wejsciem informacyjnym (WEJ6) i dwunastym wejsciem informacyjnym (WEJ12) ukladu wybierajacego wartosc logiczna wniosku (MW), siódme wyjscie (G) zespolu logicznego (ZL) polaczone jest z trzecim wejsciem informacyjnym (WEJ3), piatym wejsciem informacyjnym (WEJ5), jedenastym wyjsciem informacyjnym (WEJ11) i trzynastym wejsciem informa¬ cyjnym (WEJ13) ukladu wybierajacego wartosc logiczna wniosku (MW) oraz z piatym wejsciem informacyjnym (WEJ5) ukladu wybierajacego jednoznacznosc wniosku (MJ), ósme wyjscie (H) zespolu logicznego (ZL) polaczone jest z pierwszym wejsciem informacyjnym (WEJ1) ukladu wybierajacego wartosc logiczna wniosku (MW), dziewiate wyjscie (I) zespolu logicznego (ZL) polaczone jest z dziewiatym wejsciem informacyjnym (WEJ9) ukladu wybierajacego wartosc logiczna wniosku (MW), dziesiate wyjscie (J) zespolu logicznego (ZL) polaczone jest z dwunastym wejsciem informacyjnym (WEJ12) ukladu wybierajacego sensownosc wniosku (MS), jedenaste wyjscie (K) zespolu logicznego (ZL) polaczone jest z szóstym wejsciem informacyjnym (WEJ6) ukladu wybierajacego sensownosc wniosku (MS), dwunaste wyjscie (L) zespolu logicznego (ZL) polaczone jest z pierwszym wejsciem informacyjnym (WEJ1) i dziewiatym wejsciem informacyjnym (WEJ9) ukladu wybieraja¬ cego sensownosc wniosku (MS), trzynaste wyjscie (M) zespolu logicznego (ZL) polaczone jest z czwartym6 100 271 wejsciem informacyjnym (WEJ4) i pietnastym wejsciem informacyjnym (WEJ15) ukladu wybierajacego jedno¬ znacznosc wniosku (MJ) oraz z drugim wejsciem informacyjnym (WEJ2), trzecim wejsciem informacyjnym (WEJ3), czwartym wejsciem informacyjnym (WEJ4), piatym wejsciem informacyjnym (WEJ5), siódmym wejsciem informacyjnym (WEJ7), ósmym wejsciem informacyjnym (WEJ8), dziesiatym wejsciem informacyjnym (WEJ10), jedenastym wejsciem informacyjnym (WEJ11), trzynastym wejsciem informacyjnym (WEJ13), czterna¬ stym wejsciem informacyjnym (WEJ14) i pietnastym wejsciem informacyjnym (WEJ15) ukladu wybierajacego sensownosc wniosku (MS), natomiast wejscia adresowe (WEA) ukladu wybierajacego wartosc logiczna wniosku (MW), ukladu wybierajacego jednoznacznosc wniosku (MJ) i ukladu wybierajacego sensownosc wniosku (MS) polaczone sa ze soba oraz polaczone sa z wejsciem sterujacym (WES) ukladu logicznego (UL).
3. Elektroniczne urzadzenie wedlug zastrz. 1, znamienne tym, ze kazdy uklad logiczny (UL) ma zespól logiczny (ZL) wytwarzajacy na wyjsciach (A-rM) sygnaly logiczne, który zawiera piec bramek (1-^5) i siedem negatorów (6*H2), przy czym pierwsze wejscie (WE1) ukladu logicznego (UL) polaczone jest z drugim wyjsciem (B) zespolu logicznego (ZL) oraz z wejsciem pierwszego negatora (6), którego wyjscie polaczone jest z trzecim wyjsciem (C) zespolu logicznego (ZL), pierwsze i drugie wejscie (WE1) i(WE2) ukladu logicznego polaczone jest z wejsciami pierwszej bramki (1), której wyjscie polaczone jest z wejsciem trzeciego negatora (8), oraz z jednym z wejsc drugiej bramki (2), przy czym wyjscie trzeciego negatora (8) polaczone jest z szóstym wyjsciem (F) zespolu logicznego (ZL), drugie wejscie (WE2) ukladu logicznego (UL) polaczone jest z czwartym wyjsciem (D) zespolu logicznego (ZL), oraz z wejsciem drugiego negatora siedem którego wyjscie polaczone jest z piatym wyjsciem (E) zespolu logicznego (ZL), pierwsze wejscie (Wfcl) ukladu logicznego (UL) polaczone jest z wejsciem szóstego negatora (LI), którego wyjscie jest przylaczone do jednego z wejsc trzeciej bramki (3), której drugie wejscie jest przylaczone do drugiego wejscia (WE2) ukladu logicznego (UL), natomiast wyjscie trzeciej bramki (3) jest polaczone z dziesiatym wyjsciem (J) zespolu logicznego (ZL) i z wejsciem piatego negatora (10), którego wyjscie polaczone jest z ósmym wyjsciem (H) zespolu logicznego (ZL), drugie wejscie (WE2) ukladu logicznego (UL) polaczone jest z wejsciem siódmego negatora (12), którego wyjscie polaczone jest zjednym z wejsc piatej bramki (5), której drugie wejscie polaczone jest z pierwszym wejsciem (WE1) ukladu logicznego (UL) a wyjscie piatej bramki (5) polaczone jest z dwunastym wyjsciem (L) zespolu logicznego (ZL), przy czym wyjscie szóstego negatora (LI) i wyjscie siódmego negatora (12) polaczone sa z wejsciami czwartej bramki (4), której wyjscie polaczone jest z jedenastym wyjsciem (K) zespolu logiczego (ZL) oraz z wejsciem czwartego negatora (9), którego wyjscie polaczone jest z dziewiatym wyjsciem (I) zespolu logicznego (ZL) i zjednym z wejsc drugiej bramki (2), której drugie wejscie polaczone jest z wyjsciem pierwszej bramki (1) a wyjscie drugiej bramki (2) polaczone jest z pierwszym wyjsciem (A) zespolu logicznego (ZL), natomiast do siódmego wyjscia (G) zespolu logicznego (ZL) doprowadzony jest sygnal o wartosci logicznej równej zero, a do trzynastego wyjscia (M) zespolu logicznego (ZL) doprowadzony jest sygnal o wartosci logicznej równej jeden.100 271 R |w££l Leo \a N Mi wy W&t WH W£4 W£3| W£2 W£0 Wtt W WY UU IV *A ^1*2.4 \[p2jjl WGA n2.1 WF4 W£0 N wy |WE4 _W££ Wff WfO N y wy UL3 nFS MU fwts >A WBf W53 we< WY Pr w** WM M.2\n1.2 WE4 we3 N «ra WE* WY tó IV MSMNJ Twe/ A^A n2.- JH2.2 «A W£A 2.2 W£3 Vi€2\ R W£4 Twe* N44 WY we-f we; W£2 fi Wfi wn [7t^ f Wfd P wy ML4 ^ 4fW Twes nF4 A £ VM2 4 rwrA A ft 2-4 *,./ rr---—V- Pl> P2>
PL19189176A 1976-08-18 1976-08-18 Elektroniczne urzadzenie logiczne PL100271B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL19189176A PL100271B1 (pl) 1976-08-18 1976-08-18 Elektroniczne urzadzenie logiczne

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL19189176A PL100271B1 (pl) 1976-08-18 1976-08-18 Elektroniczne urzadzenie logiczne

Publications (1)

Publication Number Publication Date
PL100271B1 true PL100271B1 (pl) 1978-09-30

Family

ID=19978252

Family Applications (1)

Application Number Title Priority Date Filing Date
PL19189176A PL100271B1 (pl) 1976-08-18 1976-08-18 Elektroniczne urzadzenie logiczne

Country Status (1)

Country Link
PL (1) PL100271B1 (pl)

Similar Documents

Publication Publication Date Title
US4135249A (en) Signed double precision multiplication logic
US3934132A (en) Shift network for dual width operands
PL100271B1 (pl) Elektroniczne urzadzenie logiczne
US5740070A (en) Apparatus for automatically generating logic circuit
US3400259A (en) Multifunction adder including multistage carry chain register with conditioning means
JP2513219B2 (ja) デ−タ処理用プロセツサ
JP2541697B2 (ja) パイプライン演算装置
RU2275676C1 (ru) Сумматор комбинационного типа
US2930902A (en) Primed gate using binary cores
Shriver A Description of the MATHILDA System
JP2615610B2 (ja) 演算器
JP2771628B2 (ja) タイマカウンタ
SU1180847A1 (ru) Устройство дл определени границы области работоспособности технических объектов
SU1363235A2 (ru) Устройство распределени задач в мультипроцессорной системе
SU790000A1 (ru) Устройство дл анализа больших регул рных сетей
SU1012268A2 (ru) Модель ветви графа
SU651489A1 (ru) Устройство дл выбора информационных каналов
JPH0572615B2 (pl)
JP2760649B2 (ja) 情報処理装置
SU558276A1 (ru) Устройство дл одновременного выполнени операций сложени над множеством чисел
JP3097081B2 (ja) 段数可変m系列符号発生器
JPH0343865A (ja) ベクトル・データ処理装置
SU1594557A1 (ru) Микропрограммируемый векторный процессор
JPS58158745A (ja) パイプライン制御形情報処理装置
SU1633496A1 (ru) Устройство дл приведени кодов Фибоначчи к минимальной форме