NL9600002A - Werkwijze en inrichting voor omzetting van digitale informatie. - Google Patents

Werkwijze en inrichting voor omzetting van digitale informatie. Download PDF

Info

Publication number
NL9600002A
NL9600002A NL9600002A NL9600002A NL9600002A NL 9600002 A NL9600002 A NL 9600002A NL 9600002 A NL9600002 A NL 9600002A NL 9600002 A NL9600002 A NL 9600002A NL 9600002 A NL9600002 A NL 9600002A
Authority
NL
Netherlands
Prior art keywords
bit
signal
bit words
digital
distribution pattern
Prior art date
Application number
NL9600002A
Other languages
English (en)
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP58157643A external-priority patent/JPS6048645A/ja
Application filed by Sony Corp filed Critical Sony Corp
Priority to NL9600002A priority Critical patent/NL9600002A/nl
Publication of NL9600002A publication Critical patent/NL9600002A/nl

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)

Description

Werkwijze en inrichting voor omzetting van digitale informatie.
De onderhavige uitvinding heeft betrekking op een werkwijze en inrichting voor omzetting van digitale informatie, en meer in het bijzonder op een dergelijke werkwijze en inrichting voor toepassing in het geval, waarin een audio-signaal of dergelijke impulscodegemoduleerd en vervolgens opgenomen wordt.
Indien een analoog signaal, zoals een audiosig-naal, voorafgaande aan opname daarvan in digitale vorm wordt gebracht, kan de getrouwheid van het opgenomen signaal in aanzienlijke mate worden vergroot. Daarbij volgt bijvoorbeeld eerst omzetting van het oorspronkelijke analoge signaal in digitale informatie met behulp van impulscodemodulatie (PCM). De aldus gecodeerde, digitale informatie wordt vervolgens gemoduleerd volgens een zogenaamde "NRZI"-code (non-return to zero, inverted) . Een dergelijke NRZI-codering maakt informa-tieregistratie met dezelfde bitdichtheid als bij NRZ-codering mogelijk, doch zonder dat in dat geval de problemen optreden, welke samenhangen met de bij de NRZ-code optredende signaal-polariteit.
Bij de NRZI-codering wordt een digitaal bit "1" weergegeven door de overgang tussen de twee niveaus van een 2-niveaus signaal, terwijl een niveauvoortzetting van het laatstgenoemde signaal een digitaal bit "0" vertegenwoordigt. Bij de NRZI-code vertegenwoordigt derhalve het niveau zelf van het signaal, onafhankelijk van het feit of dit een hoog of een laag niveau is, geen digitale informatie. In plaats daarvan wordt deze laatstgenoemde bepaald door het feit of het signaal tussen aangrenzende bitcellen een niveauverande-ring heeft ondergaan. Indien bijvoorbeeld het signaaldeel, dat een bepaald bit van een digitale informatie vertegenwoordigt, op hetzelfde niveau als het, het voorafgaande bit vertegenwoordigende signaaldeel ligt, is het desbetreffende bit een digitale "0".
Aanvraagster heeft bij eerdere gelegenheid een dergelijke informatie-omzetstelsel van het volgende type voorgesteld. Toegepast wordt een 8/10-omzetschema, volgens hetwelk iedere 8-bits digitale uitgangsinformatie wordt omgezet in een 10-bits woord, dat het uit de omzetting resulterende, digitale signaal vormt. Duidelijk is, dat acht bits /B2'®3»B5Έβ»B7°P (2®) verschillende manieren kunnen worden gecombineerd, terwijl met tien bits 1024 (210) verschillende combinaties kunnen worden verkregen. Volgens het oudere voorstel worden nu 256 van de 1024 mogelijke 10-bits combinaties gebruikt voor weergave van de 8-bits combinaties .
Volgens dit voorstel gelden bovendien bepaalde beperkingen bij de keuze en het gebruik van de zojuist genoemde 256 combinaties. Deze beperkingen brengen in de eerste plaats met zich mee, dat de (gemiddelde) gelijkspanningscomponent van het uit de omzetting resulterende signaal gelijk nul is. Aangezien de NRZI-codering wordt toegepast, geldt in de tweede plaats, dat het aantal opeenvolgende digitale waarden "0" in het uit de omzetting resulterende signaal nooit drie te boven mag gaan, daar anders T /T . groter dan vier zal max min zijn; hierin is T het maximale interval tussen niveauover-
IliclX
gangen en is Tm^n het minimuminterval tussen niveauovergangen.
Wanneer van deze beperkingen wordt uitgegaan, toont de volgende tabel I de mogelijke combinaties van tien digitale bits volgens een NRZI-code, waarvan de gelijkspanningscomponent gelijk nul is, doch waarin niet meer dan drie digitale waarden "0" achter elkaar, dat wil zeggen binnen een dergelijk 10-bits woord of aan de overgang tussen twee dergelijke woorden, voorkomen.
Figure NL9600002AD00031
Tabel I laat zien, dat een groot aantal mogelijke combinaties aan de beperkende voorwaarden voldoet. In dien bijvoorbeeld tot drie digitale waarden "0" aan het begin van ieder woord zijn toegestaan, kunnen geen digitale waarden "0" aan het eind van enig woord worden toegepast. In dat geval laat de tabel I zien, dat het totale aantal mogelijke combinaties: 137 =69+40+20+8 bedraagt.
Van alle mogelijke combinaties volgens tabel I wordt het maximale totaal aantal bereikt indien niet meer dan twee digitale waarden "0" aan het begin van een uit de omzetting resulterend 10-bits woord en niet meer dan één digitale waarde "0" aan het eind van een woord wordt toegestaan. In dat geval bedraagt het totale aantal mogelijke combinaties: 193 = 69 + 40 + 20 + 34 + 20 + 10.
Dit wil zeggen, dat 193 10-bits combinaties beschikbaar zijn, welke een gelijkspanningscomponent ter waarde nul vertonen. Deze combinaties worden aangeduid als "primaire combinaties".
Aangezien van 256 mogelijke 8-bits oorspronkelijke informatiewoorden wordt uitgegaan, zijn nog 63 verdere 10-bits combinatiewoorden nodig voor weergave van de gehele oorspronkelijke informatie. Het is derhalve noodzakelijk om 10-bits combinatiewoorden te gebruiken, waarvoor de gelijkspanningscomponent van nul verschilt.
De hierna volgende tabel II toont het aantal mogelijke 10-bits combinaties, welke met niet meer dan twee digitale waarden "0" beginnen en met niet meer dan één digitale waarde "0" eindigen en, in geval van NRZI-codering, een geli jkspanningscomponent met de waarde 0, -2 of +2 hebben.
Figure NL9600002AD00041
Tabel II toont de 193 (= 103 + 60 + 30) mogelijke combinaties, waarin de gelijkspanningscomponent gelijk nul is, zoals besproken naar aanleiding van de tabel I. Opgemerkt wordt, dat de getallen in de middelste kolom (0) van tabel II, dat wil zeggen 103 (= 69 + 34); 60 (= 40 + 20); en 30 ( = 20 + 10), steeds de som van de getallen in de beide
meest linkse kolommen (.....1) en (.....10) van tabel I
vormen.
Bij de berekening van de gelijkspanningscomponen-ten voor de tabel II is verondersteld, dat het laatste bit van de onmiddellijk voorafgaande 10-bits combinatie zich op het lage signaalniveau bevond. Indien de tabel II zou worden gevormd op basis van de veronderstelling, dat het niveau van het laatste bit van het onmiddellijk voorafgaande woord het hoge niveau is, zouden de kolommen (-2) en (+2) moeten worden verwisseld. In ieder geval vormt de zojuist vermelde veronderstelling omtrent het beginniveau van de uit de omzetting resulterende woorden slechts een conventie. De bij toepassing van deze conventie verkregen gelijkspanningscomponent zal hierna worden aangeduid als de "conventie-gelijkspanningscomponent". Zoals nog zal worden verduidelijkt, beïnvloedt deze conventie de uitvinding niet, doch dient zij slechts ter vergemakkelijking van de onderhavige beschrijving.
De fig. 1A-1C van de bijbehorende tekening tonen enige voorbeelden van voor de vorming van de tabel II gebruikte 10-bits omzetwoorden. Zo tonen de fig. 1A en 1B bijvoorbeeld 10-bits combinaties in NRZI-code met een conventie-gelijkspanningscomponent van -2, terwijl fig. 1C een 10-bits combinatie met een conventiegelijkspanningscomponent van +2 laat zien. De fig. 1A-1C laten bovendien zien, dat indien de tabel II zou worden gevormd op basis van de veronderstelling, dat het laatste bit van de onmiddellijk voorafgaande 10-bits combinatie het hoge signaalniveau vertoont, de conventiegeli jkspanningscomponent zou worden teruggevonden door verwisseling van de kolommen (-2) en (+2).
In ieder geval geldt, dat aangezien slechts 193 primaire 10-bits combinaties met een gelijkspanningscomponent gelijk nul beschikbaar zijn, 63 verdere "secundaire" combinaties, waarvan de gelijkspanningscomponent van nul ver- schilt, nodig zijn voor volledige afbeelding van alle 256 combinaties, welke met de oorspronkelijke 8-bits informatie-woorden kunnen worden weergegeven. Om nog nader te verklaren redenen is het bij het hiervoor beschreven voorbeeld noodzakelijk, dat het eerste bit of beginbit van de 10-bits combinaties in een NRZI-code de digitale waarde "0" heeft. Bovendien is bij deze uitvoeringsvorm de conventie-gelijk-spanningscomponent van alle secundaire combinaties dezelfde. Aangezien dit het geval is, toont tabel II, dat onvoldoende 10-bits combinaties (40 + 11) met een conventie-gelijk-spanningscomponent van +2 ter beschikking staan .De benodigde 63 verdere combinaties worden derhalve gekozen uit de 73 (43 + 30) 10-bits combinaties met een conventie-gelijkspan-ningscomponent van -2.
De fig. 2A en 2B tonen een belangrijke eigenschap van de aldus gekozen 10-bits secundaire combinaties. Indien het eerste bit in een secundaire combinatie aan omkering wordt onderworpen (zie bijvoorbeeld fig. 2B), gaat de conventie-geli jkspanningscomponent van het desbetreffende omzet-woord van -2 naar +2. Hoewel het mogelijk is om andere bits binnen een secundair combinatiewoord aan omkering te onderwerpen voor verandering van de gelijkspanningscomponent van -2 in +2, verdient het de voorkeur de conventie-gelijkspanningscomponent te veranderen door omkering van het eerste bit, aangezien een dergelijke omkering altijd resulteert in verandering van de gelijkspanningscomponent van -2 in +2 en in verandering van de actuele gelijkspanningscomponent van +2 in - 2 of van -2 in +2.
Het aan deze uitvoeringsvorm ten grondslag liggende principe zal worden verduidelijkt aan de hand van de fig. 3A en 3B. Daarbij wordt aangenomen, dat een bepaald deel van het uit de omzetting resulterende, digitale signaal eindigt op het lage signaalniveau; fig. 3A laat dit zien. Voorts wordt aangenomen, dat de gelijkspanningscomponent van het signaal aan het einde van dit signaaldeel gelijk nul is. In de fig. 3A en 3B wijst de omgekeerde delta (^) op het begin en het einde van opeenvolgende woorden, welke uit de omzetting resulteren. Indien het eerste dergelijke volledige woord CW1 volgens fig. 3A een secundaire combinatie bevat, zal de gelijkspanningscomponent van dit woord -2 zijn. Voor alle volgende woorden CW2 met primaire combinaties geldt, dat de gelijkspanningscomponent steeds nul is, zodat, indien het gehele signaal verder uit dergelijke woorden CW2 zou bestaan, de geli jkspanningscomponent van het gehele signaal op -2 zou blijven. Wanneer een volgend woord CW3 met een secundaire combinatie verschijnt, kan de gelijkspanningscomponent van het de beide woorden CW1 en CW3 met secundaire combinaties bevattende signaaldeel op de waarde 0 worden teruggebracht door voor het woord CW3 een woord te kiezen, waarvan de gelijkspanningscomponent +2 bedraagt, respectievelijk door omkering van een bit van dit tweede woord met een secundaire combinatie, indien dit laatstgenoemde woord eenzelfde gelijkspanningscomponent als het voorafgaande, eerste woord CW^ met een secundaire combinatie heeft.
Ter verduidelijking wordt eerst verwezen naar fig. 3A waarin het aantal niveau-overgangen in het uit de woorden CW1, CW2 en CW3 bestaande signaaldeel tot aan het begin van het tweede woord CW3 met een secundaire combinatie gelijk 8 is, hetgeen een even aantal is. Gesteld kan worden, dat het signaalniveau aan het begin van het tweede 10—bits woord CW^ met een secundaire combinatie na een even aantal niveauver-anderingen hetzelfde als het signaalniveau aan het begin van het eerste woord CW^ met een secundaire combinatie zal zijn.
Dit wil zeggen, dat indien het tweede woord CW3 met een secundaire combinatie op hetzelfde niveau als het eerste dergelijke woord CW1 begint, de actuele gelijkspanningscomponent van het woord CW3 dezelfde als die van het eerste woord CW1 zal zijn, dat wil zeggen -2. Indien echter het eerste bit van het tweede woord CW3 met een secundaire combinatie van de digitale waarde "0" in de digitale waarde "1" wordt veranderd, zal de gelijkspanningscomponent van het daaruit resulterende, tweede woord met een secundaire combinatie echter de waarde +2 krijgen. Bij toevoeging van de na deze inversie resulterende gelijkspanningscomponent +2 voor het tweede woord CW3 bij de in het voorafgaande signaaldeel (CW1 + CW2) geaccumuleerde gelijkspanningscomponent ter waarde -2 ontstaat voor het gehele beschouwde signaaldeel CW^ + CW2 + CW^ een gelijk-spanningscomponent ter waarde nul.
De reden voor de eerder in verband met de tabel II genoemde beperking, dat het eerste bit van een woord met een secundaire combinatie de digitale waarde "0" dient te hebben, wordt hierdoor duidelijk. Indien het eerste bit van een dergelijk woord met een secundaire combinatie de digitale waarde "1" zou worden gekozen, zou voor de verandering van de gelijkspanningscomponent van dat woord van -2 in +2, of omgekeerd, de waarde van het eerste bit van een dergelijk woord van "1" in "0" moeten worden veranderd. Een dergelijke verandering zou echter tot gevolg kunnen hebben, dat opeenvolgingen van de waarde "0" ontstaan, waardoor T /T . groter dan max mm vier zou worden.
Fig. 3B toont een ander voorbeeld. Indien het aantal niveau-overgangen, dat aan het begin van het tweede woord met een secundaire combinatie een oneven aantal vormt, zal het tweede woord met een secundaire combinatie op een hoog niveau beginnen en een gelijkspanningscomponent ter waarde +2 hebben. In dat geval is geen bitwaarde-omkering nodig om de gelijkspanningscomponent van het gehele beschouwde signaaldeel CW^ + CV?2 + CW^ in fig. 3B gelijk nul te maken.
Fig. 4 toont een voorbeeld van een inrichting voor omzetting volgens het hiervoor beschreven principe. In fig.
4 heeft het verwijzingscijfer 1 betrekking op een ingangs-aansluiting, het verwijzingscijfer op een 8-bits schuifregis-ter voor ontvangst van 8-bits ingangsinformatie, het verwij-zingscijfer 3 op een logische omzetschakeling en het verwijzingsci jfer 4 op een 10-bits schuifregister. Aan de in-gangsaansluiting 1 toegevoerde informatie wordt steeds met 8 bits door het schuifregister 2 gevoerd en als 8-bits informatie (B^,B2,B3,B^,B^,Bg,B^,Bg) aan de logische omzetschakeling 3 toegevoerd. In de logische omzetschakeling 3 vindt de hiervoor besproken (8-bits woord)/(10-bits woord)-omzetting plaats, waarna de uit de omzetting resulterende 10-bits informatie P-, »P2 »p5'p6 'p7 'p8'P9 'P10 wordt toegevoerd aan het schuifregister 4.
Door de logische omzetschakeling 3 wordt het aantal niveau-overgangen gedetecteerd, dat na de NRZI-code-ring in het uit de omzetting resulterende signaal resteert. Aangezien het aantal niveau-overgangen voor iedere combinatie vooraf bekend is, kan bijvoorbeeld een geheugen van het ROM-type, dat de logische omzetschakeling 3 vormt of daarvan deel uitmaakt, gelijktijdig informatie omtrent het aantal niveau-overgangen verschaffen; deze informatie behoeft slechts te omvatten of het aantal niveau-overgangen oneven of even is, waarbij de informatie in het zojuist eerstgenoemde geval de digitale waarde "1" kan hebben. Het desbetreffende informatie-signaal Q wordt toegevoerd aan een vergrendelschakeling 8, waarvan het vergrendelde uitgangssignaal Q' aan de logische schakeling 3 wordt toegevoerd. Een tijdsritmesignaal met informatie omtrent iedere 8 aan de ingangsaansluiting 1 toegevoerde bits wordt gedetecteerd door een detectieschakeling 9 en toegevoerd aan de invoerbesturingsaansluiting van het schuifregister 4 en aan de vergrendelaansluiting van de vergrendelschakeling 8.
Wanneer de bits van het digitale ingangssignaal bijvoorbeeld in een woord met een secundaire combinatie worden omgezet, wordt het uitgangssignaal Q' van de vergrendelschakeling 8 zodanig gebruikt, dat wanneer dit uitgangssignaal Q' de waarde "0" heeft, de waarde van het eerste bit van het woord in "1" wordt omgezet, terwijl wanneer het uitgangssignaal Q' van de vergrendelschakeling 8 de waarde "1" heeft, de waarde van het eerste bit van het woord in "0" wordt omgezet. Daarbij levert het genoemde geheugen van het RAM-type het informatie signaal Q als aanwijzing of het aantal niveau-overgangen oneven of even is aan de vergrendelschakeling 8. Voorts wordt bij omzetting van de ingangsbits in woorden met een primaire combinatie het daaruit resulterende 10-bits uitgangs-woord onveranderd afgegeven, terwijl het informatiesignaal Q een oneven of even aantal (niveauovergangen) signaleert, dat de som vormt van het aantal niveau-overgangen in het woord met een primaire combinatie en de eerder in de vergrendel-schakeling vergrendelde informatie Q', waarbij deze som als nieuwe of bijgewerkte informatie Q’ in de vergrendelschake-ling 8 wordt vergrendeld.
Via een kloksignaalaansluiting 5 wordt aan het schuifregister 4, dat voor afgifte van de uit de omzetting resulterende 10-bits woorden dient, een kloksignaal toegevoerd, waarvan de frequentie 5/4 maal de klokfrequentie van het 8-bits ingangssignaal bedraagt. Het door het schuifregister 4 afgegeven signaal wordt toegevoerd aan een flip-flop 6 van het JK-type, welke eveneens het via de kloksignaalaansluiting 5 ontvangen kloksignaal krijgt toegevoerd, zodat aan de uitgangsaansluiting 7 van de flip-flop 6 een NRZI-gecodeerd uitgangssignaal verschijnt.
Fig. 5 toont een voorbeeld van een inrichting voor decodering van een op de hiervoor beschreven wijze NRZI-gecodeerd signaal.
In fig. 5 heeft het verwijzingsgetal 11 betrekking op een ingangsaansluiting, via welke een 10-bits ingangssignaal (P^-P^q) via een NRZI-demodulatieschakeling 12 aan een 10-bits schuifregister 13, dat 10-bits informatie P^-P^q aan een logische omzetschakeling 14 levert voor (10-bits)/(8-bits)-omzetting tot 8-bits informatie B^-Bg, welke aan een 8-bits schuifregister 15 wordt toegevoerd en aan een uitgangsaansluiting 16 ter beschikking komt. Bij toevoer van een 10-bits informatiewoord met een secundaire combinatie aan de logische omzetschakeling 14 vindt de omzetting tot een 8-bits woord onafhankelijk van de waarde van het eerste bit plaats.
Hoewel met behulp van inrichtingen volgens de fig. 4 en 5 de beoogde NRZI-codering en -decodering kunnen worden verkregen, geldt voor dergelijke inrichtingen echter, dat wanneer de logische omzetschakelingen 3 en 14 worden uitgevoerd als geheugens van het ROM-type, het betrekkelijk grote aantal te verwerken bits zich verzet tegen uitvoering van de logische schakelingen 3 en 14 als "large scale integrated circuit", daar deze schakelingen dan betrekkelijk grote afmetingen dienen te hebben.
*" De onderhavige uitvinding stelt zich ten doel, een verbeterde werkwijze en inrichting voor omzetting van digitale informatie in een NRZI-gecodeerd signaal te verschaffen.
Voorts stelt de uitvinding zich ten doel, een dergelijke omzetwerkwijze en -inrichting te verschaffen, waarbij een logische schakeling van vereenvoudigde constructie wordt toegepast.
Een ander doel van de uitvinding is het verschaffen van een informatie-omzetwerkwijze en -inrichting, welke geschikt zijn voor het geval, waarin een audiosignaal of dergelijke eerst aan impulscodemodulatie wordt onderworpen en vervolgens wordt opgenomen.
Nog een ander doel van de uitvinding is het verschaffen van een NRZI-gecodeerd signaal, dat een minimum aan laagfrequente componenten bevat en waarvan de gelijkspannings-component althans ten minste nagenoeg aan nul is.
Weer een ander doel van de uitvinding is het verschaffen van een werkwijze en inrichting voor omzetting van een digitaal ingangssignaal in een NRZI-gecodeerd, digitaal uitgangssignaal, waarvan de gelijkspanningscomponent althans ten minste nagenoeg gelijk aan nul is en waarin de tijdsduur tussen niveauveranderingen een voorafbepaalde maximumwaarde heeft.
Volgens een aspect van de onderhavige uitvinding wordt daartoe verschaft een werkwijze voor omzetting van digitale informatie in een NRZI-gecodeerd digitaal signaal, welke werkwijze is gekenmerkt door: eerste detectie of de waarde van ieder even genummerd bit van de digitale informatie de digitale waarde nul is; tweede detectie of twee van de onderzochte, even genummerde bits de digitale waarde "0" hebben en of een voorafgaand, oneven genummerd bit een gelijkspanningscomponent vertoont; levering van een detectie-uitgangssignaal op basis van het detectieresultaat van de tweede detectie; en door omzetting van de digitale informatie in het NRZI-gecodeerde digitale signaal op basis van dat detectie-uit-gangssignaal.
Parallel daaraan verschaft de uitvinding een inrichting voor omzetting van digitale informatie in een NRZI-geco-deerd digitaal signaal, welke omzetinrichting is gekenmerkt door eerste detectiemiddelen voor detectie of ieder even genummerd bit van de digitale informatie de digitale waarde "0" heeft; tweede detectiemiddelen voor detectie of twee van de onderzochte, even genummerde bits de digitale waarde "0" hebben en of een voorafgaand, oneven genummerd bit een gelijkspannings-component vertoont; middelen voor levering van een detectie-uitgangssignaal op basis van het detectieresultaat van de tweede detectie; en door omzetmiddelen voor omzetting van de digitale informatie in het NRZI-gecodeerde digitale signaal op basis van dat detectie-uitgangssignaal.
Volgens een ander aspect verschaft de uitvinding bovendien een werkwijze voor omzetting van in een opeenvolging van m-bits woorden verdeelde, digitale informatie in een uit een opeenvolging van n-bits woorden bestaand, digitaal signaal, waarbij n groter dan m is en de n-bits woorden aan een voorafbepaalde voorwaarde voldoen, welke omzetwerkwijze is gekenmerkt door: verdere verdeling van de n-bits woorden in een aantal stellen; opstelling van een classificatie, waarvan de respectieve klassen dergelijke stellen van een zelfde verdelingspatroon omvatten; verdeling van de m-bits woorden in een met het aantal stellen van de n-bits woorden overeenkomend aantal stellen; omzetting van ieder stel van de m-bits woorden in een stel van de n-bits woorden, dat een volgens de classificatie geschikt verdelingspatroon vertoont; detectie of koppeling van opeenvolgende stellen van n-bits woorden met een dergelijk geschikt verdelingspatroon voldoet aan de voorafbepaalde voorwaarde; levering van een detectiesignaal bij ontbreken van een dergelijke voldoening; en door wijziging van het verdelingspatroon van een stel van het n-bits woord tot voldoening aan de voorafbepaalde voorwaarde op basis van dat detectiesignaal.
Parallel aan dit andere aspect verschaft de uitvinding een inrichting voor omzetting van in een opeenvolging van m—bits woorden verdeelde» digitale informatie in een uit een opeenvolging van n-bits woorden bestaand, digitaal signaal waarbij n groter dan m is en de n-bits woorden aan een voorafbepaalde voorwaarde voldoen, welke omzetinrichting is gekenmerkt door: verdelingsmiddelen voor verdeling van de n-bits woorden in een aantal stellen; verdelingsmiddelen voor verdeling van de m-bits woorden in een met het aantal stellen van de n-bits woorden overeenkomend aantal stellen; omzetmiddelen voor omzetting van ieder stel van de m-bits woorden in een stel van de n—bits woorden , dat een geschikt verdelingspatroon vertoont volgens een klasse van een classificatie, waarvan de klassen dergelijke stellen van steeds een zelfde verdelingspatroon omvatten; detectiemiddelen voor detectie of koppeling van opeenvolgende stellen van de n-bits woorden met een dergelijk geschikt verdelingspatroon voldoet aan de voorafbepaalde voorwaarde en voor levering van een detectiesignaal bij ontbreken van een dergelijke voldoening; en door wijzigingsmiddelen voor wijziging van het verdelingspatroon van een stel van het n-bits woord tot voldoening aan de voorafbepaalde voorwaarde op basis van dat detectiesignaal.
Volgens nog een ander aspect verschaft de onderhavige uitvinding een inrichting voor modulatie en demodulatie van in een opeenvolging van m-bits woorden verdeelde, digitale informatie in uit een opeenvolging van omzetwoorden bestaand, digitaal signaal, waarbij aan ieder m-bits woord van de digitale informatie een omzetwoord wordt toegevoegd, en omge keerd, welke modulatie- en demodulatie-inrichting is gekenmerkt door: een logische schakeling, waaraan de digitale informatie en het uit de omzetting resulterende, digitale signaal worden toegevoerd, welke logische schakeling is voorzien van een besturingsaansluiting, eerste logische middelen welke worden geselecteerd wanneer aan de besturingsaansluiting een eerste signaalwaarde verschijnt, tweede logische middelen welke worden geselecteerd wanneer aan de besturingsaansluiting een tweede signaalwaarde verschijnt, en van derde logische middelen welke zowel bij modulatie als bij demodulatie worden toegepast.
De uitvinding zal worden verduidelijkt in de nu volgende beschrijving aan de hand van de bijbehorende tekening. Daarin tonen: fig. 1A-1C enige voorbeelden van mogelijke 10-bits woorden met een secundaire combinatie van een door omzetting aan NRZI-codering omderworpen digitaal signaal, fig. 2A een 10-bits woord met een secundaire combinatie van een door omzetting aan NRZI-codering onderworpen digitaal signaal, fig. 2B het 10-bits woord volgens fig. 2A, waarvan de waarde van het eerste bit van "0" in "1" is omgezet, fig. 3A en 3B enige voorbeelden van 10-bits woorden van een door omzetting gecodeerd digitaal signaal, fig. 4 een principeschema, uitgevoerd als blok-schema, van een inrichting voor vorming van een m-bits NRZI-gecodeerd digitaal signaal uit een n-bits digitaal ingangssignaal , fig. 5 een principeschema, uitgevoérd als blok-schema, van een inrichting voor herwinning van een n-bits digitaal signaal uit een m-bits NRZI-gecodeerd digitaal signaal , fig. 6 een blokschema van een uitvoeringsvorm van een informatie-omzetinrichting volgens de onderhavige uitvinding, fig. 7 een blokschema van een practische uitvoeringsvorm van een logische hulpschakeling voor toepassing bij door een exclusieve OF-poortschakeling 4 3 in reactie op een van de schakeling 41 afkomstig detectie-uitgangssignaal aan omkering onderworpen en vervolgens aan de logische hoofdschakeling 44 toegevoerd.
Het verwijzingsgetal 45 heeft betrekking op een logische hulpschakeling, welke bijvoorbeeld op de in fig. 10 weergegeven wijze is uitgevoerd voor levering van een detec-tiesignaal e voor een verdelingspatroon, waartoe de groep E behoort, en voor levering van een detectiesignaal f voor een verdelingspatroon, dat de groep A bevat. Bij detectie van verdelingspatronen volgens de groepen A en B wordt tot de aanwezigheid van een tot de groep A behorend verdelingspatroon geconcludeerd wanneer zowel de beginbitwaarde "1" is als de derde en de vijfde bitwaarden aan elkaar gelijk zijn of wanneer zowel de beginbitwaarde "0" is en zowel de derde en de vijfde bitwaarden van elkaar verschillen. Tot de aanwezigheid van een tot de groep B behorend verdelingspatroon wordt daarentegen geconcludeerd wanneer zowel de beginbitwaarde "0" als de derde en vijfde bitwaarden aan elkaar gelijk zijn of wanneer zowel de beginbitwaarde "1" als de derde en de vijfde bitwaarden van elkaar verschillen.
De genoemde detectiesignalen e en f worden aan de logische hoofdschakeling 44 toegevoerd voor besturing van de omzetlogica, zodanig, dat een uiterst vergaande vereenvoudiging van de omzetlogica wordt verkregen. Bij gebruik r}@ van het detectiesignaal f wordt het 6 bit van het ingangssignaal overbodig.
Het uit de demodulatie resulterende uitgangssignaal komt ter beschikking aan de groep uitgangsaansluitingen 45.
Fig. 11 toont een uitvoeringsvorm, waarbij de respectieve logische hoofdschakelingen 22 en 44 van de omzet-en de demodulatieschakeling tot één schakeling 50 zijn verenigd. Zoals fig. 11 laat zien, worden de uitgangssignalen van een met de groep ingangsaansluitingen 21 in fig. 6 vergelijkbare ingangsschakeling 21' en de uitgangssignalen van het schuif register 4 2 volgens fig. 9 gemeenschappelijk aan de omzetinrichting volgens fig. 6, fig. 8 een blokschema van een practische uitvoeringsvorm van enige onderdelen van de omzetinrichting volgens fig. 6, fig. 9 een blokschema van een uitvoeringsvorm van een bij de onderhavige uitvinding toegepaste demodulatie-inrichting, fig. 10 een blokschema van een practische uitvoeringsvorm van een logische hulpschakeling voor toepassing bij de demodulatie-inrichting volgens fig. 9, fig. 11 een blokschema van een uitvoeringsvorm van een schakeling, waarin de logische -hoofdschakelingen van de omzet- en de demodulatie-inrichting volgens de respectieve fig. 6 en 9 als één geheel met elkaar zijn uitgevoerd, en fig. 12-17 enige tabellen met tezamen 278 verschillende 10-bits verdelingspatronen.
Vervolgens zal de onderhavige uitvinding meer in details aan de hand van de bijbehorende tekening worden beschreven.
Eerst wordt opgemerkt, dat van de 1024 verschillende mogelijke 10-bits combinaties aan de hiervoor genoemde beperkingen wordt voldaan door 278 verschillende combinaties, welke in de fig. 12-17 zijn weergegeven. Indien deze 278 10-bits combinaties voor wat betreft hun bitwaardeverdelings-patroon worden verdeeld in de bovenste 5 bits en in de onderste 5 bits en vervolgens worden geclassificeerd, kan het verde-lingspatroon van de onderste 5 bits worden geclassificeerd in 5 groepen A-E, welke in de hierna volgende tabel III zijn opgenomen. Bovendien komen uitzonderingspatronen voor.
Tabel III
Figure NL9600002AD00171
Tabel III laat zien, dat in de groepen A en B de eerste bitwaarden verschillen doch de overige vier bitwaarden steeds onderling gelijk zijn. Voorts zijn de onderste drie bitwaarden van de groepen C en D gelijk aan de onderste drie bitwaarden van de verdelingspatronen, welke in de groep A roet "0" en in de groep B met "1" beginnen.
Het verdelingspatroon voor de vijf bovenste bits kan daarentegen in 21 verschillende groepen 1-21 worden geclassificeerd, welke onder elkaar in de hierna volgende tabel IV zijn opgenomen.
Tabel IV
Figure NL9600002AD00181
Omtrent dit verdelingspatroon kan worden opgemerkt, dat de groepen A-E van de onderste 5 bits, welke aan de hiervoor genoemde beperkingen voldoen en (met groepen van bovenste 5 bits) kunnen worden gekoppeld, in de centrale kolom van tabel IV zijn opgenomen. In deze tabel heeft het verwij-zingssymbool A' betrekking op niet met de bitwaarde "0" beginnende groepen van onderste 5 bits, terwijl het verwijzings-symbool B' betrekking heeft op niet met de bitwaarden "00" beginnende groepen van onderste 5 bits.
Als gevolg daarvan zal bij gebruik van de door een cirkel omringde groepen volgens de middelste kolom in tabel IV het aantal verdelingspatronen, dat kan worden gevormd door de respectieve koppelingen van groepen met bovenste 5 bits en groepen met onderste 5 bits, de in de rechterkolom in tabel IV weergegeven waarde hebben; in het totaal kunnen 240 dergelijke in aanmerking komende verdelingspatronen worden gevormd. Door toevoeging daaraan van 16 verdelingspatronen, waarvan de onderste 5 bits tot de groep E behoren, kunnen 256 verdelingspatronen worden verkregen.
Het bitwaardenverdelingspatroon van de 8-bits in-gangswoorden kan eveneens in bovenste 4 bits en onderste 4 bits worden onderscheiden, waarbij ieder deelpatroon met 4 bits 16 verschillende combinatiemogelijkheden biedt. De 16 mogelijke verdelingspatronen van de bovenste 4 bits worden nu respectievelijk in correspondentie gebracht met één of meer verdelingspatronen volgens de 21 groepen in tabel IV, terwijl de 16 mogelijke verdelingspatronen van de onderste 4 bits respectievelijk in correspondentie worden gebracht met verdelingspatronen volgens de groepen in tabel III.
Meer in het bijzonder worden de 16 mogelijke verdelingspatronen van de onderste 4 bits in correspondentie gebracht met de 16 tot de groepen A en B in tabel III behorende verdelingspatronen. Dit maakt het voor 9 van de benodigde 16 8-bits verdelingspatronen mogelijk, dat hun respectieve verdelingspatroon van de bovenste 4 bits rechtstreeks in correspondentie wordt gebracht met steeds één van die 9 verdelingspatronen van bovenste 5 bits, welke volgens de middelste kolom van tabel IV zowel met een verdelingspatroon volgens de groep A als met een verdelingspatroon volgens de groep B (met inbegrip van B') kunnen worden gekoppeld (ter verduidelijking: in tabel IV zijn dit derhalve de respectievelijk met 3,4,8, 10,11,12,14,15 en 18 genummerde verdelingen van bovenste 5 bits). Vervolgens worden van 9 verdelingspatronen (volgens tabel IV) van bovenste 5 bits, welke met enige van de groepen A (met inbegrip van A') en B kunnen worden gekoppeld, 2 verdelingspatronen welke met de groep B kunnen worden gekoppeld, en 2 verdelingspatronen naar keuze welke met de groep A kunnen worden gekoppeld, met elkaar gecombineerd, waarna 2 verdelingspatronen van de bovenste 4 bits van het de 8-bits ingangssignaal (welke respectievelijk het 10 en het 11^e 8-bits verdelingspatroon inleiden) in correspondentie worden gebracht met twee respectieve paren van de 4 uit de zojuist genoemde combinatie resulterende verdelingspatronen van 5 bovenste bits. Van de overblijvende 5 verdelingspatronen, welke met de groep A kunnen worden gekoppeld, worden 2 verdelingspatronen naar keuze met elkaar gecombineerd, waarna één verdelingspatroon van de bovenste 4 bits van het de 8-bits ingangssignaal (dat het 12 8-bits verdelingspatroon inleidt) in correspondentie wordt gebracht met het paar uit de laatstgenoemde combinatie resulterende verdelingspatronen van 5 bovenste bits. Vervolgens worden 2 verdelingspatronen van bovenste 5 bits, welke met de groepen A (met inbegrip van A') en C kunnen worden gekoppeld, gecombineerd met 2 verdelingspatronen naar keuze van de overige 3 verdelingspatronen, welke met (uitsluitend) de groep A kunnen worden gekoppeld, waarna 2 verdere verdelingspatronen van de bovenste 4 bits van het 8-bits ingangssignaal (welke respectievelijk het 13^e en 14^e 8-bits verdelingspatroon inleiden in correspondentie worden gebracht met 2 respectieve paren van de 4 uit de nu laatstgenoemde combinaties resulterende verdelingspatronen van 5 bovenste bits. Het ene overblijvende verdelingspatroon, dat met (uitsluitend) de groep A kan worden gekoppeld, wordt vervolgens gecombineerd met een verdelingspatroon, dat met de groepen B en D kan worden gekoppeld, waarna een verder verdelingspatroon van de bovenste 4 bits van de het 8-bits ingangssignaal (dat het 15 8-bits verdelingspatroon inleidt) in correspondentie roet het tweetal uit de in deze volzin genoemde combinatie resulterende verdelingspatro- nen van bovenste 5 bits wordt gebracht. Tenslotte wordt het de laatste benodigde of 16 verdelingspatroon van de bovenste 4 bits van het 8-bits ingangssignaal in correspondentie gebracht met die 16 verdelingspatronen van bovenste 5 bits, welke volgens de middelste kolom van tabel IV met (een verdelingspatroon volgens) de groep E volgens tabel III kunnen worden gekoppeld.
Samenvattend kan worden gesteld, dat zowel voor de bovenste 4 bits als voor de onderste 4 bits van het 8-bits verdelingspatroon van de ingangswoorden een afzonderlijke (4-bits)/(5-bits)-omzetting tot respectievelijk corresponderende 10-bits verdelingspatronen wordt toegepast. Op de beschreven wijze kan derhalve een (8-bits)/(10-bits) -omzetting worden opgedeeld in 2 (4-bits)/(5-bits)-omzettingen, met als gevolg, dat een aanzienlijke vereenvoudiging van de omzet-logica en van de voor uitvoering daarvan bestemde inrichting kan worden verkregen.
Vervolgens zullen een omzetschakeling en een demodulatieschakeling volgens de uitvinding worden beschreven. Fig. 6 toont het schema van een uitvoeringsvorm van een infor-matie-omzetinrichting volgens de uitvinding.
In fig. 6 heeft het verwijzingsgetal 21 betrekking op een 8-bits groep ingangsaansluitingen, het verwijzings-getal 22 op een logische hoofdschakeling voor omzetting, en het verwijzingsgetal 23 op een logische hulpschakeling voor vermindering van de "belasting" van de logische hoofdschakeling 22; deze laatstgenoemde bevat een programmeerbare logische "array" (PLA) of een poortschakeling.
De logische hulpschakeling 23 detecteert het in-gangsverdelingspatroon en levert detectiesignalen, zoals bijvoorbeeld een detectiesignaal a, dat bijvoorbeeld de waarde "1" aanneemt bij ontvangst van een ingangssignaal met een verdelingspatroon met een paar deelpatronen, waartoe niet de groep B behoort, doch in alle andere gevallen de waarde "0" vertoont; een detectiesignaal b, dat bijvoorbeeld de waarde "1" aanneemt bij ontvangst van een ingangssignaal met een ver-delingspatroon met een paar deelpatronen, waartoe de groep E behoort, doch in alle andere gevallen de waarde "0" vertoont; en een detectiesignaal c, dat bijvoorbeeld de waarde "1" aanneemt bij ontvangst van een ingangssignaal met een verdelingspatroon met als paar deelpatronen, de groepen A’ en B', doch in alle andere gevallen de waarde "0" vertoont.
Fig. 7 toont een practische uitvoeringsvorm van een logische hulpschakeling 23 voor het geval, waarin in het ene deelpatroon bijvoorbeeld 2 verdelingspatronen van de groep A zijn toegewezen aan de bovenste 4 bits en EH van ^et ingangssignaal en het paar met de groep E aan het bovenste (4 bit(s)) F„ van het ingangssignaal is toegewezen. In dat n geval is het voldoende, dat het detectiesignaal (c) bij opeenvolgende ontvangst van de informatiewaarden 000-111 van de onderste 3 bits van het ingangssignaal volgens tabel III de waarde "1" aanneemt bij detectie van de informatiewaarden 010,100 en 110, doch de waarde "0" in alle andere gevallen aanneemt. In dat geval krijgt de logische hulpschakeling 23 de gedaante volgens fig. 7.
De genoemde detectiesignalen a-c worden toegevoerd aan de logische hoofdschakeling 22, zoals fig. 6 laat zien, en dienen voor zodanige besturing daarvan, dat een aanzienlijke vereenvoudiging in de omzetlogica optreedt.
Het verwijzingsgetal 24 heeft betrekking op een groep omkeerschakelingen, welke aan de uitgangsaansluitingen van de reeds genoemde "PLA" zijn opgenomen en dienen voor ontlasting van de logische hoofdschakeling 22. De in fig. 6 niet tussen haakjes getekende omkeerschakelingen zijn meer doeltreffend, terwijl de tussen haakjes getekende omkeerschakelingen, indien deze worden toegepast, een voordeel bieden.
Het verwijzingsgetal 25 in fig. 6 heeft betrekking op een uitgangsschuifregister. Het verwijzingsgetal 26 heeft betrekking op een schakeling, welke op basis van detec- tie van de reeds genoemde gelijkspanningscomponent een voor omkering van het beginbit van het uitgangssignaal dienend omkeerbesturingssignaal kan leveren. Het verwijzingsgetal 27 heeft betrekking op een exclusieve OF-poortschakeling, welke een dergelijke omkering van het beginbit onder besturing door het genoemde omkeerbesturingssignaal uitvoert, en het verwijzingsgetal 28 heeft betrekking op een detectie-schakeling voor detectie van de genoemde gelijkspannings-component.
De schakeling 26, welke op grond van het detec-tieresultaat het genoemde omkeerbesturingssignaal kan leveren, heeft de volgende gedaante.
Zoals fig. 8 laat zien, worden de aan de uitgangen voor de even genummerde bits verschijnende uitgangssignalen toegevoerd aan een exclusieve OF-schakeling 31 en aan exclusieve OF-bewerking onderworpen. Wanneer het aan een uitgang voor een even genummerd bit verschijnende signaal de waarde "1" heeft, vindt omkering plaats, zodat de gelijk-spanningscomponent voor het desbetreffende bit en voor het onmiddellijk voorafgaande bit gelijk nul wordt. Wanneer het aan een uitgang voor een even genummerd bit verschijnende signaal de waarde "0" heeft, bedraagt de gelijkspanningscom-ponent ±2. Wanneer het aan een uitgang verschijnende signaal met 2 bitwaarden "0" begint, gaat de gelijkspanningscomponent 0 of ±4 bedragen. Op soortgelijke wijze geldt, dat wanneer het aan een uitgang verschijnende signaal met 3 bitwaarden "0" begint, de geli jkspanningscomponent ±2 of ±6 gaat bedragen. Dit wil zeggen, dat wanneer het aantal waarden "0" een even aantal is, de gelijkspanningscomponent de waarde 0, ±4,±8,... krijgt, terwijl de gelijkspanningscomponent voor een oneven aantal waarden "0" ±2,±6,±10,±... gaat bedragen. Daar staat tegenover, dat de gelijkspanningscomponent voor het geheel van 10 bits beperkt is tot 0 of -2. Dit wil zeggen, dat door detectie of het aantal waarden "0" in een aan een voor een even bit bestemde uitgang verschijnend signaal een even of een oneven aantal is, de mogelijkheid ontstaat om te beoordelen of de gelijkspanningscomponent 0 of ±2 bedraagt.
De exclusieve OF-poortschakeling 31 is derhalve in staat om vast te stellen, dat wanneer het uitgangssignaal de waarde "1" heeft, de gelijkspanningscomponent gelijk 0 is terwijl, wanneer het uitgangssignaal de waarde "0" heeft, de gelijkspanningscomponent -2 bedraagt.
In fig. 8 vormen een exclusieve OF-poortschake-ling 32 en een flip-flop 33 van het D type een NRZI-coderings-schakeling.
De gelijkspanningscomponentdetectieschakeling 28 in fig. 6 bevat een in twee richtingen werkzame teller 34. Deze wordt aangedreven door een kloksignaal van de halve frequentie, zodat hij slechts de even genummerde bitwaarden telt. De telrichting van de teller 34 wordt voor detectie van de gelijkspanningscomponent bestuurd door het uitgangssignaal van de exclusieve OF-poortschakeling 32. Aangezien het uitgangssignaal van de teller 34 steeds over een duur van 2 bits is vertraagd, dienen exclusieve OF-poortschakelingen 35 en 36 voor compensatie van de waarde voor de laatste 2 bits.
Op de beschreven wijze wordt de positieve of negatieve polariteit van de gelijkspanningscomponent ontdekt. Het daaruit resulterende detectie-uitgangssignaal en het uitgangssignaal van de exclusieve OF-poortschakeling 31 worden toegevoerd aan een NIET-EN-poortschakeling 37, welke dan het omkeerbesturingssignaal voor het beginbit vormt.
Volgens een andere methode voor omkering van het beginbit wordt de gelijkspanningscomponent gedetecteerd door de teller of een andere dergelijke schakeling, waarvan het uitgangssignaal rechtstreeks het aan de uitgang van het schuif-register 25 verschijnende beginbit omkeert.
Zoals reeds is opgemerkt, komt het gecodeerde signaal ter beschikking aan een uitgangsaansluiting 29.
Fig. 9 toont een uitvoeringsvorm van een demodu-latieschakeling. In fig. 9 heeft het verwijzingsgetal 41 betrekking op een gelijkspanningscomponentdetectieschakeling, welke bestaat uit een teller of dergelijke. Een ingangssignaal wordt via deze detectieschakeling 41 toegevoerd aan een schuifregister 42 en een beginbit van het ingangssignaal wordt omzetting tot uitgangssignalen met 3 toestanden (tri-state) onderworpen voor toevoer aan de logische hoofdschakeling 50.
Het schakelbesturingssignaal voor de omzetting en de demodulatie wordt via een ingangsaansluiting 51 aan de logische hoofdschakeling 50 toegevoerd.
Omtrent de logische opbouw van de logische hoofdschakelingen 22 en 44 wordt opgemerkt, dat deze bij de schakelingen veel gemeen hebben. Dit heeft tot gevolg, dat door keuze van de logica X (zie fig. 11) wanneer het aan de ingangsaansluiting 51 verschijnende schakelbesturingssignaal de waarde "0" heeft, de logica Y wanneer het schakelbesturingssignaal de waarde "1" heeft en door toepassing van de gemeenschappelijke logica Z onder alle omstandigheden een aanzienlijke vereenvoudiging van de omzetlogica wordt verkregen, zelfs in vergelijking met het geval, waarin de logische hoofdschakelingen 22 en 44 als afzonderlijke schakelingen zijn uitgevoerd.
Bij gelijktijdige uitvoering van omzetting en demodulatie is "time sharing" mogelijk.
Zoals uit de voorgaande beschrijving naar voren komt, verschaft de uitvinding èen mogelijkheid tot aanzienlijke vereenvoudiging van de omzetlogica en de voor uitvoering daarvan bestemde inrichtingen. Daarbij wordt opgemerkt, dat de uitvinding zich niet beperkt tot de in het voorgaande beschreven en in de tekening weergegeven voorkeursuitvoering, doch dat verschillende wijzigingen in de beschreven details en in hun onderlinge samenhang kunnen worden aangebracht, zonder dat daarbij het kader van de uitvinding wordt overschreden.

Claims (4)

1. Werkwijze voor omzetting van in een opeenvolging van m-bits woorden verdeelde, digitale informatie in een uit een opeenvolging van n-bits woorden bestaand, digitaal signaal, waarbij n groter dan m is en de n-bits woorden aan een voorafbepaalde voorwaarde voldoen, gekenmerkt door: verdere verdeling van de n-bits woorden in een aantal stellen; opstelling van een classificatie, waarvan de respectieve klassen dergelijke stellen van een zelfde verdelingspatroon omvatten; verdeling van de m-bits woorden in een met het aantal stellen van de n-bits woorden overeenkomend aantal stellen; omzetting van ieder stel van de m-bits woorden in een stel van de n-bits woorden, dat een volgens de classificatie geschikt verdelingspatroon vertoont; detectie of koppeling van opeenvolgende stellen van de n-bits woorden met een dergelijk geschikt verdelingspatroon voldoet aan de voorafbepaalde voorwaarde; levering van een detectiesignaal bij het ontbreken van een dergelijke voldoening; en door wijziging van het verdelingspatroon van een stel van het n-bits woord tot voldoening aan de voorafbepaalde voorwaarde op basis van dat detectiesignaal.
2. Inrichting voor omzetting van in een opvolging van m-bits woorden verdeelde, digitale informatie in een uit een opeenvolging van n-bits woorden bestaand, digitaal signaal, waarbij n groter dan m is en de n-bits woorden aan een voorafbepaalde voorwaarde voldoen, gekenmerkt door: verdelingsmiddelen voor verdeling van de n-bits woorden in een aantal stellen; verdelingsmiddelen voor verdeling van de m-bits woorden in een met het aantal stellen van de n-bits woorden overeenkomend aantal stellen; omzetmiddelen voor omzetting van ieder stel van de m-bits woorden in een stel van de n-bits woorden, dat een geschikt verdelingspatroon vertoont volgens een klasse van een classificatie, waarvan de klassen dergelijke stellen van steeds een zelfde verdelingspatroon omvatten; detectiemiddelen voor detectie of koppeling van opeenvolgende stellen van de n-bits woorden met een dergelijk geschikt verdelingspatroon voldoet aan de voorafbepaalde voorwaarde en voor levering van een detectiesignaal bij ontbreken van een dergelijke voldoening; en door wijzigingsmiddelen voor wijziging van het verdelingspatroon van een stel van het n-bits woord tot voldoening aan de voorafbepaalde voorwaarde op basis van dat detectiesignaal.
3. Inrichting voor modulatie en demodulatie van in een opeenvolging van m-bits woorden verdeelde, digitale informatie in uit een opeenvolging van omzetwoorden bestaand, digitaal signaal, waarbij aan ieder m-bits woord van de digitale informatie een omzetwoord wordt toegevoegd, en omgekeerd, g e k e n m e r k t door: een logische schakeling, waarvan de digitale informatie en het uit de omzetting resulterende, digitale signaal worden toegevoerd, welke logische schakeling is voorzien van een besturingsaansluiting, eerste logische middelen welke worden geselecteerd wanneer aan de besturingsaansluiting een eerste signaalwaarde verschijnt, tweede logische middelen welke worden geselecteerd wanneer aan de besturingsaansluiting een tweede signaalwaarde verschijnt, en van derde logische middelen welke zowel bij modulatie als bij demodulatie worden toegepast.
4. Inrichting volgens conclusie 3, m e t het kenmerk, dat de logische schakeling een programmeerbare logische "array" (PLA) bevat.
NL9600002A 1983-08-29 1996-02-08 Werkwijze en inrichting voor omzetting van digitale informatie. NL9600002A (nl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
NL9600002A NL9600002A (nl) 1983-08-29 1996-02-08 Werkwijze en inrichting voor omzetting van digitale informatie.

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP15764383 1983-08-29
JP58157643A JPS6048645A (ja) 1983-08-29 1983-08-29 情報変換装置
NL8402631 1984-08-29
NL8402631A NL192362C (nl) 1983-08-29 1984-08-29 Inrichting voor het omzetten van digitale basisgegevens.
NL9600002 1996-02-08
NL9600002A NL9600002A (nl) 1983-08-29 1996-02-08 Werkwijze en inrichting voor omzetting van digitale informatie.

Publications (1)

Publication Number Publication Date
NL9600002A true NL9600002A (nl) 1996-09-02

Family

ID=26485022

Family Applications (1)

Application Number Title Priority Date Filing Date
NL9600002A NL9600002A (nl) 1983-08-29 1996-02-08 Werkwijze en inrichting voor omzetting van digitale informatie.

Country Status (1)

Country Link
NL (1) NL9600002A (nl)

Similar Documents

Publication Publication Date Title
NL192362C (nl) Inrichting voor het omzetten van digitale basisgegevens.
RU2153707C2 (ru) Способ преобразования последовательности м-битовых информационных слов в модулированный сигнал, способ изготовления носителя записи, кодирующее устройство, декодирующее устройство, устройство записи, устройство считывания, сигнал и носитель записи
US4499454A (en) Method and apparatus for encoding a digital signal with a low DC component
EP0193153B1 (en) Digital data recording and reproducing method
NL8201725A (nl) Stelsel, meer in het bijzonder werkwijze en inrichting, voor omzetting van n-bits informatie-woorden in m-bits codewoorden van nzri-formaat.
EP0143553B1 (en) Methods of and apparatus for digital data conversion
NL8004243A (nl) Code-omzetstelsel.
NL8601603A (nl) Kanaalcoderingsinrichting.
EP0143005B1 (en) Digital data converting methods and apparatus
JPH0452020B2 (nl)
EP0059224B1 (en) System for coding and decoding binary data
EP0868785B1 (en) Conversion of a sequence of m-bit information words into a modulated signal
JP2809832B2 (ja) 符号変調方法
KR950010213B1 (ko) 디지탈 코드 변환 장치 및 방법
US5008669A (en) Encoding/decoding system for optical recording/reading
NL9600002A (nl) Werkwijze en inrichting voor omzetting van digitale informatie.
GB2067055A (en) Methods of converting binary digital information
JP2002539706A (ja) 変換がパリティ反転であるようなnビット・ソースワードから対応するmビット・チャネルワードへのエンコーディング及びその逆を行うデコーディング
CN100367675C (zh) 编码方法和设备
JPS6069943A (ja) コ−ド変換方式
JP2500949B2 (ja) 5b6b逆変換マ―ク率判定回路
GB2141906A (en) Recording of digital information
JPS634268B2 (nl)
JPH01321732A (ja) Hdb−3符号則誤り検出回路
JPS62241435A (ja) スプリツトフエ−ズ符号復号回路

Legal Events

Date Code Title Description
A1B A search report has been drawn up
BC A request for examination has been filed
BV The patent application has lapsed