NL193128C - Afstemeenheid. - Google Patents

Afstemeenheid. Download PDF

Info

Publication number
NL193128C
NL193128C NL7906359A NL7906359A NL193128C NL 193128 C NL193128 C NL 193128C NL 7906359 A NL7906359 A NL 7906359A NL 7906359 A NL7906359 A NL 7906359A NL 193128 C NL193128 C NL 193128C
Authority
NL
Netherlands
Prior art keywords
circuit
register
memory
data
read
Prior art date
Application number
NL7906359A
Other languages
English (en)
Other versions
NL7906359A (nl
NL193128B (nl
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of NL7906359A publication Critical patent/NL7906359A/nl
Publication of NL193128B publication Critical patent/NL193128B/nl
Application granted granted Critical
Publication of NL193128C publication Critical patent/NL193128C/nl

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • G11C16/3431Circuits or methods to detect disturbed nonvolatile memory cells, e.g. which still read as programmed but with threshold less than the program verify threshold or read as erased but with threshold greater than the erase verify threshold, and to reverse the disturbance via a refreshing programming or erasing step
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J5/00Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner
    • H03J5/02Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner with variable tuning element having a number of predetermined settings and adjustable to a desired one of these settings
    • H03J5/0245Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form
    • H03J5/0272Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer
    • H03J5/0281Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer the digital values being held in an auxiliary non erasable memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)
  • Storage Device Security (AREA)

Description

Afstemeenheid 1 193128
De onderhavige uitvinding heeft betrekking op een afstemeenheid, omvattende een niet-vluchtige geheugen-schakeling voor het opslaan van een zenderinformatie, een inleesbesturingsschakeling en een adresserings-5 schakeling.
Een dergelijke afstemeenheid is bekend uit het Duitse Offenlegungsschrift 2.557.856.
Bij deze, tot de stand der techniek behorende afstemschakeling worden de gegevens, zoals bijvoorbeeld afstemfrequentie van alle, door de gebruiker ingevoerde zenders in het geheugen vastgehouden. Wanneer de gebruiker één van deze zenders wil ontvangen, dan behoeft hij slechts een enkele toets in te drukken of 10 een enkele combinatie van toetsen om op de betreffende zender af te kunnen stemmen. Hiermede wordt voorkomen, dat de gebruiker de frequentie van elke zender behoeft te onthouden; de inrichting volgens deze stand der techniek betreft aldus maatregelen ter vergemakkelijking van de bediening.
Er is echter gebleken, dat er behoefte bestaat aan een geheugenschakeling, waarmee bij het inschakelen van de ontvanger, automatisch wordt afgestemd op die zender waarop de ontvanger stond afgestemd 15 voordat deze werd uitgeschakeld.
Hierbij wordt opgemerkt, dat dergelijke, niet-vluchtige geheugenschakelingen lijden aan het verschijnsel, dat hun geheugenfunctie slechter wordt wanneer het aantal inleesfasen toeneemt.
Aangezien het bij een dergelijke ontvanger veelal voorkomt, dat veel van zender wordt gewisseld, zal een dergelijke geheugenschakeling bij elk van deze veranderingen een nieuwe inleeshandeling moeten 20 uitvoeren, hetgeen zoals uit het bovenstaande blijkt, de kwaliteit van de schakeling nadelig beïnvloedt.
Het doel van de onderhavige uitvinding is het verschaffen van een dergelijke afstemeenheid, waarbij bovengenoemde nadelen worden vermeden.
Dit doei wordt bereikt, doordat de inleesbesturingsschakeling een met de ingangsaansluiting van de geheugenschakeling verbonden besturingsschakeling omvat voor afgifte van een besturingssignaal aan de 25 inleesschakeling wanneer het signaal op de ingangsaansluiting gedurende een voorafbepaalde tijdsduur niet verandert.
Als gevolg van deze maatregelen wordt pas een inleeshandeling uitgevoerd wanneer de afstemschakeling enige tijd onafgebroken is afgestemd op dezelfde zender. Hiermee wordt het aantal inlees-handelingen aanzienlijk verkleind, hetgeen de levensduur van de schakeling ten goede komt.
30 Volgens een voorkeursuitvoeringsvorm omvat de besturingsschakeling volgens de onderhavige uitvinding: een met de ingangsaansluiting van de geheugenschakeling verbonden registerschakeling; een met de registerschakeling gekoppelde triggerpulsoscillator die een triggerpuls afgeeft wanneer de inhoud van het register verandert; een RS-flipflop-schakeling waarvan de instelaansluiting verbonden is met de uitgangsaansluiting van de triggerpulsoscillator; een klokpulsoscillator waarvan de ingangsaansluiting 35 verbonden is met de uitgangsaansluiting van de flip-flopschakeling en een vooraf instelbare tellerschakeling waarvan de terugstelaansluiting is verbonden met de uitgangsaansluiting van de klokpulsoscillator en op de uitgangsaansluiting waarvan het besturingssignaal wordt opgewekt.
Hierbij zij opgemerkt, dat uit het Amerikaanse octrooischrift 4.013.957 een schakeling bekend is waarvan de configuratie enige overeenkomst vertoont met de configuratie zoals in de bovenstaande voorkeurs-40 uitvoeringsvorm uiteen is gezet. Deze, tot de stand der techniek behorende schakeling betreft echter een telschakeling, die telt hoeveel malen een kanaalwisselstop wordt ingedrukt. Op basis van het getelde aantal wordt uit een geheugenschakeling een deelverhouding gekozen waarmee een in een fasevergrendelde lus opgenomen deler wordt bestuurd, zodat de fasevergrendelde lus op de gekozen zenderfrequentie wordt afgestemd. De in deze schakeling opgenomen telschakeling dient aldus niet voor het bepalen van de 45 tijdsduur gedurende welke de zender niet is veranderd, maar het aantal malen dat een zenderveranderings-stap moet worden doorlopen.
De uitvinding zal worden verduidelijkt in de nu volgende beschrijving aan de hand van de tekening van enige uitvoeringsvormen. In de tekening tonen: 50 figuren 1 en 2, blokdiagrammen van bekende geheugenregelschakelingen; figuur 3 een blokdiagram van een verbeterde uitvoeringsvorm van de geheugenregelschakeling; en figuur 4, een blokdiagram van een afstemeenheid of ontvanger met een frequentiesynthesizer, waarin de geheugenregelschakeling toegepast is.
55 Figuur 1 toont een blokdiagram van een bekende geheugenregelschakeling. In figuur 1 heeft het verwijzingsnummer 1 betrekking op een dataregister, dat data opslaat, zoals bijvoorbeeld een ontvangen frequentie, dat willekeurig verandert. Het uitgangssignaal van het dataregister 1 wordt toegevoerd aan een 193128 2 niet vluchtig geheugen (bijvoorbeeld een MNOS-geheugen) 2, dat de inhoud van het dataregister 1 onthoudt en in het algemeen een inleestijd van meer dan 10 m vergt. Het inleesadres van het geheugen 2 wordt geregeld door een adresregister 3, waarbij een inleesregelschakeling 4 voor het geheugen 2 aanwezig is. In dit geval vormen het dataregister 1, het geheugen 2, het adresregister 3 en de inleesregelschakeling 4 te 5 zamen een geheugeninrichting K. Een deelverhouding bepalend register 5 dient voor het toevoeren van data, zoals bijvoorbeeld de ontvangen frequentie, welke willekeurig verandert, aan bijvoorbeeld een programmeerbare frequentiedeler (niet weergegeven) van een PLL (fasevergrendelde lus) van de ontvanger met frequentiesynthesizer. De data, zoals bijvoorbeeld de ontvangen frequentie, dat door het deelverhouding bepalend register 5 bepaald is, wordt In volgorde in het dataregister 1 opgeslagen.
10 In figuur 1 heeft het verwijzingsnummer 6 betrekking op het voedingsgedeelte van de ontvanger, dat bij de geheugeninrichting K behoort. Dit voedingsgedeelte 6 is voorzien van een netsteker (AC)-plug 7, dat een tweetal uitgangsaansluitingen bevat, die via een voedingsschakelaar 8 verbonden zijn met beide uiteinden van de primaire wikkeling 9a van de voedingstransformator 9. De voedingstransformator 9 bezit een secondaire wikkeling 9b, waarvan het ene uiteinde via een gelijkrichtdiode 10 verbonden is met een 15 voedingsaansluiting 11 voor de betreffende gedeelten van de ontvanger, terwijl het andere uiteinde geaard is. Tussen de uitgangszijden van de dioden 10 en het aardpunt is een afvlakcapaciteit 12 opgenomen. Parallel aan de capaciteit 12 is een serieschakeling bestaande uit een schakelaar 13 en een weerstand 14 opgenomen, waarbij de schakelaar 13 in- en uitgeschakeld wordt in een ritme dat tegengesteld is aan dat van de voedingsschakelaar 8 waarmee hij gekoppeld is, terwijl de weerstand 14 dient voor het ontladen van 20 de capaciteit 12. Het gemeenschappelijke punt tussen de schakelaar 13 en de weerstand 14 is via een omkeerschakeling 15 verbonden met de regelaansluiting van de inleesregelschakeling 4 en met de "resef’-regelaansluiting R van het adresregister 3. De ”reset”-aansluiting wordt ook wel vrijgeefaansluiting genoemd.
De wijze waarop een ontvangen frequentie net voor het uitschakelen van de voedingsschakelaar in het 25 geheugen opgeslagen wordt door middel van de in figuur 1 beschreven schakeling zal nu worden beschreven. Op hetzelfde ogenblik, dat de voedingsschakeiing 8 uitgeschakeld wordt, wordt de daarmee gekoppelde schakelaar 13 ingeschakeld. De in de afvlakcapaciteit 12 opgeslagen lading wordt derhalve via de gesloten schakelaar 13 naar de weerstand 14 afgevoerd. De dan over de weerstand 14 opgewekte spanning wordt door de omkeerschakeling 15 geïnverteerd en als inleesregelsignaal toegevoerd aan de 30 inleesregelschakeling 4 en tevens als het vrijgeefsignaal aan het adresregister 3 voor het toekennen van het adres ”000". De data of ontvangen frequentie net voordat de voedingsschakelaar 8 uitgeschakeld is wordt dan via het deelverhouding bepalend register 5 en het dataregister 1 in het geheugen 2 opgeslagen in het adres "000”, dat door het adresregister 3 aangewezen is. In deze schakeling is het noodzakelijk dat een capaciteit 12 met een voldoende grote capaciteitswaarde gekozen wordt teneinde voldoende tijd te 35 verschaffen voor het inlezen van de data in het geheugen 2. Bovendien bestaat de mogelijkheid, dat het inlezen van de data in het geheugen 2 niet zeker is.
In het in figuur 2 weergegeven voorbeeld, waarbij dezelfde verwijzingsnummers gebruikt zijn als in figuur 1, wordt een triggerpuls afgegeven wanneer de inhoud van het deelverhouding bepalend register 5 gewijzigd wordt, genoemde triggerpuls wordt afgegeven door een triggerpulsoscillator 4a, die verbonden is 40 met de uitgangszijde van het register 5. Deze triggerpuls wordt toegevoerd aan de inleesregelschakeling 4 als het inleesregelsignaal en eveneens aan het adresregister 3 als het vrijgeefsignaal. Het adresregister 3 zal dan direct het adres van het non-volatile-MNOS-geheugen 2 als ”000” aanwijzen, waardoor het geheugen 2 de data zoals bijvoorbeeld de ontvangen frequentie opslaat, waarbij genoemde data de inhoud van het register in zijn adres "000” is (het zogenaamde laatste kanaalgeheugen).
45 Het nadeel van de schakeling volgens figuur 2 ligt hierin, dat snelle processen of verwerkingen zoals bijvoorbeeld aftasten (scannen) niet mogelijk zijn in het geheugen 2, terwijl bovendien verwerkingen met een lange inleestijd niet mogelijk zijn. Een ander belangrijk nadeel is het feit, dat geheugentypen waarbij het vasthoudvermogen slechter wordt wanneer het aantal inleesprocessen toeneemt, zoals bijvoorbeeld een MNOS-geheugen niet voor het geheugen 2 gebruikt kunnen worden.
50 Aan de hand van figuur 3 zal nu een uitvoeringsvorm van een geheugenregelschakeling beschreven worden, welke bovengenoemde nadelen niet bevat, waarbij dezelfde verwijzingsnummers en -letters als in de figuren 1 en 2 betrekking hebben op dezelfde elementen en gedeelten, zodat een gedetailleerde beschrijving daarvan niet gegeven zal worden.
In de uitvoeringsvorm, weergegeven in figuur 3, is in de geheugeninrichting K een detectieschakeling 20 55 aangebracht, die detecteert wanneer de inhoud van het dataregister 1 respectievelijk het deelverhouding bepalend register 5 gewijzigd wordt, en binnen een voorafbepaalde tijd verder geen verandering ondergaat. Het uitgangssignaal van de detectieschakeling 20 wordt aan de vrijgeefaansluiting R van het adresregister 3 3 193128 toegevoerd en eveneens aan de inleesregelschakeling 4 ten behoeve van de regeling daarvan, waarna de inhoud van het dataregister 1 op een vooraf bepaald adres in het geheugen 2 ingelezen wordt.
De detectieschakeling 20 bestaat uit een triggerpulsoscillator 4a, een R-S-flip-flopschakeling 16, een klokpulsoscillator 17 en een vooraf instelbare teller 18. Elke keer, dat de inhoud van het deelverhouding 5 bepalend register 5 gewijzigd wordt, geeft de triggerpulsoscillator 4a, die verbonden is met de uitgangs-aansiuiting van het register 5, een triggerpuls af die toegevoerd wordt aan de setaansluiting S van de R-S flip-flopschakeling 16 en de resetaansluiting R van de vooraf instelbare teller 18. Ondertussen wordt aan de resetaansluiting R van de R-S flip-flopschakeling 16 ene resetuitgangssignaal van de vooraf instelbare teller 18 toegevoerd. Het uitgangssignaal van de R-S flip-flopschakeling 16 wordt toegevoerd aan de ingangs-10 aansluiting van de klokpulsoscillator 17, waarvan het klokpulssignaal toegevoerd wordt aan een klok- ingangsaansluiting CLK van de vooraf instelbare teller 18. Op het tijdstip, dat het klokpulssignaal toegevoerd wordt, begint de vooraf instelbare teller 18 af te tellen en wordt zijn uitgangssignaal toegevoerd aan de resetaansluiting R van het adresregister 3 en aan de inleesregelschakeling 4 wanneer de inhoud van het deelverhouding bepalend register 5 niet gewijzigd wordt binnen een vooraf bepaald tijdinterval (bijvoorbeeld 15 4 seconden), dat bepaald wordt door een vooraf ingestelde waarde aan de aansluitingen 19 van de vooraf instelbare teller 18. De inhoud van het dataregister 1 wordt derhalve in het geheugen 2 ingelezen in het adres ”000”. Wanneer de data in het deelverhouding bepalend register 5 gewijzigd wordt voordat het settijdinterval (ofwel activeertijdinterval ofwel insteltijdinterval) in de vooraf instelbare teller 18 beëindigd is, wordt het uit de triggerpulsoscillator 4a afkomstige triggerpulssignaal toegevoerd aan de resetaansluiting R 20 van de vooraf instelbare teller 18 teneinde deze in de reset-toestand (ofwel vrijgeeftoestand) te brengen. Op dit tijdstip is de adrestoekenning ”000" in het geheugen 2 door middel van het adresregister 3 nog niet tot stand gebracht.
In figuur 4 is een afstemeenheid of ontvanger met PLL frequentiesynthesizer, voorzien van een geheugeninrichting weergegeven waarin een dergelijke uitvoeringsvorm van de geheugenregelschakeling 25 toegepast is. In figuur 4 zijn dezelfde verwijzingsnummers en -letters gebruikt voor de daaraan corresponderende in figuur 3 voorkomende elementen en gedeelten, een nadere beschrijving hiervan zal niet worden gegeven.
In de PLL frequentiesynthesizerontvanger volgens figuur 4 wordt het door een antenne 21 ontvangen hoogfrequente signaal versterkt door de hoogfrequent (RF)-versterker 22 en vervolgens aan een meng-30 schakeling 23 toegevoerd, teneinde hierin geconverteerd te worden in een middenfrequentsignaal (engels: intermediate frequency signal). Het middenfrequentsignaal uit de mengschakeling 23 wordt beperkt door de middenfrequent (iF)-versterker 24 en vervolgens door een detectieschakeling 25 gedetecteerd. Het gedetecteerde uitgangssignaal wordt door een laagfrequent (AF)-versterker 26 versterkt en vervolgens voor weergave toegevoerd aan een luidspreker 27.
35 In figuur 4 heeft het verwijzingsnummer 34 in het algemeen betrekking op een PLL frequentiesynthesizer, waarbij een uitgangssignaal van een locale oscillator 28 toegevoerd wordt aan een mengschakeling 23 en een voor-dimensioneringsschakeling (engels: pre-scalar) 29. Het in frequentie gedeelde uitgangssignaal van de voor-dimensioneringsschakelling 29 wordt afgegeven aan een programmeerbare frequentiedeler 30 teneinde verder gedeeld te worden in overeenstemming met de voor frequentiedeiing benodigde insteldate 40 van het register 5. Het uitgangssignaal van de deler 30 wordt toegevoerd aan een fasecomparator 31, waaraan ook het uitgangssignaal van een referentiesignaaloscillator 32 toegevoerd wordt, waardoor het uitgangssignaal van de deler 30 in fase vergeleken wordt met het referentiesignaal uit de oscillator 32, het vergelijken van de betreffende fase geschiedt door middel van de fasecomparator 31. Het resulterende foutsignaal uit de fasecomparator 31 wordt toegevoerd aan een laagdoorlaatfilter 33, dat een vooraf 45 bepaalde frequentiecomponent doorlaat en deze als oscillatorfrequentieregelsignaal aan de locale oscillator 28 toevoert.
In de uitvoeringsvorm volgens figuur 4 is een OP/NEER-teller 35 aangebracht, die verbonden is met het deelverhouding bepalend register 5, zodanig, dat wanneer de frequentiedeelverhouding van de programmeerbare deler 30 met de hand ingesteld is, een drukknop (niet weergegeven) eerst ingedrukt wordt om 50 een vooraf bepaald impulsvormig signaal toe te voeren aan de OP/NEER-teller 35, teneinde deze in de gewenste teltoestand te brengen in reactie op een vooraf bepaalde deelverhouding. De data van de OP/NEER-teller 35 wordt voorts toegevoerd aan het deelverhouding bepalend register 5 teneinde daarin opgeslagen te worden, waarna de uit het register 5 uitgelezen data aan de programmeerbare deler 30 toegevoerd wordt teneinde een vooraf bepaalde deelverhouding in te stellen en aan een frequentie-55 weergeefpaneel (engels: frequency display) 36, via een decodeerinrichting (niet weergegeven), teneinde de ontvangen frequentie weer te geven. De uit het register 5 uitgelezen data wordt vervolgens via het dataregister 1 aan de ingang van het geheugen 2 toegevoerd.

Claims (2)

193128 4 Opgemerkt zij, dat bovengenoemde bewerkingen in volgorde uitgevoerd worden wanneer de deel-verhouding van de programmeerbare deler ingesteld is. Elke keer, dat de data uit de OP/NEER-teller 35 die aan het deelverhouding bepalend register toegevoerd wordt gewijzigd wordt, geeft de tripperpulsoscillator 4a een triggerpuls af, die toegevoerd wordt aan de setaansluiting S van de flip-flopschakeling 16 in de 5 detectieschakeling 20, en wel als set- of activeersignaal, welke triggerpuls eveneens toegevoerd wordt aan de resetaansluiting R van de vooraf instelbare teller 18, en wel als het reset- of vrijgeefsignaal. Analoog aan de werking, beschreven met betrekking tot figuur 3, detecteert de detectieschakeling 20 dat nadat de inhoud van het register 5 eenmaal gewijzigd is, het niet meer gewijzigd wordt binnen een vooraf bepaalde periode, bijvoorbeeld 4 seconden. Het gedetecteerde uitgangssignaal van de detectieschakeling 20 wordt dan als 10 reset- of vrijgeefsignaal aan de resetaansluiting R van het adresregister 3 toegevoerd teneinde het adres, bijvoorbeeld ”000” aan te wijzen, terwijl hetzelfde gedetecteerde uitgangssignaal ook aan de inleesregel-schakeling 4 toegevoerd wordt. Het adressignaal in het vooraf bepaalde adres wordt dan vanuit het adresregister 3 toegevoerd aan het geheugen 2, waaraan eveneens het commandosignaal uit de inlees-regelschakeling 4 toegevoerd wordt, waardoor de inhoud van het register 5 op de data van het register 1 op 15 het vooraf bepaalde adres in het geheugen 2 ingelezen wordt. Zoals hierboven beschreven is geldt dus voor de geheugenregelschakeling, dat detectie plaatsvindt van het feit, dat de inhoud van het dataregister of het deelverhouding bepalend register, dat data wijzigbaar en naar wens opslaat, eenmaal gewijzigd is, waarna het verder binnen de vooraf bepaalde periode niet meer gewijzigd wordt, waarna het adresregister en de inleesregelschakeling gestuurd worden, waarna de inhoud 20 van het dataregister in het voorafbepaalde adres in het geheugen ingelezen wordt. Wanneer dit nu toegepast wordt bij bijvoorbeeld een ontvanger, kan data in de vorm van bijvoorbeeld ontvangen frequentie, dat ontvangen wordt net voordat de voedingsschakelaar van de ontvanger uitgeschakeld is, met voldoende inleestijd in het geheugen opgeslagen worden zonder daarbij de capaciteitswaarde van de afvlak-condensator te vergroten. 25 Bij toepassing in een ontvanger zal zelfs bij wijziging van de inhoud van het dataregister, dat willekeurig veranderde data opslaat, de ontvangen frequentie of inhoud van het dataregister niet direct in het geheugen opgeslagen worden. Derhalve kan voor het geheugen gebruik gemaakt worden van een geheugentype, waarvan de houdfunctie slechter wordt bij het toenemen van het aantal inleesfases, of van een geheugen met een korte levensduur. 30 Ook is de schakeling geschikt voor toepassing als laatste kanaalgeheugen, welke de data juist voor dat de voedingsspanning uitgeschakeld wordt opslaat. Bovendien kan bij toepassing in een afstemeenheid of ontvanger met PLL frequentie-synthesizer, de frequentiedeelverhouding van de programmeerbare frequentiedeler op eenvoudige wijze en met de hand ingesteld worden. 35
1. Afstemeenheid, omvattende: 40 een niet-vluchtige geheugenschakeling voor het opslaan van een zenderinformatie; - een inleesbesturingsschakeling; en - een adresseringsschakeling, met het kenmerk, dat de inleesbesturingsschakeling omvat: - een met de ingangsaansluiting van de geheugenschakeling verbonden besturingsschakeling voor 45 afgifte van een besturingssignaal aan de inleeschakeling wanneer het signaal op de ingangsaansluiting gedurende een voorafbepaalde tijdsduur niet verandert.
2. Afstemeenheid volgens conclusie 1, met het kenmerk, dat de besturingsschakeling omvat: - een met de ingangsaansluiting van de geheugenschakeling verbonden registerschakeling; - een met de registerschakeling gekoppelde triggerpulsoscillator, die een triggerpuls afgeeft wanneer 50 de inhoud van het register verandert; - een RS-flipfiopschakeling, waarvan de instelaansluiting verbonden is met de uitgangsaansluiting van de triggerpulsoscillator; - een klokpulsoscillator waarvan de ingangsaansluiting verbonden is met de uitgangsaansluiting van de flipflopschakeling; en 5 193128 - een vooraf instelbare tellerschakeling, waarvan de terugstelaansluiting is verbonden met de uitgangsaansluiting van de klolpulsoscillator en op de uitgangsaansluiting waarvan het besturingssignaal wordt opgewekt. Hierbij 3 bladen tekening
NL7906359A 1978-08-22 1979-08-22 Afstemeenheid. NL193128C (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP53102049A JPS6021485B2 (ja) 1978-08-22 1978-08-22 Pll周波数シンセサイザ受信機の記憶装置
JP10204978 1978-08-22

Publications (3)

Publication Number Publication Date
NL7906359A NL7906359A (nl) 1980-02-26
NL193128B NL193128B (nl) 1998-07-01
NL193128C true NL193128C (nl) 1998-11-03

Family

ID=14316902

Family Applications (1)

Application Number Title Priority Date Filing Date
NL7906359A NL193128C (nl) 1978-08-22 1979-08-22 Afstemeenheid.

Country Status (8)

Country Link
US (1) US4267603A (nl)
JP (1) JPS6021485B2 (nl)
AU (1) AU532057B2 (nl)
CA (1) CA1124902A (nl)
DE (1) DE2933991A1 (nl)
FR (1) FR2434458A1 (nl)
GB (1) GB2029147B (nl)
NL (1) NL193128C (nl)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4644494A (en) * 1984-02-06 1987-02-17 Sundstrand Data Control, Inc. Solid state memory for aircraft flight data recorder systems
WO1989002151A1 (en) * 1987-09-02 1989-03-09 Siemens Aktiengesellschaft Electronic circuit with an eeprom as semiconductor memory for a motor vehicle
KR0135082B1 (ko) * 1988-04-28 1998-04-20 오가 노리오 정보 기억방법 및 그 장치
JPH01162935U (nl) * 1988-04-30 1989-11-14
JPH02274117A (ja) * 1989-04-17 1990-11-08 Sanyo Electric Co Ltd 選局装置
JPH0575202U (ja) * 1992-03-13 1993-10-15 株式会社アジクリエーション ごみ箱
JP2848293B2 (ja) * 1995-11-24 1999-01-20 日本電気株式会社 不揮発性半導体記憶装置
WO1997034209A1 (en) * 1996-03-12 1997-09-18 Raychem Corporation Electrical heating systems
US6792103B1 (en) * 1999-04-22 2004-09-14 James H. Walker Telephonic automatic dialing system
CA3035146A1 (en) * 2016-07-22 2018-01-25 Essity Hygiene And Health Aktiebolag Sensing device and charging system

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3953801A (en) * 1974-06-03 1976-04-27 Zenith Radio Corporation Receiver digital control system
US3980958A (en) * 1974-07-29 1976-09-14 Zenith Radio Corporation Signal seeking tuning system with illegal channel detection means
US4013957A (en) * 1975-04-26 1977-03-22 Kanda Tsushin Kogyo Co., Ltd. Channel-selecting apparatus for a multichannel transceiver
DE2557856C3 (de) * 1975-12-22 1980-11-13 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Abstimmschaltung für Hochfrequenzempfangsgeräte
US4165489A (en) * 1978-07-03 1979-08-21 Zenith Radio Corporation Channel change indication circuit with delayed memory activation

Also Published As

Publication number Publication date
NL7906359A (nl) 1980-02-26
GB2029147B (en) 1982-08-04
JPS6021485B2 (ja) 1985-05-28
DE2933991C2 (nl) 1989-11-30
CA1124902A (en) 1982-06-01
US4267603A (en) 1981-05-12
FR2434458B1 (nl) 1984-12-07
GB2029147A (en) 1980-03-12
NL193128B (nl) 1998-07-01
AU532057B2 (en) 1983-09-15
JPS5528644A (en) 1980-02-29
FR2434458A1 (fr) 1980-03-21
DE2933991A1 (de) 1980-03-13
AU5015979A (en) 1980-02-28

Similar Documents

Publication Publication Date Title
US4081752A (en) Digital frequency synthesizer receiver
NL193128C (nl) Afstemeenheid.
US4310924A (en) Channel programming apparatus for a signal receiver
US7508897B2 (en) PLL circuit and high-frequency receiving device
US4100497A (en) Selective rescan delay for multi-channel scanning radio receiver
US4123715A (en) Program apparatus for radio receiver using frequency synthesizer
US4374437A (en) Variable ramp speed TV tuning system for rapid channel tuning
NL7909079A (nl) Afsteminrichting.
CA1137234A (en) Memory control circuit for a receiver
US4207531A (en) Tuning control system of radio receiver
US4158816A (en) Memory type tuning system with provisions for skipping nonpreferred tuning positions
JPS6123697B2 (nl)
JPS6234178B2 (nl)
JPH0362048B2 (nl)
US4196395A (en) Preset state indicating unit in an electronic tuning type receiver
JPS6058606B2 (ja) 多バンド受信機
JPS6026324B2 (ja) 受信機の選局装置におけるメモリへの選局デ−タ書き込み動作確認装置
JPS5938750Y2 (ja) シンセサイザ−式受信機
JPS5943010B2 (ja) 選局装置
JPS6230345Y2 (nl)
KR930009174B1 (ko) 자동 채널 기억 방법
JPS5821233Y2 (ja) 周波数弁別器出力側に接続されたafc回路を有する自動同調受信器における掃引強制装置
NL7905797A (nl) Geheugenadresaftastschakeling.
GB2070872A (en) Receiver tuning arrangement
JPH0527067B2 (nl)

Legal Events

Date Code Title Description
A85 Still pending on 85-01-01
BA A request for search or an international-type search has been filed
BB A search report has been drawn up
BC A request for examination has been filed
V4 Discontinued because of reaching the maximum lifetime of a patent

Free format text: 19990822