New! View global litigation for patent families

KR0135082B1 - 정보 기억방법 및 그 장치 - Google Patents

정보 기억방법 및 그 장치

Info

Publication number
KR0135082B1
KR0135082B1 KR890005556A KR890005556A KR0135082B1 KR 0135082 B1 KR0135082 B1 KR 0135082B1 KR 890005556 A KR890005556 A KR 890005556A KR 890005556 A KR890005556 A KR 890005556A KR 0135082 B1 KR0135082 B1 KR 0135082B1
Authority
KR
Grant status
Grant
Patent type
Prior art keywords
information
storage
apparatus
method
information storage
Prior art date
Application number
KR890005556A
Other languages
English (en)
Other versions
KR890016567A (ko )
Inventor
하루미 히로세
도시즈미 안도
요시끼 다께가와
도시아끼 이소가와
신고 나까다
Original Assignee
오가 노리오
소니 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
    • G11C16/105Circuits or methods for updating contents of nonvolatile memory, especially with 'security' features to ensure reliable replacement, i.e. preventing that old data is lost before new data is reliably written
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • G11C16/3495Circuits or methods to detect or delay wearout of nonvolatile EPROM or EEPROM memory devices, e.g. by counting numbers of erase or reprogram cycles, by using multiple memory areas serially or cyclically

Abstract

내용 없음.

Description

정보 기억방법 및 그 장치

제1도는 본원 발명의 정보기억장치의 제 1실시예를 나타내는 블록도.

제2도는 본원 발명의 제 1실시예의 정보기억방법을 나타내는 플로차트.

제3도, 제4도는 제 1실시예의 포인터에리어의 사용 설명도.

제5도는 본원 발명의 제 2실시예의 블록도.

제6도는 본원 발명의 제 2실시예의 동작을 설명하는 플로차트.

제7도는 본원 발명의 제 3실시예의 블록도.

제8도, 제9도는 본원 발명의 제 3실시예의 부분 블록도.

본원 발명은 EEPROM(Electrically Erasable Programmable Read Only Me mory) 등의 기입회수에 한도가 있는 메모리의 사용회수를 증대시키는 정보기억방법 및 그 장치에 관한 것이다.

종래부터, 전원오프시의 데이터의 백업 등에 재기입 가능한 불휘발 기억담체로서 (EEPROM 전기적 소거형 프로그래머블리드온리 메모리) 등이 사용되고 있다. 그러나, 상기 종래의 기술에 있어서의 EEPROM 등의 기억담체에서는 기입회수에 한도가 있는 것이 문제점으로 되어 있었다. 즉, 메이커가 보증하고 있는 EEPROM 기입회수가 적은 경우에는 전원오프시의 데이터의 백업 등에 사용하는데 부적당한 경우가 생긴다. 예를들면, 1만회의 보증의 경우에 있어서, 1일에 10회를 기입하는 경우에는 3년만에 사용할 수 없게 될 우려가 있으며, 또한 1일에 30회를 기입하는 경우에는 1년만에 사용할 수 없게 될 우려가 있다. 이와 같이, 기입보증회수가 적은 EEPROM 등은 그 용도가 한정되어 있다.

본원 발명의 목적은 상기 문제점을 해결하기 위해 창안된 것으로, EEPROM 등의 기억담체의 기입회수의 보증 한도 이상으로, 그 기억담체의 기입 사용회수를 증대할 수 있는 정보기억방법 및 그 장치를 제공하는 것이다.

본원 발명의 다른 목적은 복수의 데이터에리어와, 데이터 사용 순위를 표시하는 포인터를 기억하기 위한 이에 대응하는 복수의 포인터에리어를 배설함으로써 기입회수에 한도가 있는 메모리의 사용회수를 증대시키는 정보기억방법 및 그 장치를 제공하는데 있다.

복수의 데이터에리어에 기입할때는 포인에리어의 순위 데이터는 재기입되며, 복수의 데이터에리어는 재기입된 순위데이터에 따라서 차례로 하나씩 사용된다.

본원 발명의 또 다른 목적은 보호된 메모리에 적산통전시간을 기입하고, 정비 (메인티너스)단계 기간중 메모리로부터 그것을 독해하고, 적산시간이 소정 시간을 초과했을때는 경보 또는 표시를 할 수 있는 전자기기를 제공 하는데 있다. 그리하여, 본원 발명은 부품의 내구성이나 수명에 관한 데이터를 용이하게 수집할 수 있다.

본원 발명의 또 다른 목적은 화이트밸런스 데이터를 백업메모리에 기입하고, 전원오프기간중 장기간 데이터를 유지하고, 카메라가 온 되었을 때 메모리로부터 데이터를 독해하여 자동적으로 화이트밸런스를 설정함으로써, 화이트밸런스를 일단 조정한 후에는 화이트밸런스의 재조정이 필요하지 않은 비디오 카메라장치를 제공하는데 있다.

본원 발명은 기입회수에 한도가 있는 기억담체의 정보 기억장치 및 그 방법에 있어서, 상기 기억담체의 복수의 데이터에리어와, 상기 기억담체의 데이터에리어에 대응하여 상기 데이터에리어의 독출 및 기입을 위한 사용순위를 나타내는 복수의 포인터에리어와, 상기 데이터에리어에 데이터를 기입할 때마다 차례로 상기 포인터에리어에 사용순위를 재기입하기 위하여 선두순위를 식별하는 제어부로 이루어 진다.

다음에, 본원 발명의 실시예에 대하여 도면에 따라서 상세히 설명한다.

제1도는 본원발명의 정보 기억장치의 제1실시예를 나타내는 블록도이다. 본 실시에는 기입회수 m회 보증의 EEPROM에 1바이트의 데이터를 m×n회까지 기입하는 경우를 예로한다.

본 실시예는 데이터기억용 EEPROM(1)과 포인터용 EEPROM (2)와 제어부(3)로 구성된다. 최소한 n바이트의 용량을 가진 포인터용 EEPROM(2)에는 상기 각 데이터에리어에 대응해서 각기 데이터에리어의 사용순위를 나타내는 정보를 기억하는 n바이트의 포인터에리어를 설치한다. 제어부(3)는 프로세서(31)와, 이 프로세서(31)의 버스(32)에 접속된 ROM (33), RAM (34), 기입제어회로(35), 독출제어회로(36) 등으로 이루어진다.

기입제어회로(35)는 프로세서(31)에 의해 파워온시의 초기화처리 및 파워오프시의 데이터유지를 위해 지정되는 EEPROM(1)의 데이터에리어나 그 데이터에리어에 대응하는 포인터용 EEPROM(2)의 포인터에리어에 기입하는 기능을 갖는다. 독출제어회로(36)는 마찬가지로 프로세서(31)에 의해 지정되는 상기 포인터에리어나 데이터에리어를 독출하는 기능을 갖는다. 프로세서(31)는 초기화처리에 있어서 포인터용 EEPROM(2)의 포인터에리어에 사용순위의 기입을 지시하고, 파워오프시의 데이터유지를 위해 상기 사용순위를 독출제어회로(36)를 통해서 독출해서 선두순위를 판정하고, 그것을 유지하는 포인터에리어에 대응한 데이터에리어에 기입제어회로(35)를 통해서 데이터를 기입한다. 이때 전후해서 프로세서(31)는 상기 포인터에리어의 선두순위를 최종순위로 재기입한다. 파워온된 후, 상기 유지된 최신 데이터를 이용하는 경우, CPU(31)는 독출제어회로(36)를 통해서 포인터용 EEPROM(2)의 사용순위를 독출해서 최종순위를 판정하고, 그 최종순위를 유지하는 포인터에리어에 대응한 데이터에리어의 데이터를 독출제어회로(36)를 통해서 독출한다.

상기에 있어서의 처리나 판정의 순서는 ROM (33)에 격납되고, 상기 EEPROM (1),(2)에서 독출한 사용순위나 데이터는 RAM (34)에 전송되어서 처리나 판정에 사용된다.

제2도는 제1실시예의 플로차트이다. 파워온에 의해 스타트하고, 먼저 포인터에리어에서 n 바이트의 사용순위의 정보를 독출한다. 여기서, 사용순위(예를들면 0 내지 n-1)가 이미 기입되어 있는지의 여부에 따라 EEPROM의 초기상태를 판정하고, 초기상태이면 포인터에리어의 초기화 즉 각 포인터에리어에 사용순위(0 내지 n-1)를 기입한다. 이미 사용순위가 기입되어 있는 경우에는 독출한 포인터데이터에서 최종순위를 나타내는 최종위치플랙을 판정하고, 그 포인터데이터에 대응하는 데이터에리어에서 데이터를 독출해서 이 데이터를 예를들면 RAM상에 전송하고, 일반의 처리에 사용한다. 이상이 독출의 처리이다.

이어서, 파워오프시에 유지해야 할 최신 데이터가 발생한 경우, 상기에서 독출한 사용순위중 선두순위를 판정하고, 그 포인터에리어의 선두순위에 예를들면 n 을 가해서 최종순위로 한후, 이 포인터에리어에 대응하는 데이터에리어에 상기 최신 데이터를 기입해서 다음의 파워오프에 대비한다. 이와 같이 하면, n개의 데이터에리어를 차례로 기입에 상요할 수 있으며, 최신 데이터는 최종순위를 유지하는 포인터에리어에 대응한 데이터에리어에 격납되므로, 그 파워오프시에도 유지되는 최종 순위가 표시가 되어, 그 파워온시에 특정된다.

다음에, 포인터에리어의 사용순위정보에 의한 사용데이터에리어를 구별하는 방법에 대해서 설명한다.

제3도, 제4도는 그를 위한 포인터에리어의 사용설명도이며, 데이터기입 때마다의 포인터에리어의 사용순위의 변화를 나타내고 있다. 제3도에 있어서, (a)는 초기상태, (b)는 초기설정된 상태, (c),......,(x)는 데이터기입에 따라 변화되어 가는 순서를 나타내고 있다. 여기서는 데이터에리어의 수 n를 n=10으로 하여 설명한다.

EEPROM이 (a)와 같은 초기상태(전부가 16진 표시로 FF이거나 00으로 되어 있음) 여부는 독출한 포인터용 EEPROM의 내용이 차례로 되어 있는지의 여부로 용이하게 판정할 수 있다. 이 초기상태의 경우 (a)에 나타내는 바와 같이, 예를들면 사용순위를 알 수 있는 수열로서 00,01,02,....09(= n-1)의 번호를 제1바이트부터 최종 바이트까지 차례로 기입한다. (a)에 있어서, 00은 선두순위를 나타태고, 09는 최종순위를 나타내는 것으로 한다.

즉, 최대치가 최종순위를 나타내고, 최소치가 다음의 사용의 선두위치를 나타낸다. 제3도(b)와 같이 최초의 데이터기입은 00이 기입된 포인터에리어에 대응하는 데이터에리어가 사용되고, 사용한 표시를 위해 포인터에리어의 사용순위를 나타내는 번호에 n(=10)해서 OA로 재기입한다. 이로 인해서, 사용한 데이터에리어의 사용순위는 항상 최대치로 되어 최종순위를 나타내고,거기에 최신 데이터가 기입되어 있는 것을 나타내는 표시가 된다. 데이터의 기입은 포인터의 최소치의 사용순위에 따라 행하고, 따라서 표시용의 포인터용 EEPROM의 내용은 제3도의 (b)→(c)→(d)→.....→(x)와 같이 변해간다. 이와 같이 데이터에리어를 사용할때마다 표시를 위해 포인터에 n을 계속하면, 제4도(x)와 같이 FF이상이 되어 사용순위중에 00이 포함되는 경우 (0크로스)가 생긴다. 이 경우에는 F1-FF의 데이터를 무시하고, 0 이상만의 최대치를 구하고 최신 데이터를 나타태는 표시 (최종순위)(00)로 하고, 한편 0 이상을 무시하고 F1....FF 수열중에서 최소치를 구해서 다음에 기입하는 포인터에리어의 선두순위로 한다. 이때 최종순위의 다음 포인터에리어를 선두순위라고 판정해도 된다. 또한, 상기 실시예에 있어서 1데이터에리어를 1바이트로 하였으나, 일반적으로는 복수 바이트 또는 임의 비트수를 1워드로 해서 하나의 데이터에리어를 구성해도 되며, 또한 본원 발명은 EEPROM 에 한정되지 않고 기입회수가 한정된 다른 기억담체에 적용할 수 있는 것이다. 그리고, 사용순위를 나타내는 수열로서 일반적으로는 여러가지 단조(單調) 증가수열 뿐만이 아니고, 단조 감소수열도 이용할 수 있다.

앞에서 설명한 실시예에서는 포인터용 EEPROM과 데이터기억용 EEPROM과는 별개의 것으로 하였으나, 하나의 EEPROM 중에 데이터에리어와 포인터에리어를 설치하는 것도 가능하다.

본원 발명의 정보기억방법 및 그장치에 의하면, 다음과 같은 이점을 갖는다.

(1) 기입회수에 한도가 있는 기억담체의 기입사용회수를 n개의 데이터에리어와 포인터에리어를 배설함으로써 n배로 증가시킬 수 있다.

(2) 기입회수가 한정된 기억담체의 용도를 확대할 수 있다.

(3) 계속해서 같은 데이터에리어에 기입하는 일이 없으므로 EEPROM 등의 기억담체에 부여하는 손상도 적어진다.

다음에, 전자기기에 적용된 본원 발명의 제2실실예에 대하여 설명한다.

제5도는 VTR장치에 대한 실시예를 나타내는 블록도 이다.

(1)은 VTR을 표시하며, (2)는 메카니컬블록, (3)은 메카니컬블록(2)을 제어하는 시스템콘트롤러, (4)는 시스템콘트롤러(3)에 제어지령을 부여하는 등 전체를 통괄하는 마이크로콤퓨터, (5)는 제어수단인 마이크로콤퓨터(4)로부터 독해 기입되어 파워오프시에는 기억내용이 보호되는 EEPROM, (6)은 마이크로콤퓨터(4)의 지시에 의해 각종 모니터표시를 행하는 표시장치, (7)은 수리, 점검시에 마이크로콤퓨터(4)에 서비스모드를 지시하는 서비스모드스위치, (8)은 마이크로콤퓨터(4)의 외부 버스, (9)는 수리, 점검시에 그 외부 버스(8)에 접속하는 외부기기이다.

제6도는 상기 실시예의 동작예를 나타내는 플로차트이다.

본 실시예에서는 전기기기(VTR 1)의 내부 시스템에 설치한 EEPROM (5)에 기기 고유의 데이터인 기기의 사용시간데이터(이하 시간데이터라 함)를 기입해 가고, 서비스모드에 있어서 그 데이터를 독출하도록 한다.

먼저, 제5도의 마이크로콤퓨터(4)가 파워(전원)온 스타트하면 EEPROM (5)에 기입되어 있는 시간데이터(최초는 소거되어서 0)를 독출하고, 마이크로콤퓨터(4)를 구성하고 있는 RAM (랜덤액세스메모리)에 격납한다. 다음에 VTR(1)의 사용시간을 얻기 위해서 마이크로콤퓨터(4)는 전원은 시간을 카운트업해 가고, 어느 일정시간(예를들면 10분 또는 1시간)마다 상기에서 독출한 RAM상의 시간데이터를 인크리멘트해 간다. 인크리멘트된 시간데이터는 그때마다 EEPROM (5)에 기입된다. EEPRO M(5)에의 기입은 기입회수를 줄이는 뜻에서 파워오프 직전의 전원유지시간내에 하도록 해도 된다. 이어서, 마이크로콤퓨터(4)는 RAM상의 시간데이터가 소정 범위내로 되었는지 체크하고, 소정 범위 또는 소정치 이상의 경우에는 경보음이나 표시장치(6)에의 알람표시함으로써 자기진단 한다. 이들 경보 등에 의해서 사용자는 고장에 이르기 전에 수리, 점검 또는 교환 등 필요한 것을 알 수 있다. 수리, 점검시에 있어서, 서비스맨은 서비스모드스위치(7)를 온으로 하여 마이크로콤퓨터에 서비스모드를 지시한다. 마이크로콤퓨터(4)는 서비스모드에 있어서,EEPROM (5)에 기입된 테이터를 독출하여, 표시장치(6)에 표시하든가 또는 외부 버스(8) 등에 신호로서 출력하여 외부기기측에서 테이터를 해독하든가 어느 하나에 의해서, 상기 시간데이터 즉 그 VTR 세트의 전원온의 적산통전시간의 데이터를 서비스맨에게 알린다. 또, 시스템콘트롤러(3)로부터 VTR(1)의 모드정보를 받아, 어떤 모드(예를들면 플레이모드와 녹화모드)를 한정해서 그 모드의 시간을 카운트하고, 일정시간마다 EEPROM에 기입해감으로써 특정의 모드의 적산통전시간을 알 수 있다. 이들 데이터는 서비스모드에 있어서, 스위치입력 또는 외부 버스(8) 등으로 부터의 코맨드의 수신에 의해 0으로 리세트할 수 있도록 해 둔다(EEPROM에 0을 기입함). 이와 같이 하면 예를 들면 헤드교환을 했을 때 서비스스테이션에서 새헤드와 함께 이 데이터를 0으로 클리어할 수 있고, 이 새헤드에 대한 정보사용사간을 얻을 수 있게 된다. 또, 상기 실시예에서는 기억내용을 보호하는 메모리로서 EEPROM을 사용하였으나, 배터리 등에 의한 백업 RAM이나 기타의 불휘발성의 메모리소자를 사용할 수 있다. 또, 수리, 점검을 촉구하는 정보를 하는 것은 생략할 수도 있다. 이상의 설명으로 명백한 바와 같이, 제1실시예의 기억담체를 사용한 전기기기에 의하면 다음과 같은 이점을 제공한다. 본원 발명의 정보 기억장치는 앞의 EEPROM보다 수명이 길기 때문에 이 실시에는 적산시간을 장시간으로 할 수 있다. 적산통전시간을 측정함으로써 기기의 각 부품의 교환 또는 조절에 유용한 시간의 정보를 제공한다. 그래서, 적산통전시간측정 수단의 수명은 기기의 모든 다른 부품의 수명보다 길어야 하며, 따라서 어떤 부품의 고장이 발생했을 때 적산통전시간 측정을 이용할 수 있게 된다. 이 발명을 이용함으로써 수명의 연장을 효과적으로 달성할 수 있다.

다음에, 비디오카메라에 적용된 본원 발명의 제3실시예에 대하여 설명한다.

제7도는 본원 발명의 비디오카메라의 화이트밸런스시스템의 실시예의 블록도이다.

제7도는 R신호의 색밸런스를 조정하여 기억하는 회로만을 나타내고 있지만, 실제 장치에서는 B신호 색밸런스를 조정하여 기억하는 다른 회로가 있다. 결과적으로 R 및 B레벨은 카메라의 G 레벨에 정합된다. 그것은 R신호를 감식하는 화이트밸런스 제어회로(2)의 출력신호에 의해 제어되는 전자어테뉴에이터(1)와, 이 전자어테뉴에이터(1)에 의해 감쇠된 R신호와 루미넌스(휘도) Y 신호로부터 색차신호 R-Y를 발생하는 색차회로(3)로 구성된다. 색차신호 R-Y는 엔코터(도시생략)에 공급되고, 또한 화이트밸런스 제어회로(2)에 루프를 만들기 위한 레벨클램프회로(4)에 공급된다.

레벨클램프회로(4)는 색차신호를 소정의 DC레벨로 고정시킴으로써 R신호의 블랙레벨을 고정시킨다. 콤퍼레에터(5)는 G신호레벨에 대응하는 기준전압 Vf과 레벨클램프회로(4)의 출력을 비교하여 R시호레벨이 G신호레벨보다 큰지 여부를 판정한다. 콤퍼레이터(5)의 출력은 화이트밸런스제어회로(2)에 접속된다. 화이트밸런스제어회로(2)는 색밸런스를 변동하여 끝으로 화이트밸런스데이터를 기억하는 카운터(2 A)와, 이 카운터(2A)의 카운트치를 디지탈에서 아날로그형으로 변환하여 제어전압을 전자어테뉴에이터(2)로 공급하는 D/A 콘버터(2B)로 구성된다. 카운터(2A)는 콤퍼레이터(5)의 출력에 따라 클록의 카운트업 또는 카운트다운에 의해 카운트치를 변동하고, 콤퍼레이터의 출력신호에 콤퍼레이터의 양 입력전압이 같아진 것을 나타내고 카운트치를 화이트밸런스데이터로서 기억할 때 카운트를 정지한다. 화이트밸런스가 완전히 조정되었을 때 즉 R 및 B신호의 레벨이 G신호의 레벨과 동등하도록 조정되었을 때 EEPROM 제어회로(11)는 R 및 B신호에 대한 2개의 카운터(2A)의 카운트치인 화이트밸런스데이터를 EEPROM(10)에 기입한다.

기기의 전원이 온되면 EEPROM 제어회로(11)는 EEPROM(10)에서 화이트밸런스데이터를 독출하여 기억한 데이터를 카운터(2A)에 설정한다.

이 실시예는 제1실시예에서 설명한 기억담체에 화이트밸런스데이터를 기억시킴으로써 EEPROM을 사용하는 정보기억수단의 수명을 수년 또는 수십년까지 연장시킬 수 있다. 비디오카메라는 장기간 오프되었어도, 온되었을 때 EEPROM에 기억된 최종 화이트밸런스데이터가 카운터(2A)에 설정되어서 최종의 화이트밸런스 상태를 재현하게 된다.

제8도는 단일의 화이느밸런스설정을 위한 제7도의 실시예의 요부를 나타내는 블록도이다. 제9도는 상이한 광 상태에서 복수의 화이트밸런스설정을 받아들일 수 있는 다른 실시예의 요부를 나타내는 블록도이다.

화이트밸런스의 조정절차는 일반적으로 백색피사체를 촬영함으로써 행하여지기 때문에 화이트밸런스데이터는 사용되는 광원의 특성에 의해 영향을 받는다. 제9도의 실시예는 복수의 화이트밸런스데이터의 유지를 가능하게 하고 광원의 종류에 따라 화이트밸런스데이터를 설정하는 것을 가능하게 한다. 이 실시예는 기본적으로는 제8도와 동일한 소자로 구성되어 있지만 제9도의 EEPROM(10)은 복수의 화이트밸런스데이터를 기억할 수 있는 용량을 가지며, EEPROM 제어회로(11')는 소정의 데이터를 지정하는 스위치(S1),(S2),(S3)를 가진다. 이와 같은 구조는 스위치에 의해 어드레스가 지정된 EEPROM(10)에 데이터를 기입가능하게 하고, 스위치에 의해 어드레스가 지정된 EEPROM(10)으로부터 화이트밸런스데이터를 독출 가능하게 한다. 예를들면, 통상의 옥내광선에 적합한 화이트밸런스데이터는 스위치(S1)를 선정함으로써 EEPROM(10 )에 격납하고, 특수 스튜디어광선에 적합한 데이터는 스위치(S2)를 선정함으로써, 그리고 옥외광선에 적합한 데이터는 스위치(S3)를 선정함으로써 각각 EEPROM(10)에 격납한다.

이들 화이트밸런스데이터는 스위치(S1)-(S3)중 어느것을 선정함으로써 독촐되어 카운터(2A)에 설정되며, 적합한 화이트밸런스가 제7도와 동일한 방법으로 재현된다. 스위치(S1)-(S3)는 그중 어느 하나만을 그때에 선정할 수 있도록 배설될 수 있으며, 파워온시에 스위치중의 하나를 선정함으로써 화이트밸런스데이터를 EEPROM(10)으로부터 카운터(2A)에 설정할 수 있으며, 파워온중에 스위치의 전환변화를 검출함으로써 데이터를 재설정할 수도 있다.

이 실시예에 있어서, 파워오프시에도 복수의 화이트밸런스데이터가 유지된다. 이 실시에에 적합한 메모리는 EEPROM일 뿐만 아니라 또 배터리에 의한 백업 RAM이나 파워오프시에 데이터를 유지할 수 있는 기타 종류의 메모리담체가 될 수 있다. 상술한 바와 같이, 본 발명을 이용한 비디오카메라장치는 파워오프시에 이와 같이 기입된 기억데이터를 유지하는 본 발명의 정보기억수단에 화이트밸런스를 기입한다. 그러므로, 종래의 EEPROM를 단지 사용하는 것 보다 더 장시간 데이터를 유지하는 것이 가능하다. 일단 화이트밸런스를 정확하게 조정하면 그것을 재조정할 필요가 없다.

본원 발명의 신규의 기술적 사상 및 범위를 일탈하지 않고 여러가지 변경 및 변형을 가할 수 있다는 것을 이해할 수 있을 것이다.

Claims (12)

  1. 기입회수에 한도가 있는 기억담체의 정보기억장치에 있어서, 상기 기억담체의 복수의 데이터에리어와, 상기 기억담체의 데이터에리어에 대응하여 상기 데이터에리어의 독출 및 기입을 위한 사용순위를 나타내는 복수의 포인터에리어와, 상기 데이터에리어에 데이터를 기입할 때마다 차례로 상기 포인터에리어에 사용순위를 재기입하기 위하여 선두순위를 식별하는 제어부로 이루어지는 정보기억장치.
  2. 제1항에 있어서, 상기 포인터에리어의 사용순위는 상기 데이터에리어에 각 데이터기입시에 단순 인크리멘트수열에 따라서 재기입되는 정보기억장치.
  3. 제1항에 있어서, 상기 포인터에리어는 파워온시에 초기화되는 정보기억장치.
  4. 제2항에 있어서, 기입회수에 한도가 있는 상기 기억담체는 EEPROM인 정보기억장치.
  5. 제2항에 있어서, 상기 데이터에리어 및 상기 포인터에리어는 동일 기억담체 내에 위치하는 정보기억장치.
  6. 전자장치의 여러가지 기능을 수행하는 시스템과, 기입회수에 한도가 있는 기억담체에 상기 전자장치에 관한 정보를 기억시키는 기억장치로 이루어지고, 이 기억장치는 1)상기 기억담체의 복수의 데이터에리어와, 2) 상기 기억담체의 데이터에리어에 대응하여 상기 데이터에리어의 독출 및 기입을 위한 사용순위를 나타내는 복수의 포인터에리어와, 3) 상기 데이터에리어에 데이터를 기입할 때마다 차례로 상기 포인터에리어에 사용순위를 재기입하기 위하여 선두순위를 식별하는 제어부로 이루어지는 전자장치.
  7. 제6항에 있어서, 상기 기억된 정보는 적산통전시간인 전자장치.
  8. 제7항에 있어서, 상기 기억된 정보는 상기 전자장치의 소정의 동작모드에 있어서의 적산통전시간인 전자장치.
  9. 제8항에 있어서, 상기 시스템은 VTR이고, 상기 소정의 동작모드는 기록모드 또는 재생모드인 전자장치.
  10. 제6항에 있어서, 상기 전자장치는 비디오카메라이고, 상기 기억된 정보는 상기 카메라의 화이트밸런스인 전자장치.
  11. 제7항에 있어서, 상기 적산통전시간이 소정 범위 또는 소정치 이상의 경우에 알람표시하는 경보음이나 표시장치를 포함하는 전자장치.
  12. 복수의 데이터에리어 및 이 데이터에리어에 대응하는 복수의 포인터에리어를 가지는 기억담체의 정보기억방법에 있어서, 상기 기억담체의 데이터에리어에 대응하여 상기 데이터에리어의 독출 및 기입을 위한 사용순위를 나타내는 상기 포인터에리어를 독출하여 기입할 선두순위를 식별하고, 상기 선두순위로부터 개시하는 상기 데이터에리어에 데이터를 기입하고, 상기 데이터에리어에 데이터를 기입할 때마다 차례로 상기 포인터에리어에 사용순위를 재기입하는 스텝으로 이루어지는 정보기억방법.
KR890005556A 1988-04-28 1989-04-27 정보 기억방법 및 그 장치 KR0135082B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP63-106298 1988-04-28
JP10629888A JP2661131B2 (ja) 1988-04-28 1988-04-28 情報記憶読出方法とその装置
JP11898488A JP2666363B2 (ja) 1988-05-16 1988-05-16 電気機器
JP63-118984 1988-05-16
JP63-123636 1988-05-20
JP12363688A JP2821596B2 (ja) 1988-05-20 1988-05-20 ビデオカメラ装置

Publications (2)

Publication Number Publication Date
KR890016567A true KR890016567A (ko) 1989-11-29
KR0135082B1 true KR0135082B1 (ko) 1998-04-20

Family

ID=27310696

Family Applications (1)

Application Number Title Priority Date Filing Date
KR890005556A KR0135082B1 (ko) 1988-04-28 1989-04-27 정보 기억방법 및 그 장치

Country Status (3)

Country Link
US (1) US5689676A (ko)
EP (1) EP0340981A3 (ko)
KR (1) KR0135082B1 (ko)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8040727B1 (en) * 1989-04-13 2011-10-18 Sandisk Corporation Flash EEprom system with overhead data stored in user data sectors
US5438679A (en) * 1990-11-30 1995-08-01 Casio Computer Co., Ltd. Data storage apparatus having volatile memory and nonvolatile memory and data indication means for indicating memory storing data
JP2654215B2 (ja) * 1990-01-19 1997-09-17 株式会社東芝 半導体メモリシステム
DE4014151C2 (ko) * 1990-05-02 1992-08-20 Detecon Deutsche Telepost Consulting Gmbh, 5300 Bonn, De
FR2665791B1 (fr) * 1990-08-13 1994-11-10 Didier Mazingue Procede de mise a jour d'une memoire eeprom.
FR2666425B1 (ko) * 1990-08-31 1994-12-16 Gemplus Card Int
EP0488366B1 (en) * 1990-11-30 1997-05-14 Casio Computer Company Limited Wrist watch
DE69227499T2 (de) 1991-11-26 1999-06-24 Hitachi Ltd Einen Flashspeicher verwendendes Speichergerät
US6347051B2 (en) 1991-11-26 2002-02-12 Hitachi, Ltd. Storage device employing a flash memory
FR2689263A1 (fr) * 1992-03-25 1993-10-01 Trt Telecom Radio Electr Dispositif comportant des moyens pour valider des données inscrites dans une mémoire.
JP3328321B2 (ja) 1992-06-22 2002-09-24 株式会社日立製作所 半導体記憶装置
US6549974B2 (en) 1992-06-22 2003-04-15 Hitachi, Ltd. Semiconductor storage apparatus including a controller for sending first and second write commands to different nonvolatile memories in a parallel or time overlapped manner
KR970008188B1 (ko) 1993-04-08 1997-05-21 가나이 쯔또무 플래시메모리의 제어방법 및 그것을 사용한 정보처리장치
US6078520A (en) * 1993-04-08 2000-06-20 Hitachi, Ltd. Flash memory control method and information processing system therewith
US5471518A (en) * 1993-08-10 1995-11-28 Novatel Communications Ltd. Method and apparatus for non-volatile data storage in radio telephones and the like
FR2710775B1 (fr) * 1993-09-29 1995-11-03 France Telecom Procédé de mise à jour d'une mémoire et carte à mémoire mettant en Óoeuvre de ce procédé.
FR2742893B1 (fr) * 1995-12-20 1998-01-16 Schlumberger Ind Sa Procede d'inscription d'une donnee dans une memoire reinscriptible
JPH10247165A (ja) * 1997-03-05 1998-09-14 Zexel Corp 書込補償回数有限メモリへのデータ書込方法及びその装置
DE19718479C1 (de) * 1997-04-30 1998-09-24 Siemens Ag Chipkarte mit Speicherzugriffsmaximierung und Protokollierung
EP1346364B8 (en) * 2000-12-20 2013-01-09 Callahan Cellular L.L.C. Data processing device with a write once memory (wom)
US20050036387A1 (en) * 2002-04-24 2005-02-17 Seal Brian K. Method of using flash memory for storing metering data
US20030204857A1 (en) 2002-04-29 2003-10-30 Dinwiddie Aaron Hal Pre-power -failure storage of television parameters in nonvolatile memory
JP2006260981A (ja) * 2005-03-17 2006-09-28 Shin Kobe Electric Mach Co Ltd バッテリコントローラ
CN101399998B (zh) * 2007-09-24 2011-06-08 鸿富锦精密工业(深圳)有限公司 白平衡调整系统及方法
US7719876B2 (en) * 2008-07-31 2010-05-18 Unity Semiconductor Corporation Preservation circuit and methods to maintain values representing data in one or more layers of memory
JP5066199B2 (ja) * 2010-02-12 2012-11-07 株式会社東芝 半導体記憶装置
FR2959586B1 (fr) * 2010-04-30 2012-06-22 Proton World Int Nv Procede d'ecriture et de lecture dans une memoire d'atomicite

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4064558A (en) * 1976-10-22 1977-12-20 General Electric Company Method and apparatus for randomizing memory site usage
JPS6021485B2 (ko) * 1978-08-22 1985-05-28 Sony Corp
US4638430A (en) * 1983-07-15 1987-01-20 United Technologies Corporation EAROM and EEPROM data storage management
US4814972A (en) * 1983-10-23 1989-03-21 Keycom Electronic Publishing Method and videotex apparatus for fast access of remotely located information
JPH0156413B2 (ko) * 1984-02-23 1989-11-30 Fujitsu Ltd
DE3640238A1 (de) * 1985-11-30 1987-06-25 Toshiba Kawasaki Kk Tragbare elektronische vorrichtung
JPS62110797U (ko) * 1985-12-25 1987-07-15
JPH0789170B2 (ja) * 1986-03-28 1995-09-27 株式会社ニコン 撮影レンズ鏡筒と該撮影レンズ鏡筒が着脱可能なカメラボディとを有するカメラシステム
KR960005186B1 (ko) * 1986-10-01 1996-04-22 마쯔모또 도오루 상호 교환 가능한 촬영 렌즈와, 그것과 함께 사용할 수 있는 카메라 보디를 갖는 카메라
US4862200A (en) * 1986-10-01 1989-08-29 Ray Hicks Automated photographic apparatus
JP2763002B2 (ja) * 1987-04-13 1998-06-11 オリンパス光学工業株式会社 フオーカシングレンズ駆動装置
US4855842A (en) * 1987-08-06 1989-08-08 Professional Training Systems, Inc. Dedicated programmable controller for interactive video disc system
US4920369A (en) * 1988-05-06 1990-04-24 Canon Kabushiki Kaisha Lens position control device

Also Published As

Publication number Publication date Type
US5689676A (en) 1997-11-18 grant
EP0340981A2 (en) 1989-11-08 application
EP0340981A3 (en) 1990-11-07 application

Similar Documents

Publication Publication Date Title
US5828596A (en) Semiconductor memory device
US6772274B1 (en) Flash memory system and method implementing LBA to PBA correlation within flash memory array
US6839774B1 (en) Single-chip data processing apparatus incorporating an electrically rewritable nonvolatile memory and method of operating the same
US5283885A (en) Storage module including a refresh device for storing start and stop refresh addresses
US5603056A (en) Disk drive control computer and method for rewriting control program in flash EEPROM with serial communication using unassigned pins of SCSI or ATA connector
US6154808A (en) Method and apparatus for controlling data erase operations of a non-volatile memory device
US4853733A (en) Program rewritable camera
EP0392895B1 (en) Flash EEprom system
US4400783A (en) Event-logging system
US20100011260A1 (en) Memory system
US5784537A (en) One-chip microcomputer capable of executing correction program and microcomputer capable of correcting ROM
US20030099134A1 (en) Detecting partially erased units in flash devices
US5408672A (en) Microcomputer having ROM to store a program and RAM to store changes to the program
US20010054129A1 (en) Method, system and computer program
US5199032A (en) Microcontroller having an EPROM with a low voltage program inhibit circuit
US4800336A (en) Battery level indicator supplying data from a memory to a display in a power-off state
US4638457A (en) Method and apparatus for the non-volatile storage of the count of an electronic counting circuit
EP1967930A2 (en) Methods and systems for recording operating information of an electronically commutated motor
US6388920B2 (en) Semiconductor memory device having faulty cells
US5812867A (en) Integrated circuit comprising a microprocessor, a memory and internal configurable peripherals
US5938774A (en) Apparatus for repairing faulty program segments in embedded microprocessor systems
US20060245248A1 (en) Predictive methods and apparatus for non-volatile memory
US5128944A (en) Apparatus and method for providing notification of bit-cell failure in a redundant-bit-cell memory
US5889721A (en) Method and apparatus for operating functions relating to memory and/or applications that employ memory in accordance with available power
US5991197A (en) Semiconductor memory device having data protection feature

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120104

Year of fee payment: 15

EXPY Expiration of term