NL1010298C2 - Flash analoog-digitaal omzetter. - Google Patents

Flash analoog-digitaal omzetter. Download PDF

Info

Publication number
NL1010298C2
NL1010298C2 NL1010298A NL1010298A NL1010298C2 NL 1010298 C2 NL1010298 C2 NL 1010298C2 NL 1010298 A NL1010298 A NL 1010298A NL 1010298 A NL1010298 A NL 1010298A NL 1010298 C2 NL1010298 C2 NL 1010298C2
Authority
NL
Netherlands
Prior art keywords
code
bit
thermometer
bits
center
Prior art date
Application number
NL1010298A
Other languages
English (en)
Other versions
NL1010298A1 (nl
Inventor
Byoung-Kwon An
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of NL1010298A1 publication Critical patent/NL1010298A1/nl
Application granted granted Critical
Publication of NL1010298C2 publication Critical patent/NL1010298C2/nl

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/14Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
    • H03M1/16Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/14Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
    • H03M1/145Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in series-connected stages
    • H03M1/146Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in series-connected stages all stages being simultaneous converters
    • H03M1/147Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in series-connected stages all stages being simultaneous converters at least two of which share a common reference generator
    • H03M1/148Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in series-connected stages all stages being simultaneous converters at least two of which share a common reference generator the reference generator being arranged in a two-dimensional array
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0675Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
    • H03M1/0678Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components
    • H03M1/068Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS
    • H03M1/0682Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS using a differential network structure, i.e. symmetrical with respect to ground
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/36Analogue value compared with reference values simultaneously only, i.e. parallel type
    • H03M1/361Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
    • H03M1/362Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider
    • H03M1/365Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider the voltage divider being a single resistor string

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Description

Flash analoog-digitaal omzetter.
ACHTERGROND VAN DE UITVINDING
5 1. Uitvindingsgebied.
De uitvinding heeft betrekking op een analoog-digitaal omzetter, en meer in het bijzonder op een flash analoog-digitaal omzetter.
10 2. Beschrijving van de verwante techniek.
Een gebruikelijk n-bits éénkanaals flash analoog-digitaal omzetter bestaat uit 2n (n is een positief geheel getal) weerstanden en (2n-l) vergelijkingsorganen. In zo'n 15 flash analoog-digitaal omzetter die vele vergelijkingsorganen en weerstanden heeft, is het belangrijk om er voor te zorgen, dat de eigenschappen van de vergelijkingsorganen en weerstanden aan elkaar gelijk zijn met het oog op de lineariteit van analoog-digitaal omzetters.
20 Ten gevolge van procesvariaties kan zich evenwel het probleem van niet aangepast zijn van de eigenschappen voordoen, zodat de eigenschap van elk van de vergelijkingsorganen of de weerstanden verschillend van elkaar is.
Wanneer dit probleem van niet aangepast zijn bestaat, wordt 25 de lineariteit van de analoog-digitaal omzetter gedegradeerd, en kunnen er foutfunkties of foute omzettingen optreden. Daarom is het in het algemeen moeilijk om de flash analoog-digitaal omzetter te gebruiken voor een toepassing, waarbij het vereist is om analoog signalen om te zetten in 30 6-bits of meer digitale gegevens.
Bij een huidige trend naar multikanaals signaalverwerking, worden intussen vele analoog-digitaal omzetters, waarvan elk correspondeert met het aantal kanalen, simultaan gebruikt. Wanneer evenwel veel analoog-digitaal omzetters s 35 simultaan gebruikt worden in overeenstemming met het aantal kanalen, kan de eigenschap van niet aangepast zijn tussen de analoog-digitaal omzetters van verschillende kanalen eveneens optreden.
1010298
I SAMENVATTING VAN DE UITVINDING
Teneinde bovengenoemd probleem op te lossen, is het een doel van de onderhavige uitvinding om een flash analoog- digitaal omzetter te verschaffen, welke het probleem van het 5 niet aangepast zijn in eigenschap, dat kan optreden als I gevolg van procesvariaties, tot een minimum terugbrengt door het reduceren van het aantal vergelijkingsorganen en I weerstanden tot de helft van die van de gebruikelijke omzetter.
I 10 Volgens één kenmerk van een flash analoog-digitaal omzetter volgens de uitvinding zet voor het bereiken van bovengenoemd doel een flash analoog-digitaal omzetter een analoog signaal van een enkel kanaal om in digitale gegevens. Een halfcodegenerator ontvangt een analoog signaal I 15 en voert een éénbits middencode en een (m/2-1)-bits I halfthermometercode uit in reactie op het systeemklok- I signaal. Hierbij geldt m=2n en n is een positief geheel getal. Een codegenerator ontvangt de middencode en de I (m/2-l)-bits halfthermometercode, voert een logische I 20 operatie uit met betrekking tot de middencode en de halfthermometercode, en voert een operatieresultaat uit als een (m-l)-bits volthermometercode. Een codeerorgaan codeert de (m-l)-bits volthermometercode in n-bits binaire gegevens.
H Volgens een ander kenmerk van de onderhavige uitvinding 25 zet voor het bereiken van bovengenoemd doel een flash analoog-digitaal omzetter analoge signalen van een aantal kanalen om in digitale gegevens. Een halfthermometercode- generator ontvangt eerste tot en met p-de analoge signalen I respectievelijk via eerste tot en met p-de invoerklemmen, en I 30 voert een éénbits middencode en een (m/2-1)-bits (waarbij I m=2n en n een positief geheel getal) halfthermometercode uit voor elk van de eerste tot en met p-de analoge signalen I in reactie op het systeemkloksignaal. Hier is p een geheel I getal groter dan 1. Elk van de eerste tot en met p-de I 35 kanaalcodegeneratoren ontvangt de middencode en de (m/2-n)- I bits halfthermometercode, voert een logische operatie uit I met betrekking tot de middencode en de halfthermometercode, I en voert een operatieresultaat uit als een (m-l)-bits 3 volthermometercode. Een codeerorgaan codeert de (m-l)-bits vol thermometercode in n-bits binaire gegevens. Elk van eerste tot en met p-de kanaalcodeerorganen codeert de (m-1)-bits volthermometercode uitgevoerd door respectievelijk één 5 van de eerste tot en met p-de kanaalcodegeneratoren in n-bits binaire gegevens.
In het algemeen vereist een analoog-digitaal omzetter van een n-bits flash type (2n-l) vergelijkingsorganen, en de gegevens uitgevoerd door de (2n-l) vergelijkingsorganen 10 zijn een (2n-l) bits volthermometercode. Hierbij bestaat de η 1 volthermometercode uit een (2n -l)-bits bovenste half-thermometercode, een (2n ^-l)-bits onderste halfthermometercode, en een middencode. De eigenschappen van zo'n thermometercode worden beschreven als volgt.
15 Bijvoorbeeld zij aangenomen, dat een analoog signaal wordt ingevoerd in een positieve invoerklem van een midden-(2n ^)ste vergelijkingsorgaan voor het uitvoeren van een middencodewaarde, en dat een referentiespanning kleiner dan de analoogsignaalinvoer naar de positieve invoer wordt 20 ingevoerd aan een negatieve invoerklem. Het midden- vergelijkingsorgaan voert een "hoog" logisch-niveausignaal uit. Hierbij voeren (2n 1-1) vergelijkingsorganen, welke een referentiespanning ontvangen lager dan de referentiespanning van het middenvergelijkingsorgaan, en een onderste 25 halfthermometercodewaarde uitvoeren, alle een "hoge" logisch-niveaucodewaarde uit. Verder voert, wanneer de analoge signaalinvoer van het middenvergelijkingsorgaan kleiner is dan de referentiespanninginvoer aan de negatieve invoerklem, het middenvergelijkingsorgaan een "laag" 30 logisch-niveausignaal uit. Hierbij voeren (2n ^-1) vergelijkingsorganen, welke een referentiespanning ontvangen hoger dan de referentiespanning van het middenvergelijkingsorgaan, en een bovenste halfthermometercodewaarde uitvoeren, alle een bovenste halfthermometercode uit met een "laag" 35 logisch-niveaucodewaarde.
Dat wil zeggen, wanneer het middenvergelijkingsorgaan de "hoog" logisch-niveaucodewaarde uitvoert, omdat het invoer-analoog signaal hoger is dan de referentiespanning van het 1 λ i n o a .o
1 \J B 'J L vJ U
I middenvergelijkingsorgaan, valt uit de karakteristieken van H de bovenbeschreven thermometercode te zien, dat al de onderste halfthermometercodewaarden "hoog" logisch niveau I bezitten. Derhalve worden uitsluitend vergelijkingsorganen I 5 voor het ontvangen van een hogere referentiewaarde dan het middenvergelijkingsorgaan en het uitvoeren van de bovenste I halfcodewaarde, geopereerd. Wanneer het middenvergelijkings- I orgaan het "laag" logisch-niveaucodewaarde uitvoert, I aangezien het invoeranaloogsignaal lager is dan de 10 referentiespanning van het middenvergelijkingsorgaan, valt tevens te zien uit de karakteristieken van de I bovenbeschreven thermometercode, dat alle bovenste halfthermometercodewaarden "laag" logisch niveau bezitten.
Derhalve worden uitsluitend vergelijkingsorganen voor het 15 ontvangen van een lagere referentiespanning dan het middenvergelijkingsorgaan en het uitvoeren van de onderste I halfcodewaarde, geopereerd.
I Als gevolg kan het aantal vergelijkingsorganen, welke daadwerkelijk werkzaam zijn, worden gereduceerd tot de helft I 20 door gebruik te maken van de codewaardeuitvoer door het middenvergelijkingsorgaan als een stuursignaal. Dat wil I zeggen, de bekende techniek vereist (2n-l) vergelijkings- organen voor het realiseren van de n-bits flash analoog- digitaal omzetter, terwijl daarentegen de onderhavige 25 uitvinding de n-bits analoog-digitaal omzetter kan I realiseren door gebruik te maken van slechts 2n 1 I vergelijkingsorganen, gebaseerd op de karakterstieken van de thermometercode.
30 KORTE BESCHRIJVING VAN DE TEKENINGEN
Bovengenoemde doeleinden en voordelen van de uitvinding zullen worden verduidelijkt door in detail een voorkeurs- I uitvoering daarvan te beschrijven met verwijzing naar de bijgevoegde tekeningen, waarin: I 35 Fig. 1 een blokschema is van een voorkeursuitvoering van I een 2-kanaals flash analoog-digitaal omzetter volgens de uitvinding, I Fig. 2A tot en met 2G invoer/uitvoergolfvormen zijn van 5 eenheden, getoond in fig. 1, en
Fig. 3 een ketenschema is van eerste.en tweede codegeneratoren, getoond in fig. 1.
5 BESCHRIJVING VAN DE VOORKEURSUITVOERING
Met verwijzing naar fig. 1 omvat een 4-bits 2-kanaals flash analoog-digitaal omzetter volgens de uitvinding een eerste kanaalvergelijkingseenheid 190 met eerste tot en met achtste vergelijkingsorganen 100 tot en met 114, een tweede 10 kanaalvergelijkingseenheid 192 met negende tot en met zestiende vergelijkingsorganen 140 tot en met 154, een eerste referentieweerstandreeks 138 met eerste tot en met achtste weerstanden R1 tot en met R8, in serie verbonden met elkaar, een tweede referentieweerstandsreeks 136 met negende 15 tot en met zestiende weerstanden R9 tot en met R16, in serie verbonden met elkaar, een eerste schakeleenheid 134 met eerst tot en met zevende schakelaars 116 tot en met 128, een tweede schakeleenheid 174 met achtste tot en met veertiende schakelaars 156 tot en met 168, eerste en tweede code-20 generatoren 180 en 182 en eerste en tweede codeerorganen 184 en 186.
De eerste tot en met achtste weerstanden R1 tot en met R8 van de eerste referentieweerstandsreeks 138 zijn in serie met elkaar verbonden, alternerende met eerste tot en met 25 zevende knopen NI tot en met N7 bij de verbindingen daartussen, en verbonden met een eerste referentiespanning VREFL via de eerste weerstand R1. De negende tot en met zestiende weerstanden R9 tot en met R16 van de tweede referentieweerstandsreeks 136 zijn in serie met elkaar 30 verbonden, alternerende met negende tot en met vijftiende knopen N9 tot en met N15 bij de verbindingen daartussen, en verbonden met een tweede referentiespanning VREFH via de zestiende weerstand R16. De eerst en tweede weerstands -reeksen 138 en 136 zijn in serie met elkaar verbonden bij 35 een achtste knoop N8, en de spanning van de achtste knoop N8 wordt ingevoerd aan een negatieve invoerklem van het eerste vergelijkingsorgaan 100 als referentiespanning daarvan.
Het eerste vergelijkingsorgaan 100 ontvangt een eerste 1Ω1 H analoog signaal van een invoerpoort INI via zijn positieve invoerklem, en de referentiespanning van de achtste knoop N8 vergelijkt via zijn negatieve invoerklem de groottes van de twee invoeren, en voert het resultaat van de vergelijking 5 uit als een middencodewaarde van een volthermometercode naar I de eerste codegenerator 180. De middencodewaardeuitvoer door het eerste vergelijkingsorgaan 100 bestuurt de eerste I schakeleenheid 134 om te schakelen naar of de eerste weerstandsreeks 138, zodat de eerste tot en met zevende I 10 schakelaars 116 tot en met 128 respectievelijk verbonden I worden met de zevende tot en met eerste knopen N7 tot en met I NI, of naar de tweede weerstandsreeks 136, zodat de eerste tot en met zevende schakelaars 116 tot en met 128 I respectievelijk verbonden worden met de negende tot en met I 15 vijftiende knopen N9 tot en met N15.
I Wanneer de eerste schakeleenheid 134 schakelt naar de I eerste weerstandsreeks 138 in reactie op de middencode- I waardeuitvoer door het eerste vergelijkingsorgaan 100, worden de spanningen van de zevende tot en met eerste knopen 20 N7 tot en met Nl respectievelijk aangelegd aan de negatieve invoerklemmen van de tweede tot en met achtste vergelijkingsorganen 102 tot en met 114. Wanneer daarentegen de eerste schakeleenheid 134 naar de tweede weerstandsreeks 136 schakelt in reactie op de middencode- 25 waarde, worden de spanningen van de negende tot en met I vijftiende knopen N9 tot en met N15 respectievelijk aangelegd aan de negatieve invoerklemmen van de tweede tot en met achtste vergelijkingsorganen 142 tot en met 154.
De tweede tot en met achtste vergelijkingsorganen 102 30 tot en met 114 ontvangen de referentiespanningen, uitgevoerd respectievelijk van de eerste tot en met zevende schakelaars I 116 tot en met 128, via hun negatieve invoerklemmen, en het eerste analoogsignaal ingevoerd van de invoerpoort INI, via hun positieve invoerklemmen, elk vergelijkt de groottes van 35 hun twee invoeren, en voert de resultaten van de vergelijkingen uit als een halfthermometercode naar de eerste codegenerator 180.
De eerste codegenerator 180 ontvangt de middencodewaarde 7 van het eerste vergelijkingsorgaan 100 en een 7-bits halfthermometercode, waarvan de bits zijn uitgevoerd door de tweede tot en met achtste vergelijkingsorganen 102 tot en met 114, voert een logische operatie uit op de ontvangen 5 gegevens, en voert het resultaat van de logische operatie uit als een 15-bits volthermometercode.
Het eerste codeerorgaan 184 ontvangt de 15-bits volthermometercode van de eerste codegenerator 180, en voert uiteindelijk 4-bits digitale gegevens corresponderende met 10 de 15-bits volthermometercode uit naar een uitvoerpoort 0UT1.
De configuraties van de tweede kanaalvergelijkings-eenheid 192, de tweede schakeleenheid 174, de tweede codegenerator 182 en het tweede codeerorgaan 186 zijn gelijk 15 aan die van de eerste kanaalvergelijkingseenheid 190, de eerste schakeleenheid 134, de eerste codegenerator 180 en het eerste codeerorgaan 184 respectievelijk, en zullen daarom niet opnieuw beschreven worden.
De werking van de inrichting, getoond in fig. 1, zal nu 20 worden beschreven met verwijzing naar de tekeningen.
De fig. 2a tot en met 2G tonen invoer/uitvoergolfvormen van de eenheden, getoond in fig. 1. Hierbij toont fig. 2A gemonsterde en vastgehouden analoge signalen 30 en 32, ingevoerd van de invoerpoorten INI en IN2. Fig. 2B toont een 25 systeemkloksignaal CK voor het opereren van de inrichting, getoond in fig. 1, fig. 2C toont een uitvoersignaal van het eerste vergelijkingsorgaan 100 in de eerste kanaalvergeli jkingseenheid 190, fig. 2D toont een uitvoersignaal van het negende vergelijkingsorgaan 140 in de tweede kanaal-30 vergelijkingseenheid 192, fig. 2E toont een 7-bits halfthermometercode, aangelegd aan de eerste en tweede codegeneratoren 180 en 182, fig. 2F toont een 15-bits volthermometercodeuitvoer door de eerste en tweede codegeneratoren 180 en 182, en fig. 2G toont 4-bits digitale 35 gegevensuitvoer door de eerste en tweede codeerorganen 184 en 186.
In de 4-bits tweekanaals flash analoog-digitaal omzetter, getoond in fig. 1, genereert het eerste 1Ω10298 H vergelijkingsorgaan van de eerste kanaalvergelijkings- I eenheid 190 een middencodewaarde van een eerste kanaal. Het eerste vergelijkingsorgaan 100 ontvangt het eerste analoog signaal 30,. getoond in fig. 2A, van de invoerpoort INI via I 5 zijn positieve invoerklem, en een middelreferentiespanning VI van de achtste knoop N8 via zijn negatieve invoerklem.
Hierbij kan de middenreferentiespanning VI van de achtste I knoop N8 worden uitgedrukt door de volgende vergelijking 1: I VI = (VREFH-VREFL)/2+VREFL ...(1) I 10 waarin VREFL en VREFH respectievelijk eerste en tweede I referentiespanningen zijn. De tweede referentiespanning I VREFH is groter dan de eerste referentiespanning VREFL. De I eerste tot en met zestiende weerstanden R1 tot en met R16, I welke de eerste en tweede referentieweerstandsreeksen 138 en 15 136 vormen, hebben alle een identieke weerstandswaarde. Dan I zijn de spanningen van de negende tot en met vijftiende I knopen N9 tot en met NI5 hoger dan de midden- H referentiespanning vl van de achtste knoop N8, en de I spanningen van de eerste tot en met zevende knopen NI tot en I 20 met N7 zijn lager dan de middenreferentiespanning VI.
I Het negende vergelijkingsorgaan 140 van de tweede H kanaalvergelijkingseenheid 192 genereert een H middencodewaarde van een tweede kanaal. Het negende H vergelijkingsorgaan 140 ontvangt het tweede analoog signaal I 25 32, getoond in fig. 2A van de invoerpoort IN2 via zijn I negatieve invoerklem, en een middenreferentiespanning VI van I de achtste knoop N8 via zijn positieve invoerklem.
I Eerst zal nu de werking van de inrichting van fig. 1 in I een eerste sectie 40 van fig. 2A beschreven worden. In de I 30 eerste sectie 40 is het eerste analoge signaal 30 van de I invoerpoort INI hoger dan de middenreferentiespanning VI, en I het tweede analoge signaal 32 van de invoerpoort IN2 is I lager dan de middenreferentiespanning Vl in reactie op het I systeemkloksignaal.
35 Wanneer het analoge signaal hoger dan de midden- I referentiespanning Vl aangelegd wordt aan het eerste I vergelijkingsorgaan 100 van de eerste kanaalvergelijkings- I eenheid 190, voert het eerste vergelijkingsorgaan 100 een 9 middencodewaarde van een "hoog" logisch niveau uit, zoals getoond in de golfvorm van fig. 2C. De middencodewaarde van "hoog" logisch niveau van het eerste vergelijkingsorgaan wordt aangelegd aan de eerste codegenerator 180, en wordt 5 tegelijk gebruikt als een stuursignaal voor het sturen van het schakelen van de eerste schakeleenheid 134.
Wanneer het eerste vergelijkingsorgaan 100 de codewaarde van "hoog" logisch niveau uitvoert, valt uit de karakteristieken van de thermometercode te zien, dat de 10 onderste halfthermometercodewaarden alle "hoog" logisch niveau zijn. Wanneer het eerste vergelijkingsorgaan 100 de codewaarde van hoog logisch niveau uitvoert, worden dienovereenkomstig de eerste tot en met zevende schakelaars 116 tot en met 128 respectievelijk geschakeld naar de 15 negende tot en met vijftiende knopen N9 tot en met N15 van de tweede referentieweerstandreeks 136, zodat de tweede tot en met achtste vergelijkingsorganen 102 tot en met 114 elk een bovenste halfthermometercodewaarde uitvoeren. Wanneer de eerste tot en met zevende schakelaars 116 tot en met 128 20 respectievelijk geschakeld worden naar de negende tot en met vijftiende knopen N9 tot en met N15, zoals boven beschreven, wordt een spanning hoger dan de middenreferentiespanning VI aangelegd aan de negatieve invoerklem van elk van de tweede tot en met achtste vergelijkingsorganen 102 tot en met 114. 25 Elk van de tweede tot en met achtste vergelijkings- organen 102 tot en met 114 vergelijkt de spanningsinvoer via zijn negatieve invoerklem met de eerste analoogsignaal 30 ingevoerd via zijn positieve invoerklem, en voert het resultaat van de vergelijking uit als de bovenste 30 halfthermometercode-waarde naar de eerste codegenerator 180.
Als voorbeeld zij verondersteld, dat het eerste analoge signaal 30 van de invoerpoort INI hoger is dan de spanning, aangelegd aan de negatieve invoerklem van het zesde vergelijkingsorgaan, en lager dan de spanning, aangelegd aan 35 de negatieve invoerklem van het zevende vergelijkingsorgaan 112. Dan voeren alle van de tweede tot en met zesde vergelijkingsorganen 102 tot en met 110 een codewaarde van "hoog" logisch niveau uit naar de eerste codegenerator 180, in'!u^98 i 10 I en beide van de zevende en achtste vergelijkingsorganen 112 I en 114 voeren de codewaarde van "laag" logisch niveau uit naar de eerste codegenerator 180.
I Wanneer.het analoge signaal hoger dan de midden- I 5 frequentiespanning VI wordt aangelegd aan het negende I vergelijkingsorgaan 140 van de tweede kanaalvergelijkings- I eenheid 192, voert intussen het negende vergelijkingsorgaan I. 140 een middencodéwaarde van "laag" logisch niveau uit, I zoals getoond in de golfvorm van fig. 2D. De midden- 10 codewaarde van "laag" logisch niveau van het negende vergelijkingsorgaan 140 wordt aangelegd aan de tweede I codegenerator 182 en wordt tegelijk gebruikt als een I stuursignaal voor het sturen van het schakelen van de tweede I schakeleenheid 174. Zoals boven beschreven valt te zien uit I 15 de karakteristieken van de thermometercode, dat, wanneer het I negende vergelijkingsorgaan 140 de codewaarde van "laag" logisch niveau uitvoert, de bovenste halfthermometercode- H waarden alle "laag" logisch niveau zijn.
I Wanneer het negende vergelijkingsorgaan 140 de 20 codewaarde van laag logisch niveau uitvoert, worden I zodoende de achtste tot en met veertiende schakelaars 156 tot 168 respectievelijk geschakeld naar de zevende tot en I met eerste knopen N7 tot en met NI van de eerste weerstands - I reeks 138, zodat de tiende tot en met zestiende I 25 vergelijkingsorganen 142 tot en met 154 elk een onderste halfthermometercodewaarde uitvoeren. Wanneer de achtste tot en met veertiende schakelaars 156 tot en met 168 I respectievelijk geschakeld worden naar de zevende tot en met eerste knopen N7 tot en met NI, zoals boven beschreven,
30 wordt een spanning lager dan de middenreferentiespanning VI
aangelegd aan de negatieve invoerklem van elk van de tiende tot en met zestiende vergelijkingsorganen 142 tot en met 154.
Elk van de tiende tot en met zestiende vergelijkings- 35 organen 142 tot en met 154 vergelijkt de spanning ingevoerd via zijn negatieve invoerklem met de tweede analoge signaal 32 ingevoerd via zijn positieve invoerklem, en voert het resultaat van de vergelijking uit als een onderste 11 halfthermometercodewaarde naar de tweede codegenerator 182.
Bij wijze van voorbeeld zij aangenomen, dat het tweede analoge signaal 32 van de invoerpoort IN2 lager is dan de spanning, aangelegd aan de negatieve invoerklem van het 5 veertiende vergelijkingsorgaan 150 en hoger dan de spanning aangelegd aan de negatieve invoerklem van het vijftiende vergelijkingsorgaan 152. In dat geval voeren alle van de tiende tot en met veertiende vergelijkingsorganen 142 tot en met 150 een codewaarde van "laag" logisch niveau uit naar de 10 tweede codegenerator 182, en de vijftiende en zestiende vergelijkingsorganen 152 en 154 voeren beide een codewaarde van "hoog" logisch niveau uit naar de tweede codegenerator 182.
De werking van de inrichting van fig. 1 in een tweede 15 sectie 42 van fig. 2A zal nu worden beschreven. In de eerste sectie 40 is het eerste analoge signaal 30 van de invoerpoort INI lager dan de middenreferentiespanning VI, en het tweede analoge signaal 32 van de invoerpoort IN2 is hoger dan de middenreferentiespanning VI in reactie op het 20 systeemkloksignaal.
Wanneer het analoge signaal lager dan de middenref erentiespanning VI wordt aangelegd aan het eerste vergelijkingsorgaan 100 van de eerste kanaalvergelijkings -eenheid 190, voert het eerste vergelijkingsorgaan 100 een 25 middencodewaarde van "laag" logisch niveau uit, zoals getoond in de golfvorm van fig. 2C. De middencodewaarde van "laag" logisch niveau van het eerste vergelijkingsorgaan 100 wordt aangelegd aan de eerste codegenerator 180 en wordt gelijktijdig gebruikt als een stuursignaal voor het sturen 30 van het schakelen van de eerste schakeleenheid 134. Dat wil zeggen, wanneer het eerste vergelijkingsorgaan 100 de codewaarde van laag logisch niveau uitvoert, worden de eerste tot en met zevende schakelaars 116 tot en met 128 respectievelijk geschakeld naar de zevende tot en met eerste 35 knopen N7 tot en met NI van de eerste referentieweerstand-reeks 138, zodat de tweede tot en met achtste vergelijkingsorganen 102 tot en met 114 elk een onderste halfthermometercodewaarde kunnen uitvoeren.
1 n 1 n o q o i I 12 I Wanneer de eerste tot en met zevende schakelaar 116 tot I en met 128 respectievelijk geschakeld worden naar de zevende tot en met eerste knopen N7 tot en met NI zoals boven I beschreven, wordt een spanning lager dan de I 5 middenreferentiespanning VI aangelegd aan de negatieve I invoerklem van elk van de tweede tot en met achtste vergelijkingsorganen 102 tót en met 114.
I Elk van de tweede tot en met achtste vergelijkings- I organen 102 tot en met 114 vergelijkt de spanning ingevoerd I 10 via zijn negatieve invoerklem met de eerste analoogsignaal 30 ingevoerd via zijn positieve invoerklem, en voert het resultaat van de vergelijking uit als de onderste I halfthermometerwaarde naar de eerste codegenerator 180.
Bij wijze van voorbeeld zij aangenomen, dat het eerste I 15 analoge signaal 30 van de invoerpoort INI lager is dan de I spanning, aangelegd aan de negatieve invoerklem van het I zesde vergelijkingsorgaan 110 en hoger dan de spanning, I aangelegd aan de negatieve invoerklem van het zevende I vergelijkingsorgaan 112. In dat geval voeren alle van de 20 tweede tot en met zesde vergelijkingsorganen 102 tot en met I 110 een codewaarde van "laag" logisch niveau uit naar de I eerste codegenerator 180, en de zevende en achtste I vergelijkingsorganen 112 en 114 voeren beide een codewaarde van "hoog" logisch niveau uit naar de eerste codegenerator I 25 180.
I Wanneer het analoge signaal hoger dan de midden- referentiespanning Vl wordt aangelegd aan het negende vergelijkingsorgaan 140 van de tweede kanaalvergelijkings- eenheid 192, voert intussen het negende vergelijkingsorgaan I 30 140 een middencodewaarde van "hoog" logisch niveau uit, I zoals getoond in de golfvorm van fig. 2D. De middencode- I waarde van "hoog" logisch niveau van het negende I vergelijkingsorgaan 140 wordt aangelegd aan de tweede I codegenerator 182, en tegelijk gebruikt als stuursignaal 35 voor het sturen van het schakelen van de tweede schakel- eenheid 174. Dat wil zeggen, wanneer het negende I vergelijkingsorgaan 140 een codewaarde van hoog logisch niveau uitvoert, worden de achtste tot en met veertiende 13 schakelaars 156 tot en met 168 respectievelijk geschakeld naar de negende tot en met vijftiende knopen N9 tot en met N15 van de tweede referentieweerstandsreeks 136, zodat de tiende tot en met zestiende vergelijkingsorganen 142 tot en 5 met 154 elk een bovenste halfthermometercodewaarde kunnen uitvoeren.
Wanneer de achtste tot en met veertiende schakelaars 156 tot en met 168 respectievelijk geschakeld worden naar de negende tot en met vijftiende knopen en N9 tot en met N15, 10 zoals boven beschreven, wordt een spanning hoger dan de middenreferentiespanning VI aangelegd aan de negatieve invoerklem van elk van de tiende tot en met zestiende vergelijkingsorganen 142 tot en met 154.
Elk van de tiende tot en met zestiende 15 vergelijkingsorganen 142 tot en met 154 vergelijkt de spanning ingevoerd via zijn negatieve invoerklem met het tweede analoogsignaal 32 ingevoerd via zijn positieve invoerklem, en voert het resultaat van de vergelijking uit als de bovenste halfthermometercodewaarde naar de tweede 20 codegenerator 182.
Bijvoorbeeld zij aangenomen, dat het tweede analoge signaal 32 van de invoerpoort IN2 hoger is dan de spanning aangelegd aan de negatieve invoerklem van het veertiende vergelijkingsorgaan 150 en lager dan de spanning aangelegd 25 aan de negatieve invoerklem van het vijftiende vergelijkingsorgaan 152. In dat geval voeren alle van de tiende tot en met veertiende vergelijkingsorganen 142 tot en met 150 een codewaarde van "hoog" logisch niveau uit naar de tweede codegenerator 182, en de vijftiende en zestiende 30 vergelijkingsorganen 152 en 154 voeren beide een codewaarde van "laag" logisch niveau uit naar de tweede codegenerator 182.
Volgens het bovenbeschreven bedrijf voert de eerste kanaalvergelijkingseenheid 190 de middencodewaarde van een 35 eerste kanaal en de 7-bits eerste kanaalhalfthermometercodewaarde, getoond in fig. 2E, uit naar de eerste codegenerator 180. De tweede kanaalvergelijkingseenheid 192 voert de middencodewaarde van een tweede kanaal en de 7-bits
1Π109 Q A
14 tweede kanaalhalfthermometercodewaarde, getoond in fig. 2E, uit naar de tweede codegenerator 182. De eerste en tweede codegeneratoren' 180 en 182 voeren logische combinatie uit op de middencodewaarden en 7-bits halfthermometercodewaarden, 5 ontvangen van de eerste en tweede kanaalvergelijkings-eenheden 190 en 192, zetten de resultaten om in 15-bits volthermometercodewaarden, getoond in fig. 2F, en voeren de 15-bits volthermometercodewaarden uit naar de eerste en tweede codeerorganen 184 en 186 respectievelijk.
10 De eerste en tweede codeorganen 184 en 186 ontvangen de 15-bits volthermometercodewaarden van de eerste en tweede codegeneratoren 180 en 182, coderen deze in binaire data corresponderende met de thermometercodewaarden, en voeren de 4-bits binaire data, getoond in fig. 2G, uit naar de 15 uitvoerpoorten OUT1 en OUT2 respectievelijk.
Als gevolg kan bij gebruik van 2^ vergelijkingsorganen een 4-bits 2-kanaals flash analoog-digitaal omzetter bij de onderhavige uitvinding worden gerealiseerd, terwijl in de bekende techniek alleen een 4-bits enkel-kanaals flash 20 analoog-digitaal omzetter kan worden gerealiseerd. Zelfs hoewel dezelfde referentieweerstandreeks wordt gedeeld door de eerste en tweede kanalen in de omzetter van fig. 1, kan intussen een enkele referentieweerstandsreeks worden gedeeld door twee of meer kanalen in een multikanaals analoog-25 digitaal omzetter in een alternatieve uitvoering van de uitvinding. Aangezien het aantal vergelijkingsorganen tot de helft is gereduceerd ten opzichte van dat in de bekende techniek in het geval van een enkelkanaals omzetter, en het aantal vergelijkingsorganen en weerstanden verder zijn 30 gereduceerd voor een multikanaals omzetter, aangezien dezelfde referentieweerstandsreeks wordt gebruikt voor alle kanalen, kan het onaangepast zijn tussen vergelijkingsorganen en tussen kanalen, veroorzaakt door proces-variaties, aanzienlijk worden gereduceerd in vergelijking 35 met de bekende techniek.
Fig. 3 is een ketenschema van een voorkeursuitvoering van de eerste en tweede codegeneratoren 180 en 182, getoond in fig. 1, volgens de uitvinding. In fig. 3 heeft de 15 codegenerator een invertoreenheid 208, bestaande uit eerste tot en met vierde invertoren 200 tot en met 206, een eerste logische combinatie-eenheid 218, bestaande uit eerste tot en met (m/2-l)de EN poorten 210 tot en met 216, een tweede 5 logische combinatie-eenheid 228, bestaande uit eerste tot met (m/2-l)de OF poorten 220 tot en met 226, en een grendeleenheid 230.
De codegenerator getoond in fig. 3 voert een logische operatie uit op de middencodewaarde en de 7-bits 10 halfthermometercode, uitgevoerd via de eerste of tweede kanaal-vergelijkingseenheid 190 of 192 van fig. 1, en zet het resultaat om in een 15-bits volthermometercode.
In fig. 3 geeft DO een middencodewaarde, uitgevoerd door de eerste of tweede kanaalvergelijkingseenheid 190 of 192, 15 en vormen Dl tot en met D7 een halfthermometercode, uitgevoerd door eerste of tweede kanaalvergelijkingseenheid 190 of 192.
De eerste logische combinatie-eenheid 218 voert een logische operatie uit op de halfthermometercodewaarden Dl 20 tot en met D7 en de middencodewaarde DO, en genereert een bovenste halfthermometercode. De tweede logische combinatie-eenheid 228 voert een logische operatie uit op de half-thermometercodewaarden Dl tot en met D7 en de middencodewaarde DO, en genereert een onderste halfthermometercode.
25 Hier worden de eerste tot en met vierde invertoren 200 tot en met 206 gebruikt voor het verhogen van een uitwaaiering van de middencodewaarde DO.
De grendeleenheid 230 ontvangt de 7-bits bovenste halfthermometercode, gegenereerd door de eerste logische 30 combinatie 218, de middencodewaarde, en de 7-bits onderste halfthermometercode, gegenereerd door de tweede logische combinatie-eenheid 228, in reactie op een systeemkloksignaal CK, en voert de ontvangen code uit als een 15-bits volthermometercode.
35 De werking van de codegenerator, getoond in fig. 3, zal nu worden beschreven met verwijzing naar de eerste kanaalvergelijkingseenheid 190, getoond in fig. 1.
Allereerst, indien een analoog signaal groter dan de
Hnn>qp , I middenreferentiespanning VI ingevoerd wordt naar de I invoerpoort INI, voert het eerste vergelijkingsorgaan 100 de middencodewaarde van "hoog" logisch niveau uit. Op dit moment ontvangen de OF poorten in de tweede logische I 5 combinatie-eenheid 228 elk de middencodewaarde DO van "hoog" I logisch niveau, en voeren een codewaarde van "hoog" logisch niveau uit. Zodoende voert de tweede logische combinatie- I eenheid 228 een 7-bits onderste halfthermometercode van I "hoog" logisch niveau uit. De eerste logische combinatie- I 10 eenheid 218 ontvangt de middencodewaarde DO van "hoog" I logisch niveau en codewaarden van de eerste kanaal- H vergelijkingseenheid 190, en voert een 7-bits bovenste I halfthermometercode uit.
Bijvoorbeeld zij aangenomen, dat het analoog signaal, 15 ingevoerd van de invoerpoort INI, groter is dan de I spanning, ingevoerd naar een negatieve invoerklem van het I zesde vergelijkingsorgaan 110, en kleiner dan de spanning, I ingevoerd aan een negatieve invoerklem van het zevende vergelijkingsorgaan 112. In dat geval voeren de zevende en 20 achtste vergelijkingsorganen 112 en 114 codes D6 en D7 van "laag" logisch niveau uit, en de tweede tot en met zesde vergelijkingsorganen 102 tot en met 110 voeren codes Dl tot en met D5 van "hoog" logisch niveau uit. Zodoende ontvangen de zesde en zevende EN poorten 214 en 216 de codewaarden van 25 "laag" logisch niveau en voeren deze uit naar de grendel-
eenheid 230, en ontvangen de eerste tot en met vijfde EN
poorten 210 tot en met 212 de codes van "hoog" logisch niveau en voeren deze uit naar de grendeleenheid 230.
De grendeleenheid 230 grendelt de codewaarden, 30 uitgevoerd door de eerste en tweede logische combinatie- I eenheden 218 en 228, en de invertoreenheid 208, in reactie op het systeemkloksignaal CK. De grendeleenheid 230 voert codewaarden van "hoog" logisch niveau uit naar I uitvoerpoorten OUT1 tot en met OUT 13 en codewaarden van I 35 "laag" logisch niveau naar uitvoerpoorten OUT14 en OUT15, I waardoor een 15-bits volthermometercode wordt uitgevoerd.
I Indien een analoog signaal kleiner dan de middenreferentiespanning VI ingevoerd wordt naar de 17 invoerpoort INI, voert het eerste vergelijkingsorgaan 100 de middencodewaarde van "laag" logisch niveau uit. Op dit moment voeren dé EN poorten in de eerste logische combinatie-eenheid 218, welke de middencodewaarde DO van 5 "laag" logisch niveau ontvangen, alle een codewaarde van "laag" logisch niveau uit. Zodoende voert de eerste logische combinatie-eenheid 218 een 7-bits bovenste half thermometer-code van "laag" logisch niveau uit. De tweede logische combinatie-eenheid 228 ontvangt de middencodewaarde DO van 10 "laag" logisch niveau en codeert waarden van de eerste kanaalvergelijkingseenheid 190 en voert een 7-bits onderste halfthermometercode uit.
Bijvoorbeeld zij aangenomen, dat het analoog signaal, ingevoerd van de invoerpoort INI, kleiner is dan de 15 spanning, ingevoerd naar een negatieve invoerklem van het zesde vergelijkingsorgaan 110, en groter dan de spanning ingevoerd naar een negatieve invoerklem van het zevende vergelijkingsorgaan 112. In dat geval voeren de tweede tot en met zesde vergelijkingsorganen 102 tot en met 110 codes 20 Dl tot en met D5 van "laag" logisch niveau uit, en voeren de zevende en achtste vergelijkingsorganen 112 en 114 codes D6 en D7 van "hoog" logisch niveau uit. Zodoende ontvangen de eerste tot en met vijfde OF poorten 220 tot en met 222 de codewaarden van "laag" logisch niveau en voeren deze uit 25 naar de grendeleenheid 230, en ontvangen de zesde en zevende OF poorten 224 en 226 de codes van "hoog" logisch niveau, en voeren deze uit naar de grendeleenheid 230.
De grendeleenheid 230 grendelt de codewaarden, uitgevoerd door de eerste en tweede logische combinatie-30 eenheden 218 en 228 en de invertoreenheid 208, in reactie op het systeem-kloksignaal CK. De grendeleenheid 230 voert codewaarden van "hoog" logisch niveau uit naar uitvoerpoorten OUT1 en OUT2, en codewaarden van "laag" logisch niveau naar uitvoerpoorten OUT3 tot en met OUT15, 35 waardoor een 15-bits volthermometer-code wordt uitgevoerd.
Intussen is de werking van de tweede codegenerator 182 in correspondentie met de uitvoercodewaarde van de tweede kanaalvergelijkingseenheid 192 dezelfde als die van de
KiinPQft ! 18 eerste codegenerator 180 in correspondentie met de uitvoercodewaarde van de eerste kanaalvergelijkingseenheid 190, en behoeft derhalve niet opnieuw te worden beschreven.
Zoals boven beschreven kan de flash analoog-digitaal 5 omzetter volgens de uitvinding het aantal vergelijkings- organen reduceren tot bijna de helft van dat bij de bekende techniek. Verder kunnen in een analoog-digitaal omzetter met twee kanalen of meer alle kanalen dezelfde referentie-weerstandreeks delen. Dienovereenkomstig kan energie-10 verbruik en chipgrootte worden gereduceerd, en het niet aangepast zijn tussen vergelijkingsorganen en tussen kanalen, veroorzaakt door procesvariaties bij de vervaardiging van de vergelijkingsorganen en referentie-weerstanden, kan eveneens worden gereduceerd. Verder kan, 15 aangezien het aantal vergelijkingsorganen is gereduceerd, en het effekt van de procesvariatie verminderd, een omzetter met vele bits worden vervaardigd.
20 25 30 - conclusies -35 mi n<?Qft

Claims (10)

1. Flash analoog-digitaal omzetter omvattende: een halfcodegenerator voor het ontvangen van een analoog 5 signaal en het uitvoeren van een éénbits middencode en een (m/2-l)-bits halfthermometercode in reactie op een systeem-kloksignaal, waarbij m=2n en n is een positief geheel getal, een codegenerator voor het ontvangen van de middencode en de (m/2-1)-bits halfthermometercode, het uitvoeren van 10 een logische operatie ten opzichte van de middencode en de halfthermometercode, en het uitvoeren van een operatie-resultaat als een (m-l)-bits volthermometercode, en een codeerorgaan voor het coderen van de (m-l)-bits volthermometercode in n-bits binaire data. 15
2. Flash analoog-digitaal omzetter volgens conclusie 1, met het kenmerk, dat de halfthermometercode-generator omvat: een eerste referentieweerstandsreeks met (m/2) 20 weerstanden van gelijke weerstandswaarde, welke in serie met elkaar verbonden zijn tussen een eerste referentiespanning en een eerste knoop, een tweede referentieweerstandsreeks met (m/2) weerstanden van gelijke weerstandswaarde, welke in serie met 25 elkaar verbonden zijn tussen genoemde eerste knoop en een tweede referentiespanning, een tussenvergelijkingsorgaan voor het ontvangen van het analoge signaal via een positieve invoerklem in reactie op het systeemkloksignaal, en een middenreferentiespanning van 30 genoemde eerste knoop via een negatieve invoerklem, het vergelijken van het analoge signaal met de middenreferentie-spanning, en het uitvoeren van een vergelijkingsresultaat als middencode, eerste tot en met (m/2-1)de schakelaars voor het 35 selecteren van een spanning aan een respectievelijke knoop van genoemde eerste referentieweerstandsreeks of een spanning aan een respectievelijke knoop van genoemde tweede referentiespanningsreeks in reactie op de middencode, en het 10)0298 1 I 20 uitvoeren van een geselecteerde spanning als een I respectievelijke referentiespanning, en eerste tot en met (m/2-l)de vergelijkingsorganen voor I het ontvangen van het analoge signaal via een I 5 respectievelijke positieve invoerklem en de I referentiespanning van vanaf een respectievelijke van I genoemde eerste tot en met (m/2-l)de schakelaars via een respectievelijke negatieve invoerklem in reactie op het I systeemkloksignaal, het vergelijken van het analoge signaal I 10 met de referentiespanning, en het uitvoeren van een I respectievelijk vergelijkingsresultaat als een corresponderende bit van de (m/2-l)-bits halfthermometer- I code.
3. Flash analoog-digitaal omzetter volgens conclusie 1 of I 2,met het kenmerk, dat de codegenerator omvat: I een eerste logische combinatie-eenheid voor het I uitvoeren van een logische combinatie op de middencode en I elke bit van de (m/2-l)-bits halfthermometercode, en het 20 uitvoeren van een combinatieresultaat als een (m/2-l)-bits bovenste halfthermometercode, een tweede logische combinatie-eenheid voor het I uitvoeren van een logische combinatie op de middencode en elke bit van de (m/2-1)-bits halfthermometercode, en het 25 uitvoeren van een combinatieresultaat als een (m/2-l)-bits onderste halfthermometercode, en een grendel voor het grendelen van de (m/2-l)-bits onderste en bovenste halfthermometercodes en de middencode in reactie op het systeemkloksignaal, en het uitvoeren van 30 gegrendelde codes als de (m-l)-bits volthermometercode.
4. Flash analoog-digitaal omzetter volgens conclusie 3, methetkenmerk, dat de eerste logische combinatie-eenheid omvat: 35 eerste tot en met (m/2-1)de EN poorten voor het uitvoeren van EN operaties op elke bit van de (m/2-l)-bits halfthermometercode en de middencode, en het uitvoeren van het resultaat van de EN operaties als de (m/2-1)-bits bovenste halfthermometercode.
5. Flash analoo'g-digitaal omzetter volgens conclusie 3 of 4,met het kenmerk, dat de tweede logische 5 combinatie-eenheid omvat: eerste tot en met (m/2-l)de OF poorten voor het uitvoeren van OF operaties op elke bit van de (m/2-1)-bits halfthermometercode en de middencode, en het uitvoeren van het resultaat van OF operaties als (m/2-1)-bits onderste 10 halfthermometercode.
6. Flash analoog-digitaal omzetter, omvattende: een halfthermometercodegenerator voor het ontvangen van eerste tot en met p-de analoge signalen via respectievelijk 15 eerste tot en met p-de invoerklemmen, en het uitvoeren van een éénbits middencode en een (m/2-1)-bits (waarbij m=2n, en n is een positief geheel getal) halfthermometercode voor elk van de eerste tot en met p-de analoge signalen in reactie op een systeemkloksignaal, waarbij p een geheel getal is groter 2 0 dan 1, eerste tot en met p-de kanaalcodegeneratoren respectievelijk voor het ontvangen van de middencode en de (m/2-1)-bits halfthermometercode, het uitvoeren van logische operatie met betrekking tot de middencode en de halfthermo-25 metercode, en het uitvoeren van een operatieresultaat als (m-l)-bits volthermometercode, en een codeerorgaan voor het coderen van de (m-l)-bits volthermometercode in n-bits binaire data, eerste tot en met p-de kanaalcodeerorganen 30 respectievelijk voor het coderen van de (m-l)-bits volthermometercode uitgevoerd door respectievelijk één van de eerste tot en met p-de kanaalcodegeneratoren in n-bits binaire data.
7. Flash analoog-digitaal omzetter volgens conclusie 6, met het kenmerk, dat genoemde halfthermometercodegenerator omvat: een eerste referentieweerstandsreeks met (m/2) 1010298 I weerstanden van gelijke weerstandswaarde, welke in serie met I elkaar verbonden zijn tussen een eerste referentiespanning I en een eerste knoop, I een tweede referentieweerstandsreeks met (m/2) I 5 weerstanden van gelijke weerstandswaarde, welke in serie met elkaar verbonden zijn tussen de eerste knoop en een tweede referentiespanning, eerste tot en met p-de kanaaltussenvergelijkingsorganen, I elk voor het ontvangen van een corresponderende van de I 10 eerste tot en met p-de analoog signalen via een positieve invoerklem in reactie op het systeemkloksignaal en een middenreferentiespanning van genoemde eerste knoop via een I negatieve invoerklem, het vergelijken van de I corresponderende van de eerste tot en met p-de analoge I 15 signalen met de middenreferentiespanning, en het uitvoeren I van een vergelijkingsresultaat als een corresponderende van de eerste tot en met p-de kanaalmiddencodes, I eerste tot en met p-de kanaalschakeleenheden, elk met I eerste tot en met (m/2-1)de schakelaars voor het selecteren H 20 van een spanning aan een respectievelijke knoop van de H eerste referentieweerstandsreeks of een spanning aan een respectievelijke knoop van de tweede referentiespannings- reeks in reactie op de middencode, en het uitvoeren van een I geselecteerde spanning als een respectievelijke referentie- I 25 spanning van de corresponderende van de eerste tot en met I p-de kanalen, en H eerste tot en met p-de kanaalvergelijkingseenheden, elk I met eerste tot en met (m/2-1)de vergelijkingsorganen voor I het ontvangen van het analoge signaal van het I 30 corresponderende kanaal via een respectievelijke positieve I invoerklem, en de referentiespanning van een respectievelijke van de eerste tot en met (m/2-1)de I schakelaars via een respectievelijke negatieve invoerklem in I reactie op het systeemkloksignaal, en vergelijken van het I 35 analoge signaal met de referentiespanning, en het uitvoeren I van een respectievelijk vergelijkingsresultaat als een I corresponderende bit van de (m/2-l)-bits halfthermometer- I code. 1 Λ1 HOQÖ
8. Flash analoog-digitaal omzetter volgens conclusie 6 of 7, m e t het kenmerk, dat elk van genoemde eerste tot en met p-de'kanaalcodegeneratoren omvat: een eerste logische combinatie-eenheid voor het 5 uitvoeren van een logische combinatie op de middencode en elke bit van de (m/2-l)-bits halfthermometercode, en het uitvoeren van een combinatieresultaat als (m/2-1)-bits bovenste halfthermometercode van een corresponderend kanaal, een tweede logische combinatie-eenheid voor het 10 uitvoeren van een logische combinatie op de middencode en elke bit van de (m/2-l)-bits halfthermometercode, en het uitvoeren van een combinatieresultaat als (m/2-l)-bits onderste halfthermometercode van het corresponderende kanaal, en 15 een grendel voor het grendelen van de (m/2-1)-bits onderste en bovenste halfthermometercodes van het corresponderende kanaal en de middencode in reactie op het systeemkloksignaal, en het uitvoeren van vergrendelde codes als de (m-l)-bits volthermometercode van het 20 corresponderende kanaal.
9. Flash analoog-digitaal omzetter volgens conclusie 8, met het kenmerk, dat de eerste logische combinatie-eenheid omvat: 25 eerste tot en met (m/2-1)de EN poorten voor het uitvoeren van EN operaties op elke bit van de (m/2-1)-bits halfthermometercode en de middencode, en het uitvoeren van het resultaat van de EN operaties als (m/2-1)-bits bovenste half thermometercode. 30
10. Flash analoog-digitaal omzetter volgens conclusie 8 of 9,met het kenmerk, dat de tweede logische combinatie omvat: eerste tot en met (m/2-1)de OF poorten voor het 35 uitvoeren van OF operaties op elke bit van de (m/2-1)-bits halfthermometercode en de middencode, en het uitvoeren van het resultaat van de OF operaties als (m/2-1)-bits onderste half thermometercode. 1010298
NL1010298A 1998-05-29 1998-10-12 Flash analoog-digitaal omzetter. NL1010298C2 (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR19980019804 1998-05-29
KR1019980019804A KR100301041B1 (ko) 1998-05-29 1998-05-29 플래쉬방식아날로그/디지털변환장치

Publications (2)

Publication Number Publication Date
NL1010298A1 NL1010298A1 (nl) 1999-11-30
NL1010298C2 true NL1010298C2 (nl) 2004-06-08

Family

ID=19537906

Family Applications (1)

Application Number Title Priority Date Filing Date
NL1010298A NL1010298C2 (nl) 1998-05-29 1998-10-12 Flash analoog-digitaal omzetter.

Country Status (4)

Country Link
US (1) US6127959A (nl)
JP (1) JP3723362B2 (nl)
KR (1) KR100301041B1 (nl)
NL (1) NL1010298C2 (nl)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6373423B1 (en) 1999-12-14 2002-04-16 National Instruments Corporation Flash analog-to-digital conversion system and method with reduced comparators
US7017243B2 (en) * 2003-08-07 2006-03-28 Carnevali Jeffrey D Secure interface cradle for pocket personal computer device
KR100727538B1 (ko) * 2006-04-13 2007-06-14 (주) 픽셀플러스 온도계 코드 생성 장치
US8638252B2 (en) * 2011-11-30 2014-01-28 Tensorcom, Inc Low power high speed A/D converter

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5187483A (en) * 1990-11-28 1993-02-16 Sharp Kabushiki Kaisha Serial-to-parallel type analog-digital converting apparatus and operating method thereof
EP0570099A2 (en) * 1992-05-14 1993-11-18 Advanced Micro Devices, Inc. Apparatus for generating a digital signal output representative of a received analog signal
FR2749455A1 (fr) * 1996-05-29 1997-12-05 Daewoo Telecom Ltd Convertisseur analogique-numerique du type parallele

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2199710A (en) * 1986-12-23 1988-07-13 Philips Electronic Associated Analogue to digital converter
US5194867A (en) * 1991-05-06 1993-03-16 Harris Corporation Flash analog-to-digital converter employing least significant bit-representative comparative reference voltage
US5623265A (en) * 1994-01-28 1997-04-22 Texas Instruments Incorporated Flash analog-to-digital converter and method of operation
JP3581485B2 (ja) * 1996-04-05 2004-10-27 株式会社ルネサステクノロジ パイプライン型a/dコンバータ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5187483A (en) * 1990-11-28 1993-02-16 Sharp Kabushiki Kaisha Serial-to-parallel type analog-digital converting apparatus and operating method thereof
EP0570099A2 (en) * 1992-05-14 1993-11-18 Advanced Micro Devices, Inc. Apparatus for generating a digital signal output representative of a received analog signal
FR2749455A1 (fr) * 1996-05-29 1997-12-05 Daewoo Telecom Ltd Convertisseur analogique-numerique du type parallele

Also Published As

Publication number Publication date
KR19990086692A (ko) 1999-12-15
NL1010298A1 (nl) 1999-11-30
JP3723362B2 (ja) 2005-12-07
KR100301041B1 (ko) 2001-09-22
JP2000013229A (ja) 2000-01-14
US6127959A (en) 2000-10-03

Similar Documents

Publication Publication Date Title
US5243347A (en) Monotonic current/resistor digital-to-analog converter and method of operation
US6714151B2 (en) A/D converter
CN1327618C (zh) 具有电流模式dem和dem判决逻辑的多电平量化器增量总和调制器
JP2819006B2 (ja) サーモメータ・バイナリ・エンコード方法
US5283580A (en) Current/resistor digital-to-analog converter having enhanced integral linearity and method of operation
US5936566A (en) Auto-reference pseudo-flash analog to digital converter
JPH02238717A (ja) Ad変換器
US6762707B2 (en) Programmable architecture analog-to-digital converter
NL1010298C2 (nl) Flash analoog-digitaal omzetter.
US5682163A (en) Semi-pipelined analog-to-digital converter
US5130578A (en) Efficient high speed N-word comparator
AU752073B2 (en) Capacitive flash analog to digital converter
JPH07106967A (ja) アナログ・デジタル変換器
KR20040084751A (ko) A/d 변환기
US6222475B1 (en) Three-step converter
KR102664026B1 (ko) 다중 인터폴레이터가 적용된 sar 아날로그 디지털 변환기 및 그 동작방법
US20230261663A1 (en) Analog-to-digital converter circuit and semiconductor integrated circuit
KR100502402B1 (ko) 축차비교형아날로그-디지탈변환회로
JPH10308671A (ja) Pwm回路/加重回路併用式デルタシグマ型d/a変換装置
US5099238A (en) Parallel analog to digital converter
US4518949A (en) Method of A/D conversion by successive approximations
JPS6276822A (ja) デイジタル・アナログ変換方法
JPH01174014A (ja) アナログ・デジタル変換回路
CN112865793A (zh) 数模转换器的校准转换方法
CN113078903A (zh) 用于改善信号转换器中的匹配的系统和方法

Legal Events

Date Code Title Description
AD1A A request for search or an international type search has been filed
RD2N Patents in respect of which a decision has been taken or a report has been made (novelty report)

Effective date: 20040406

PD2B A search report has been drawn up
VD1 Lapsed due to non-payment of the annual fee

Effective date: 20080501

V1 Lapsed because of non-payment of the annual fee

Effective date: 20100501