MXPA06013059A - Aparato y metodo para sincronizacion de frecuencia correspondiente en un repetidor de canal activo. - Google Patents

Aparato y metodo para sincronizacion de frecuencia correspondiente en un repetidor de canal activo.

Info

Publication number
MXPA06013059A
MXPA06013059A MXPA06013059A MXPA06013059A MXPA06013059A MX PA06013059 A MXPA06013059 A MX PA06013059A MX PA06013059 A MXPA06013059 A MX PA06013059A MX PA06013059 A MXPA06013059 A MX PA06013059A MX PA06013059 A MXPA06013059 A MX PA06013059A
Authority
MX
Mexico
Prior art keywords
carrier
frequency
error
signal
regulation
Prior art date
Application number
MXPA06013059A
Other languages
English (en)
Inventor
Seung-Won Kim
Sung-Ik Park
Yong-Tae Lee
Ho-Min Eum
Jae-Hyun Seo
Soo-In Lee
Heung-Mook Kim
Original Assignee
Korea Electronics Telecomm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Korea Electronics Telecomm filed Critical Korea Electronics Telecomm
Publication of MXPA06013059A publication Critical patent/MXPA06013059A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/59Responders; Transponders
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/02Arrangements for relaying broadcast information
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • H03J7/04Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/155Ground-based stations
    • H04B7/15528Control of operation parameters of a relay station to exploit the physical medium
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/65Arrangements characterised by transmission systems for broadcast
    • H04H20/67Common-wave systems, i.e. using separate transmitters operating on substantially the same frequency
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/65Arrangements characterised by transmission systems for broadcast
    • H04H20/71Wireless systems
    • H04H20/72Wireless systems of terrestrial networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Radio Relay Systems (AREA)

Abstract

Se proporciona un aparato de sincronizacion de frecuencia y un metodo que puede sincronizar las frecuencias entre las senales de recepcion y las senales de transmision mediante extraer un error de portador y la informacion del error de regulacion de muestreo en un proceso de sincronizacion de la senal de recepcion desde un transmisor principal u otro repetidor y reflejarlos en la senal de transmision en un repetidor de canal activo. El aparato incluye un medio de recuperacion del portador para compensar un error de frecuencia del portador de una senal de recepcion; un medio de recuperacion de regulacion para compensar un error de regulacion de muestreo de la senal de recepcion; un medio reflector del error del portador para reflectar el error de frecuencia del portador extraido desde el medio de recuperacion del portador a una senal de transmision y un medio reflector del error de regulacion para reflejar el error de regulacion de muestreo extraido desde el medio de recuperacion de regulacion a la senal de transmision. La presente invencion se usa para formar una red de repeticion de canal activo en cualquier sistema de transmision incluyendo un sistema de transmision de television digital.

Description

APARATO Y MÉTODO PARA SINCRONIZACIÓN DE FRECUENCIA CORRESPONDIENTE EN UN REPETIDOR DE CANAL ACTIVO ANTECEDENTES DE LA INVENCIÓN CAMPO DE LA INVENCIÓN La presente invención se refiere a un aparato de sincronización de frecuencia para un repetidor de canal activo que recibe las señales en un canal y distribuye las señales en el mismo canal y un método del mismo y más particularmente a un aparato de sincronización de frecuencia para sincronizar la frecuencia de una señal de transmisión con el de una señal de recepción mediante extraer un error de portador y la información del error de sincronización de muestreo en un proceso de sincronización de una señal recibida desde un transmisor principal u otro repetidor y reflejándolas a la señal de transmisión y un método del mismo.
ARTE PREVIO Generalmente, los transmisores principales y los repetidores se colocan basados en objetos/características geográficas naturales y la cobertura de servicio. Los repetidores se configuran en un área en donde las señales de un transmisor principal se reciben débilmente por lo tanto resuelven un problema en un área de recepción de señal débil y amplían la cobertura de las señales transmitidas desde el transmisor principal.
La Figura 1 es un diagrama que ilustra un servicio que emplea los repetidores convencionales, en los cuales los repetidores repiten las señales mediante usar frecuencias diferentes.
Como se ilustra en la Figura 1 , en el servicio usando los repetidores convencionales, las señales se emiten desde un transmisor principal basado en una frecuencia de transmisión A y los repetidores 102 a 105 repiten las señales mediante usar otras frecuencias B, C, D y E que son diferentes de la frecuencia de transmisión A. Sin embargo, los repetidores 102 a 105 mostrados en la Figura 1 , los cuales usan diferentes frecuencias B, C, D y E, respectivamente para resolver el problema de un área de recepción de señal débil en donde las señales del transmisor principal 101 se reciben débilmente y amplían la cobertura de servicio, son algo ineficientes con respecto al uso de frecuencia porque requieren una pluralidad de bandas de frecuencia y muchas fuentes de frecuencia.
La Figura 2 es un diagrama que describe otro servicio que emplea repetidores convencionales. El dibujo presenta un concepto de un servicio que usa repetidores de canal activo para recibir las señales en un canal y distribuir las señales en el mismo canal. En resumen, el transmisor principal 201 emite las señales basadas en una frecuencia de transmisión A y los repetidores repiten las señales en la misma frecuencia A.
Los repetidores de canal activo 202 a 205 generalmente remueven el ruido mediante desmodular las señales de radio frecuencia (RF) transmitidas desde el transmisor principal 201 en señales de base de banda, modula las señales de banda base, modula las señales de banda base libres de ruido de nuevo en las señales RF y repite las señales RF que son las mismas como las señales RF ingresadas a través de un canal activo.
Para proporcionar el servicio, los receptores deberán ser capaces de distinguir entre las señales transmitidas del transmisor principal 201 y las señales transmitidas de los repetidores de canal activo 202 a 205.
En otras palabras, si las señales transmitidas del transmisor principal 201 y las señales transmitidas desde los repetidores de canal activo 202 a 205 tienen una diferencia de frecuencia que van de la habilidad de remoción de señales de un ecualizador de un receptor, el ecualizador del receptor no puede ecualizar las señales de recepción.
Por lo tanto, deberá establecer como premisa que la frecuencia de las señales transmitidas desde el transmisor principal y los repetidores de canal activo deberán ser la misma y la tecnología para cumplir esa permisa es una necesidad desesperada.
SUMARIO DE LA INVENCIÓN Es por lo tanto un objeto de la presente invención proporcionar un aparato de sincronización de frecuencia para sincronizar la frecuencia de una señal de transmisión con la frecuencia de una señal de recepción mediante extraer un error de portador y la información de error de regulación de muestreo en un proceso de sincronización de una señal recibida desde un transmisor principal u otro repetidor y reflejándolas a la señal de transmisión en un repetidor de canal activo y un método del mismo.
Otros objetos y ventajas de la presente invención se entenderán mediante las siguientes descripciones y serán aparentes en referencia a las modalidades preferidas de la presente invención. También es claro para aquellos expertos en la presente invención que los objetos y las ventajas de la presente invención pueden abarcarse fácilmente por los medios como se reclama y las combinaciones de los mismos.
De conformidad con un aspecto de la presente invención, se proporciona un aparato de sincronización de frecuencia para un repetidor de canal activo para recibir las señales y distribuir las señales en un canal, que incluye: una unidad de recuperación del portador para corregir un error de frecuencia del portador de una señal de recepción, una unidad de recuperación de regulación para corregir un error de regulación de muestreo de la señal de recepción, una unidad reflectora del error del portador para reflejar el error de frecuencia del portador desde la unidad de recuperación del portador a una señal de transmisión y una unidad reflectora del error de regulación para reflejar el error de regulación de muestreo extraída desde la unidad de recuperación de regulación a la señal de transmisión.
De conformidad con otro aspecto de la presente invención, se proporciona un aparato de sincronización de frecuencia para un repetidor de canal activo que recibe las señales y distribuye las señales en un canal, que incluye: un convertidor digital-análogo para convertir una señal de recepción análoga en una señal digital, una unidad de recuperación del portador para corregir un error de frecuencia del portador de la señal digital; una unidad de recuperación de regulación para corregir un error de regulación de muestreo para reflejar el error de frecuencia del portador extraído desde la unidad de recuperación del portador para una señal de transmisión; un convertidor análogo-digital para convertir la señal de transmisión con el error de frecuencia del portador en una señal análoga y un oscilador controlador del voltaje para reflejar el error de regulación de muestreo extraído de la unidad de recuperación de regulación en una señal de oscilación y proporcionar la señal de oscilación al convertidor análogo-digital y el convertidor digital-análogo.
De conformidad con otro aspecto de la presente invención, se proporciona un método de sincronización de frecuencia para un repetidor de canal activo que recibe las señales y distribuye las señales en un canal, que incluye las etapas de: a) corregir un error de frecuencia del portador de una señal de recepción; b) corregir un error de frecuencia del portador de una señal de recepción; b) corregir un error de regulación de muestreo de la señal de recepción; c) reflejar el error de frecuencia del portador extraído de la unidad de recuperación del portador a una señal de transmisión y d) reflejar el error de regulación de muestreo extraído de la unidad de recuperación de regulación a la señal de transmisión.
De conformidad con otro aspecto de la presente invención, se proporciona un método de sincronización de frecuencia para un repetidor de canal activo que recibe las señales y distribuye las señales en un canal, que incluye las etapas de: a) convertir una señal de recepción análoga en una señal digital, b) corregir un error de frecuencia del portador de la señal digital; c) corregir un error de regulación de muestreo de la señal digital; c) corregir un error de regulación de muestreo de la señal digital; d) reflejar el error de frecuencia del portador extraído de la etapa b) a una señal de transmisión y e) convertir la señal de transmisión con el error de frecuencia del portador en una señal análoga, en donde el error de regulación de muestreo detectado en la etapa c) es igualmente usado en las etapas a) y e).
El aparato y método de sincronización de frecuencia de la presente invención puede sincronizar la frecuencia de una señal de transmisión con esa de una señal de recepción mediante extraer un error del portador y muestrear la información del error de regulación de muestreo desde una señal de recepción transmitida de un transmisor principal u otro repetidor y usarlos para la modulación de la señal de transmisión.
BREVE DESCRIPCIÓN DE LOS DIBUJOS Los anteriores y otros objetos y características de la presente invención llegarán a ser aparentes a partir de la siguiente descripción de las modalidades preferidas dadas junto con los dibujos que las acompañan, en los cuales: La Figura 1 es un diagrama que muestra un servicio que emplea repetidores convencionales de conformidad con una modalidad del arte previo; La Figura 2 es un diagrama que muestra un servicio que emplea repetidores convencionales de conformidad con otra modalidad de la presente invención; La Figura 3 es un diagrama de bloque que ilustra un repetidor de canal activo de conformidad con una modalidad de la presente invención; La Figura 4 es un diagrama de bloque que describe un repetidor de canal activo de conformidad con otra modalidad de la presente invención; La Figura 5 es un diagrama de bloque que representa un repetidor de canal activo que sincroniza la frecuencia de una señal de transmisión con esa de una señal de recepción mediante usar una señal del Sistema de Posicionamiento Global (GPS) de conformidad con una modalidad de la presente invención; La Figura 6 es un diagrama de bloque que ilustra un aparato de sincronización de frecuencia digital para un repetidor de canal activo de conformidad con una modalidad de la presente invención; La Figura 7 es un diagrama de bloque que muestra una unidad de recuperación del portador y una unidad de recuperación de regulación de la Figura 6 de conformidad con una modalidad de la presente invención; La Figura 8 es un diagrama de bloque que describe una unidad que refleja el error del portador y una unidad que refleja el error de regulación de la Figura 6 de conformidad con una modalidad de la presente invención; La Figura 9 es un diagrama de bloque que describe una unidad que refleja el error del portador y una unidad que refleja el error de regulación de la Figura 6 de conformidad con otra modalidad de la presente invención; La Figura 10 es un diagrama de bloque que ilustra un aparato de sincronización de frecuencia análogo-digital para un repetidor de canal activo de conformidad con una modalidad de la presente invención; La Figura 11 es un diagrama de bloque que ilustra un aparato de sincronización de frecuencia digital para un repetidor de canal activo de conformidad con una modalidad de la presente invención; La Figura 12 es un diagrama de bloque que ilustra un aparato de sincronización de frecuencia digital-análogo para un repetidor de canal activo de conformidad con otra modalidad de la presente invención; La Figura 13 es un diagrama de flujo que ilustra un método de sincronización de la frecuencia digital para un repetidor de canal activo de conformidad con una modalidad de la presente invención; La Figura 14 es un diagrama de flujo que describe un método que refleja el error de frecuencia del portador de la Figura 13 de conformidad con una modalidad de la presente invención; La Figura 15 es un diagrama de flujo que describe un método que refleja el error de frecuencia del portador de la Figura 13 de conformidad con otra modalidad de la presente invención; La Figura 16 es un diagrama de bloque que describe un método que refleja el error de regulación de la Figura 13 de conformidad con una modalidad de la presente invención y La Figura 17 es un diagrama de bloque que describe un método que refleja el error de regulación de la Figura 13 de conformidad con otra modalidad de la presente invención.
DESCRIPCIÓN DETALLADA DE LA INVENCIÓN Otros objetos y aspectos de la invención llegarán a ser aparentes a partir de la siguiente descripción de las modalidades con referencia a los dibujos que la acompañan, que se establecen de aquí en adelante. También, se considera que la descripción detallada en el arte previo relacionada a la presente invención puede enturbiar los puntos de la presente invención, la descripción no se proporcionará en este documento. De aquí en adelante, las modalidades preferidas de la presente invención se describirán con referencia a los dibujos que la acompañan. El mismo número de numeral se usa para los mismos elementos realizando la misma función.
Ante la descripción de la presente invención, el aparato y método de sincronización de frecuencia para un repetidor de canal activo, que se sugiere en la presente invención, es apropiado para la transmisión de televisión digital, el Comité del Sistema de Televisión Avanzada (ATSC) y la Transmisión de Video Digital (DVB), pero la presente invención no se limita al campo anterior y puede aplicarse a un ambiente que requiere un repetidor para formar una red de frecuencia simple general.
La Figura 3 es un diagrama de bloque que ilustra un repetidor de canal activo de conformidad con una modalidad de la presente invención. Como se muestra en la Figura 3, el repetidor de canal activo incluye un receptor RF 301 para recibir las señales de radio frecuencia RF) transmitidas desde un transmisor principal u otro repetidor, un des-modulador 302 para convertir las señales RF recibidas en el receptor RF 301 en señales de banda base, un ecualizador 303 para ecualizar las señales de banda base convertidas en el des-modulador 302 para corregir la distorsión causada en un canal de transmisión, un modulador 304 para convertir las señales de banda base ecualizadas en el ecualizador 303 en las señales RF y un transmisor RF 305 para transmitir las señales RF moduladas.
De aquí en adelante, el repetidor de canal activo de la Figura 3 se describirá en mayor detalle. Primero, el receptor RF 301 recibe las señales RF transmitidas desde el transmisor principal y las señales RF transmitidas desde el transmisor principal y las señales RF recibidas se convierten en las señales de banda base en el des-modulador 302. Entonces, el ruido y las señales de rutas múltiples que se generan en una línea de transmisión entre el transmisor principal y el repetidor de canal activo y las señales de retroalimentación generadas debido al bajo aislamiento de la antena de transmisión/recepción del repetidor de canal activo se removieron de las señales de banda base convertidas en el ecualizador 303. Las señales de banda base que están libre del ruido,, las señales de rutas múltiples y las señales de retroalimentación se convierten en señales RF en el modulador 304 y las señales RF convertidas se transmiten en el transmisor RF 305.
La Figura 4 es un diagrama de bloque que describe un repetidor de canal activo de conformidad con otra modalidad de la presente invención. El repetidor de canal activo de la Figura 4 incluye una antena de recepción 401 , un receptor RF 402, un convertidor bajo de frecuencia intermedia (IF) 403, un des-modulador 404, un ecualizador 405, un modulador 406, un desmodulador 404, un ecualizador 405, un modulador 406, un convertidor alto RF 407, un amplificador de alta energía 408, una antena de transmisión 409 y un oscilador local (LO) 410.
El receptor RF 402 recibe las señales RF transmitidas desde el transmisor principal a través de la antena de recepción 401 y el convertidor bajo IF 403 que convierte hacia abajo la frecuencia de las señales RF recibidas en las señales IF basadas en la frecuencia de referencia del LO 410.
El des-modulador 404 des-modula las señales IF abajo convertidas de la frecuencia en señales de banda base y el ecualizador 405 corrige la distorsión de señal generada en el canal de transmisión mediante ecualizar las señales de banda base des-moduladas y remueve las señales de retroalimentación generadas debido al aislamiento bajo de la antena de recepción/transmisión del repetidor de canal activo.
El modulador 406 modula las señales de banda base ecualizadas en las señales IF y el alto convertidor RF 407 convierte hacia arriba las señales IF en las señales RF basadas en la frecuencia de referencia proporcionada del LO 410. También el amplificador de alta potencia 408 amplifica las señales RF convertidas en alto y la antena de transmisión 409 transmite las señales RF amplificadas.
En este documento, la frecuencia de las señales de transmisión del repetidor de canal activo de las Figuras 3 y 4 deberán de ser la misma como la frecuencia de las señales transmitidas desde el transmisor principal u otro repetidor. Las señales de recepción y las señales de transmisión pueden sincronizarse mediante usar una señal de referencia externa o usando la información de error de portador y muestreando la información de error de regulación de la señal de recepción.
La Figura 5 es un diagrama de bloque que describe un repetidor de canal activo que sincroniza la frecuencia de una señal de transmisión con esa de una señal de recepción mediante usar una señal del Sistema de Posicionamiento Global (GPS) de conformidad con una modalidad de la presente invención. El repetidor de canal activo además incluye un receptor GPS 411.
El receptor GPS 411 divide una señal de referencia GPS recibida desde el exterior y proporciona señales de oscilación necesarias para la conversión análoga-digital (ADC) del des-modulador 406. También, el receptor GPS 411 divide la señal de referencia GPS recibida y proporciona la señal para el LO 410. El LO 410 proporciona la frecuencia de referencia al convertidor bajo IF 403 y el convertidor alto RF 407 basado en la señal de referencia GPS.
Mientras tanto, el transmisor principal recibe la misma señal de referencia GPS como la señal de referencia GPS recibida en el repetidor de canal activo de la Figura 5 y se usa para convertir las señales digitales en señales análogas o reconvertir las señales análogas en señales RF.
Además, la frecuencia de la señal transmitida desde el transmisor principal llega a ser el mismo como la frecuencia de las señales transmitidas desde la antena de transmisión del repetidor de canal activo de la Figura 4. Sin embargo, existe un problema que el receptor GPS deberá ser más adicionalmente en el transmisor principal y los repetidores de canal activo.
Las señales digitales generadas en el interior del transmisor principal corren hacia la conversión digital-análogo, se convierten ascendentemente en una frecuencia RF predeterminada y se transmite a través de la antena. En este documento, cuando el valor teórico de la frecuencia RF predeterminada se asume para ser fc, la frecuencia real es (fc+?fc). La diferencia de frecuencia ?fc se origina desde un error del LO usado para la conversión análoga-digital y conversión de frecuencia en el transmisor principal. Por lo tanto, dado que la frecuencia de una señal de recepción ingresada en el repetidor de canal activo es (fc+?fc), la señal de transmisión del repetidor de canal activo deberá tener la frecuencia (fc+?fc).
Mientras tanto, la frecuencia usada para la conversión ascendente de frecuencia o conversión descendente de las señales análogas en el repetidor de canal activo deberá divergirse de la misma oscilación local. Esto no tiene relación con el error de frecuencia ?fc de la señal de recepción y es para prevenir un tercer error de frecuencia que puede generarse antes y después de la conversión descendente de frecuencia de la señal de recepción y la conversión ascendente de frecuencia de la señal de transmisión. Sin embargo es ordinario usar un oscilador local para realizar la conversión de frecuencia en un sistema simple y no es un dispositivo de núcleo para sincronizar la frecuencia de la transmisión con esa de las señales de recepción.
El aparato de sincronización de frecuencia para un repetidor de canal activo, que se sugiere en la presente invención puede clasificarse en un tipo digital cuando el voltaje fijo se usa como una entrada para un oscilador de control de voltaje proporcionando una frecuencia de oscilación usada para la conversión análogo-digital y conversión digital-análoga y en un tipo digital-análogo cuando una salida de la unidad de recuperación de regulación se usa.
La Figura 6 es un diagrama de bloque ilustrando un aparato de sincronización de frecuencia digital para un repetidor de canal activo de conformidad con una modalidad de la presente invención. Como se ilustra en la Figura 6, el aparato de sincronización de frecuencia digital para un repetidor de canal activo, que se sugiere en la presente invención, se proporciona con una frecuencia de oscilación de un oscilador controlado de voltaje 690 que usa un voltaje fijo como una entrada cuando las señales se convierten en un convertidor análogo-digital (ADC) 610 y un convertidor digital-análogo (DAC) 680.
Una unidad de recuperación del portador 620 y una unidad de recuperación de regulación 630 que se ilustra en la Figura 6, compensa un error de portador y un error de regulación de muestreo, que se referirá como un error de regulación en este documento, en las señales de recepción que se convierten en señales digitales en el convertidor análogo-digital 610 y las señales de error compensadas se modulan en un modulador 650 a través de un procesador de señal 640 incluyendo la recuperación del símbolo y los procesos de ecualización. En este documento, dado que las señales moduladas no incluyen el error de frecuencia que existe en las señales ingresadas al convertidor análogo-digital 610, el error de frecuencia se refleja a las señales moduladas en una unidad reflectora del error de regulación 660 y una unidad reflectora del error del portador 670. En resumen, el error de frecuencia del portador y el error de regulación extraído de la unidad de recuperación del portador 620 y la unidad de recuperación de regulación 630 se refleja a las señales de transmisión en la unidad reflectora del error del portador 670 y la unidad reflectora del error de regulación 660.
La Figura 7 es un diagrama de bloque que muestra la unidad de recuperación del portador y la unidad de recuperación de regulación de la Figura 6 de conformidad con una modalidad de la presente invención. La unidad de recuperación del portador 620 de la Figura 6 incluye un convertidor de frecuencia 621 , un detector de error de portador 622, un filtrador de circuito 623 y un oscilador numéricamente controlado 624 y la unidad de recuperación de regulación 630 de la Figura 6 incluye un re-extractor de muestras 631 , un detector del error de regulación 632, un filtro de circuito 633 y un oscilador numéricamente controlado 634. Sin embargo, la unidad de recuperación del portador 620 y la unidad de recuperación de regulación 630 puede usar algoritmos diversos y la ubicación de los mismos puede cambiarse de conformidad con el algoritmo empleado.
La unidad de recuperación del portador 620 compensa la frecuencia del portador y los errores de fase después de que cierto tiempo pasa y el proceso de adquisición del portador se completa. En otras palabras, el detector del error del portador 622 detecta un error de fase de portador en una señal de recepción ingresada mediante usar algoritmos diversos de conformidad con un esquema de detección del error y el filtro de circuito 623 acumula los errores de fase del portador detectados en el detector de error del portador 622 y egresa un valor de error de promedio uniforme. El oscilador numéricamente controlado 624 convierte el valor de error acumulado en un valor de frecuencia. Entonces, el convertidor de frecuencia 621 realiza la multiplicación compleja en las señales de recepción ingresadas y el valor de frecuencia y mueve la frecuencia central de la señal de recepción ingresada tanto como el valor de frecuencia. En este documento, la calidad (cantidad de variaciones cíclicas de fase) del valor de frecuencia puede ajustarse por el ancho de banda del filtro de circuito 623. Lo más estrecho del ancho de banda es, lo más pequeño que la cantidad de variaciones cíclicas de fase es, además la calidad del valor de frecuencia se mejora.
Mientras tanto, la unidad de recuperación de regulación 630 compensa la frecuencia de regulación y los errores de fase después de que pasa un cierto tiempo y un proceso de adquisición de regulación se completa. En resumen, el detector de error de regulación 632 detecta los errores de fase de regulación en una señal de recepción ingresada mediante usar diversos algoritmos de conformidad con un esquema de detección de errores. El filtro de circuito 633 acumula los errores de fase de regulación detectados en el detector de error de regulación 632 y egresa un valor de error promedio uniforme y el oscilador numéricamente controlado 634 convierte el valor de error acumulado en una proporción de muestra. Entonces, el re-extractor de muestras 631 re-extrae la señal de recepción ingresada basada en la proporción de muestra convertida. En este documento, la calidad (cantidad de variaciones cíclicas de fase) de la proporción de muestra puede ajustarse mediante el ancho de banda del filtro de circuito 633. Entre más estrecho es el ancho de banda, la calidad de las variaciones cíclicas de fase se disminuye, además la calidad de la proporción de muestra se mejora.
La Figura 8 es un diagrama de bloque que describe una unidad reflectora del error de portador y una unidad reflectora del error de regulación de la Figura 6 de conformidad con una modalidad de la presente invención. La unidad reflectora del error del portador 670 y la unidad reflectora del error de regulación 660 refleja el error de frecuencia del portador y el error de regulación a señales de transmisión mediante usar un valor de error egresado de los filtros de circuito 623 y 633 de la unidad de recuperación del portador 620 y la unidad de recuperación de regulación 630 de la Figura 7.
Cuando una frecuencia del centro teórica de una señal de recepción ingresada al convertidor de frecuencia 621 de la unidad de recuperación del portador es fc y la frecuencia central real es (fc+?fc) y una frecuencia teórica de una señal de salida del convertidor de frecuencia 621 es 0, el convertidor de frecuencia 621 de la unidad de recuperación del portador 620 mueve la frecuencia central (fc+?fc) a la izquierda de la configuración del error de frecuencia tanto como +?fc.
Cuando una frecuencia central teórica de una señal de transmisión ingresada a la unidad reflectora del error del portador 670 es 0 y una frecuencia central teórica de la señal de transmisión egresada es ft, la unidad reflectora del error del portador 670 mueve la frecuencia central a la derecha tanto como (fc+?fc), que es lo opuesto a la operación en la unidad de recuperación del portador 620, para reflejar el error de frecuencia +?fc de la señal de recepción.
En resumen, la unidad reflectora del error del portador 670 de la Figura 8 incluye un filtro de paso bajo 671 , un oscilador numéricamente controlado 672, un inversor de frecuencia 673 y un convertidor de frecuencia 674. El oscilador numéricamente controlado 672 convierte el valor de error egresado desde el filtro de circuito 622 de la unidad de recuperación del portador 620 en un valor de frecuencia y el inversor de frecuencia 673 invierte el signo del valor de frecuencia egresado desde el oscilador numéricamente controlado 672. El convertidor de frecuencia 674 cambia la frecuencia de la señal de transmisión mediante reflejar el valor de frecuencia invertido. En este documento, la inversión del signo del valor de frecuencia significa multiplicar una parte del seno por -1 cuando la salida del oscilador numéricamente controlado 672 se forma de un valor de coseno y un valor de seno. El filtro de bajo paso 671 controla la cantidad de variaciones cíclicas de fase agregadas a la señal de transmisión y que no se requieren necesariamente.
Mientras tanto, cuando una frecuencia de muestreo teórica de una señal de recepción ingresada al re-extractor de muestras 631 de la unidad de recuperación de regulación 630 es f¡ y una frecuencia de muestreo real es (f¡+?f¡) y una frecuencia de muestreo teórica de la señal egresada del re-extractor de muestras 631 es fs, la salida del oscilador numéricamente controlado fs 634 de la unidad de recuperación de regulación 630 deberá ser . Cuando el re-extractor (fi + Afi) fs de muestras 631 extrae la señal de recepción en una proporción de , la frecuencia de muestreo de una señal de salida del re-extractor de muestra 631 llega a fsy ?f¡ se establece.
Para la frecuencia de muestreo de una señal de transmisión egresada de la unidad reflectora de error de regulación 660 para ser la misma como la frecuencia de muestreo (f¡+?f¡) de la señal de recepción ingresada a la unidad de recuperación de regulación 630, la unidad reflectora de error de regulación 660 deberá re-extraerse la señal de transmisión en una proporción de (fi + fi) fs En resume, la unidad reflectora de error de regulación 660 de la Figura 8 incluye un filtro de bajo paso 661 , un oscilador numéricamente controlado 662, un convertidor inverso 663 y un reextractor de muestras 664. El oscilador numéricamente controlado 662 convierte el valor de error egresado desde el filtro de circuito 632 de la unidad de recuperación de regulación 630 en una proporción de muestra, y el convertidor inverso 663 que invierte y convierte la proporción de muestra egresada desde el oscilador numéricamente controlado 662. El re-extractor de muestras 664 re-extrae la señal de transmisión de conformidad con la proporción de muestra convertida inversa. En este documento, cuando la señal egresada es a, el convertidor inverso 663 egresa 1/a y el filtro de paso bajo 661 , que controla la cantidad de variaciones cíclicas de fase agregadas a la señal de transmisión no se requiere necesariamente.
La Figura 9 es un diagrama de bloque que describe la unidad reflectora de error del portador y la unidad reflectora del error de regulación de la Figura 6 de conformidad con otra modalidad de la presente invención. La unidad reflectora del error del portador 670 y la unidad reflectora del error de regulación 660 refleja el error del portador y el error de regulación para la señal de transmisión mediante usar una señal egresada de los osciladores numéricamente controlados 624 y 634 de la unidad de recuperación del portador 620 y la unidad de recuperación de regulación 630.
En otras palabras, si la estructura y la frecuencia fundamental del oscilador numéricamente controlados 672 de la unidad reflectora del error del portador 670 de la Figura 8 son los mismos como la estructura y la frecuencia fundamental del oscilador numéricamente controlado 624 de la unidad de recuperación del portador 620, la unidad reflectora del error del portador 670 puede formarse mediante usar solamente el inversor de frecuencia 673 y el convertidor de frecuencia 674. En este documento, la frecuencia fundamental de los osciladores numéricamente controlados 624 y 672 es el valor de egreso cuando la entrada es 0.
También, si la estructura y la proporción de muestra fundamental del oscilador numéricamente controlado 662 de la unidad reflectora de error de regulación 660 de la Figura 8 son las mismas como la estructura y la proporción de muestra fundamental del oscilador numéricamente controlado 634 de la unidad de recuperación de regulación 630, la unidad reflectora del error de regulación 660 puede formarse mediante usar solamente el convertidor inverso 663 y el re-extractor de muestras 664. En este documento, la proporción de muestra fundamental de los osciladores numéricamente controlados 634 y 662 son el valor de salida cuando el ingreso es 0.
Mientras tanto, la unidad reflectora del error del portador 670 y la unidad reflectora del error de regulación 660 de la Figura 8 usa señales egresadas desde los filtros de circuito 623 y 633 de la unidad de recuperación del portador 620 y la unidad de recuperación de regulación 630, respectivamente. La unidad reflectora del error del portador 670 y la unidad reflectora del error de regulación 660 de la Figura 9 usa señales egresadas del oscilador numéricamente controlado 624 un 634 de la unidad de recuperación del portador 620 y la unidad de recuperación de regulación 630, respectivamente. Sin embargo, es obvio para aquellos expertos en la técnica que es posible ensamblar la unidad reflectora del error del portador 670 de la Figura 8 y la unidad reflectora del error de regulación de la Figura 9 y para ensamblar la unidad reflectora del error del portador 670 de la Figura 9 y la unidad reflectora del error de regulación 660 de la Figura 8.
La Figura 10 es un diagrama de bloque que ilustra un aparato de sincronización de frecuencia digital-análogo para un repetidor de canal activo de conformidad con una modalidad de la presente invención. La unidad de recuperación del portador 620 y la unidad reflectora del error del portador 670 de la Figura 10 son las mismas como la unidad de recuperación del portador 620 y la unidad reflectora del error del portador 670 de la Figura 8 en su estructura, pero es obvio para aquellos expertos en la técnica que la unidad de recuperación del portador 620 y la unidad reflectora del error del portador 670 de la Figura 10 tiene estructuras de la unidad de recuperación del portador 620 y la unidad reflectora del error del portador 670 de la Figura 9.
Mientras tanto, la unidad de recuperación de regulación 710 de la Figura 10 incluye el detector del error de regulación 711 y el filtro de circuito 710 y detecta un error de regulación en la señal de recepción ingresada, acumula los errores de regulación detectados y proporciona un valor de error promedio uniforme para el oscilador controlado de voltaje 720. El oscilador controlado de voltaje 720. El oscilador controlado de voltaje 720 proporciona la frecuencia de oscilación al convertidor análogo-digital 610 y el convertidor digital-análogo 680 basado en el error de regulación ingresado desde el filtro de circuito 712 para por lo tanto reflejar el error de regulación de la señal recibida para la señal de transmisión.
La Figura 11 es un diagrama de bloque que ilustra un aparato de sincronización de frecuencia para un repetidor de canal activo de conformidad con una modalidad de la presente invención. El convertidor análogo-digital (ADC) 801 convierte una señal análoga en una señal digital basada en una señal de reloj proporcionada desde un oscilador controlado de voltaje (VCO) 802 cuya entrada es un voltaje fijo.
La unidad de recuperación del portador 803 convierte la señal digital convertida en una señal en fase (I) y una señal de fase de cuadratura (Q), extrae un error de frecuencia del portador y cambia las frecuencias centrales de las señales I y Q a cero (0) individualmente. En resumen, la unidad de recuperación del portador 803 cambia los componentes de piloto de las señales I y Q por -2.69 MHz.
El filtro igualado 804 maximiza la proporción señal a ruido mediante realizar la filtración igualada en las señales I y Q cuyas frecuencias de centro se cambian a cero. Un primer convertidor ascendente 805 convierte en forma ascendente las señales I y Q filtradas de manera que las frecuencias centrales de las señales I y Q se colocan en una banda base. Esto es, el primer convertidor ascendente 805 cambia los componentes piloto de las señales I y Q filtradas a la frecuencia 0 individualmente.
Un agregador 806 agrega las señales I y Q de frecuencia ascendente convertidas y restaura las señales de banda base. La unidad de recuperación de regulación 807 compensa el error de regulación de muestreo de la señal de banda base restaurada. Las señales libres del error de frecuencia del portador y el error de restauración van a través del procesamiento de señales tal como la restauración del símbolo y ecualización.
La unidad reflectora del error de regulación 808 refleja el error de regulación extraído de la unidad de recuperación de regulación 807 para la señal procesada. En resumen, la señal procesada se re-extrae de conformidad con una proporción de muestra basada en el error de regulación.
La señal re-extraída se transforma a la señal I y Q. Un primer convertidor inferior 809 convierte descendentemente las señales I y Q y cambia las frecuencias centrales de las señales I y Q a cero. En resumen, los componentes piloto respectivos se cambian a -2.69 MHz.
Un filtro 810 filtra las señales I y Q de frecuencia descendentemente convertidas y una unidad reflectora del error del portador 811 inversamente refleja el error de frecuencia del portador extraído de la unidad de recuperación del portador 803 para las señales I y Q filtradas mientras se convierten ascendentemente.
Un convertidor digital-análogo 812 convierte la señal reflejada con el error de frecuencia del portador en una señal análoga basada en un reloj de señales proporcionado desde un oscilador de voltaje 802 cuya entrada es un voltaje fijo.
Aunque la unidad de recuperación del portador 803, la unidad de recuperación de regulación 807, la unidad reflectora del error del portador 811 y la unidad reflectora del error de regulación 808 de la modalidad de la Figura 11 emplea las estructuras de la Figura 9, pueden realizarse para tener las estructuras de la Figura 8. También es posible que puedan realizarse mediante combinar las estructuras de las Figuras 8 y 9.
La Figura 12 es un diagrama de bloque que ilustra un aparato de sincronización de frecuencia digital-análogo para un repetidor de canal activo de conformidad con otra modalidad de la presente invención. Diferentemente de la Figura 11 , la unidad de recuperación de regulación 910 incluye un detector de error de regulación 911 y un filtro de circuito 912 y un oscilador controlado de voltaje 920 proporciona la frecuencia de oscilación a un convertidor análogo-digital 930 y un convertidor digital-análogo 940 basado en un error de regulación egresado del filtro de circuito 912 de la unidad de recuperación de regulación 910. Aunque la unidad de recuperación del portador 803 y la unidad reflectora del error de portador 808 se realizan en las mismas estructuras como se muestra en la Figura 9, pueden realizarse en las estructuras de la Figura 8.
La Figura 13 es un diagrama de flujo que describe un método de sincronización de frecuencia digital para un repetidor de canal activo de conformidad con una modalidad de la presente invención.
Como se ilustra en la Figura 13, en la etapa 1310, primero un error de frecuencia de portador de una señal transmitida desde el transmisor principal y otro repetidor de canal activo se compensa y en la etapa 1320, un error de regulación se compensa.
Aunque los algoritmos pueden incorporarse para compensar el error de frecuencia del portador, como se muestra en la Figura 7, el detector del error del portador 622 detecta un error de fase de portador en una señal de recepción ingresada y el filtro de circuito 623 acumula el error de fase del portador detectado y egresa un valor de error promedio uniforme. Entonces, el oscilador numéricamente controlado 624 convierte el valor de error en un valor de frecuencia y el convertidor de frecuencia 621 compensa el error de frecuencia del portador mediante cambiar la frecuencia central de la señal de recepción ingresada tanto como el valor de frecuencia.
En resumen, cuando una frecuencia central teórica de la señal de recepción ingresada al convertidor de frecuencia 621 de la unidad de recuperación del portador 620 es fc y la frecuencia central real es (fc+?fc) y una frecuencia teórica de la señal egresada del convertidor de frecuencia 621 es cero, el convertidor de frecuencia 621 de la unidad de recuperación del portador 620 cambia la frecuencia central a la izquierda tanto como (fc+?fc) para configurar el error de frecuencia +?fc.
Aunque los diversos logaritmos pueden incorporarse para compensar un error de regulación, como se muestra en la Figura 7, el detector de error de regulación 623 detecta un error de fase de regulación en la señal de recepción ingresada y el filtro de circuito 633 acumula el error de fase de regulación detectado y egresa un valor de error promedio uniforme. Entonces, el oscilador numéricamente controlado 634 convierte el valor de error en una proporción de muestra y el re-extractor de muestras 631 re-extrae la señal de recepción ingresada de conformidad a la proporción de muestra y compensa el error de regulación.
En resumen, cuando una frecuencia de muestreo teórica de la señal de recepción ingresada al re-extractor de muestras 631 de la unidad de recuperación de regulación 620 es f¡ y la frecuencia de muestreo real es (f¡+?f¡) y una frecuencia de muestreo teórica de la señal egresada del re-extractor de muestras 631 es fs, el egreso del oscilador numéricamente controlado 634 de la unidad de recuperación de regulación 630 deberá ser fs . Cuando el re-extractor de (fi + 4/0 muestras 631 re-extrae la señal de recuperación en una proporción de f - , la señal (fi + 4/0 egresada del re-extractor de muestras 631 tiene una frecuencia de muestreo fs para por lo tanto configurar el ?f¡.
Subsecuentemente, en la etapa 1330, el error de frecuencia del portador extraído del proceso de compensación del error de frecuencia del portador se refleja en la señal transmitida y en la etapa 1340, el error de regulación extraído del proceso de compensación del error de regulación se refleja en la señal de transmisión. Además, las señales transmitidas desde un repetidor de canal activo se sincronizan con las señales transmitidas desde el transmisor principal u otro repetidor de canal activo.
La Figura 14, que es un diagrama de flujo que describe un método reflector del error de frecuencia del portador de la Figura 13 de conformidad con una modalidad de la presente invención, que refleja el error de frecuencia del portador a la señal de transmisión mediante usar el error de fase del portador promedio acumulado en y egresado del filtro de circuito 623 en el proceso de compensación del error de frecuencia del portador.
Como se ilustra en la Figura 14, en la etapa 140, el error de fase de portador acumulado en y egresado en promedio del filtro de circuito 623 se convierte en un valor de frecuencia y en la etapa 1420, el signo del valor de frecuencia se invierte. En la etapa 1430, la frecuencia del portador de la señal de transmisión se cambia tanto como el valor de frecuencia de signo invertido. En resumen, cuando una frecuencia de centro teórica de la señal de transmisión ingresada es 0 y una frecuencia de centro teórico de la señal de transmisión egresada es ft, la frecuencia central deberá cambiarse a la derecha por (f +?fc), que es opuesta a la compensación del error de frecuencia del portador, para reflejar el error de frecuencia Afc de la señal de recepción transmitida desde el transmisor principal u otro repetidor para la señal de transmisión.
Mientras tanto, un proceso de filtro de paso bajo puede además incluirse para reducir las variaciones cíclicas de fase del error de fase del portador que se acumula en y egresa en promedio desde el filtro de circuito 623.
La Figura 15, que es un diagrama de flujo que describe un método reflector del error de frecuencia del portador de la Figura 13, de conformidad con otra modalidad de la presente invención, refleja el error de frecuencia del portador a la señal de transmisión mediante usar el valor de frecuencia egresado desde el oscilador numéricamente controlado 623 en el proceso de compensación del error de frecuencia del portador.
Como se muestra en la Figura 15, en la etapa 1510, el signo del valor de frecuencia para el error de fase del portador egresado desde el oscilador numéricamente controlado 624 se invierte. Entonces, en la etapa 1520, la frecuencia del portador de la señal de transmisión se cambia por el valor de frecuencia de signo invertido.
La Figura 16, que es un diagrama de flujo que describe un método reflector del error de regulación de la Figura 13 de conformidad con una modalidad de la presente invención, refleja el error de regulación en una señal de transmisión mediante usar el error de fase de regulación que se acumula en y se egresa en promedio desde el filtro de circuito 633 en el proceso de compensación del error de regulación.
Como se ilustra en la Figura 16, primero, en la etapa 1610, el error de fase de regulación acumulado en y egresado en promedio desde el filtro de circuito 633 en una proporción de la muestra. En resumen, cuando una frecuencia de muestreo teórico de la señal de recepción transmitida desde el transmisor principal u otro repetidor es f, y la frecuencia de muestreo real es (f,+?f,) y la frecuencia de muestreo real es (f¡+?f¡) y la frecuencia de muestreo compensado con el error de regulación es fs, la proporción de la muestra es fs (fi + ?fi) Subsecuentemente, en la etapa 1620, un número inverso para la proporción de la muestra se obtiene. Esto es (fi + A /) , que es un número inverso del (fi + Afi) , se obtiene. f fs En la etapa 1630, la señal de transmisión se re-extrae en una proporción del número inverso. En resumen, cuando la frecuencia de muestreo de la señal de transmisión compensada con el error de regulación es fs y la señal de transmisión se re-extrae en una proporción de (fi + ?fi) — — , el resultado llega a ser el mismo como la frecuencia de muestreo (f,+?f,) de la señal de fs recepción transmitida desde el transmisor principal u otro repetidor.
Mientras tanto, un proceso de filtración de bajo paso puede incluirse además para reducir las variaciones cíclicas de fase del error de fase de regulación acumulado en y egresado desde el filtro de circuito 633.
La Figura 17 que es un diagrama de flujo que describe un método reflector del error de regulación de la Figura 13 de conformidad con otra modalidad de la presente invención, refleja el error de regulación para la señal de transmisión mediante usar la proporción de muestra egresada desde el oscilador numéricamente controlado 634 en el proceso de compensación del error de regulación.
Como se ilustra en la Figura 17, primero en la etapa 1710, un número inverso de la proporción de muestra egresada desde el oscilador numéricamente controlado 634 se obtiene y en la etapa 1720, la señal de transmisión se re-extrae en una proporción del número inverso.
Como se describe, el método de la presente invención puede incorporarse en la forma de un programa y registrado en un medio de registro legible por computadora, tal como un CD-ROM, RAM, ROM, un disco floppy, un disco duro, un disco magneto-óptico. Dado que el proceso puede implementarse fácilmente por aquellos expertos en la técnica, una descripción adicional no se proporcionará.
Mientras la presente invención se ha descrito con respecto a ciertas modalidades preferidas, será aparente para aquellos expertos en la técnica que varios cambios y modificaciones pueden hacerse sin apartarse del alcance de la invención como se define en las siguientes reivindicaciones.

Claims (22)

REIVINDICACIONES
1. Un aparato de sincronización de frecuencia para un repetidor de canal activo que recibe las señales en un canal y distribuye las señales en el mismo canal, comprendiendo: un medio de recuperación del portador para compensar un error de frecuencia del portador de una señal de recepción; un medio de recuperación de regulación para compensar un error de regulación de muestreo de la señal de recepción; un medio reflector del error del portador para reflejar el error de frecuencia del portador extraído del medio de recuperación del portador a una señal de transmisión y un medio reflector del error de regulación para reflejar el error de regulación de muestreo extraído del medio de recuperación de regulación a la señal de transmisión.
2. El aparato de conformidad con la reivindicación 1 , en donde el medio reflector del error del portador incluye: un oscilador numéricamente controlado para convertir un error de fase del portador extraído de los medios de recuperación del portador en un valor de frecuencia; un inversor de frecuencia para invertir el signo del valor de frecuencia convertido y un convertidor de frecuencia para cambiar la frecuencia del portador de la señal de transmisión tanto como el valor de frecuencia de signo invertido.
3. El aparato de conformidad con la reivindicación 2, en donde el medio reflector del error del portador además incluye: un filtro de bajo paso para reducir las variaciones cíclicas de fase del error de fase del portador extraído de los medios de recuperación del portador.
4. El aparato de conformidad con la reivindicación 1 , en donde los medios reflectores del error del portador incluyen: un inversor de frecuencia para invertir el signo del error de frecuencia del portador egresado desde el oscilador numéricamente controlado de los medios de recuperación del portador y un convertidor de frecuencia para cambiar la frecuencia del portador de la señal de transmisión tanto como el error de frecuencia del portador de signo invertido.
5. El aparato de conformidad con la reivindicación 1 , en donde el medio reflector del error de regulación incluye: un oscilador numéricamente controlado para convertir el error de fase de regulación de muestreo extraído del medio de recuperación de regulación en una proporción de muestra; un convertidor inverso para obtener un valor inverso de la proporción de muestra convertida y un re-extractor para la re-extracción de la señal de transmisión de conformidad con el valor inverso de la proporción de muestra.
6. El aparato de conformidad con la reivindicación 5, que además incluye: un filtro de bajo paso para reducir las variaciones cíclicas de fase del error de fase de regulación de muestreo extraído de los medios de recuperación de regulación.
7. El aparato de conformidad con la reivindicación 1 , que además comprende: un convertidor inverso para obtener un valor inverso de la proporción de muestra basado en el error de fase de regulación de muestreo egresado desde el oscilador numéricamente controlado de los medios de recuperación de regulación y un re-extractor para re-extraer la señal de transmisión de conformidad con el valor inverso de la proporción de muestra.
8. Un aparato de sincronización de frecuencia para señales de recepción del repetidor de canal activo en un canal y distribuir las señales en el mismo canal, comprendiendo: un medio de conversión análogo-digital para convertir una señal de recepción análogo en una señal digital; un medio de recuperación del portador para compensar un error de frecuencia del portador de la señal digital; un medio de recuperación de regulación para compensar un error de regulación de muestreo de la señal digital; un medio reflector del error del portador para reflejar el error de frecuencia del portador extraído de los medios de recuperación del portador para una señal de transmisión; un medio de conversión digital-análogo para convertir la señal de transmisión reflejada con el error de frecuencia del portador en una señal análoga y un oscilador de voltaje controlado para reflejar el error de regulación de muestreo extraído de los medios de recuperación de regulación en una señal de oscilación y proporcionar la señal de oscilación a los medios de conversión análogo-digitales y los medios de conversión digitales-análogos.
9. El aparato de conformidad con la reivindicación 8, en donde el medio reflector del error del portador incluye: un oscilador numéricamente controlado para convertir el error de fase del portador extraído de los medios de recuperación del portador en un valor de frecuencia; un inversor de frecuencia para invertir el signo del valor de frecuencia convertido y un convertidor de frecuencia para cambiar una frecuencia del portador de la señal de transmisión tanto como el valor de frecuencia signo invertida.
10. El aparato de conformidad con la reivindicación 9, en donde los medios reflectores del error del portador además incluyen: un filtro de bajo paso para reducir las variaciones cíclicas de fase del error de fase del portador extraído del medio de recuperación del portador.
11. El aparato de conformidad con la reivindicación 8, en donde los medios reflectores del error del portador ¡ncluyen: un inversor de frecuencia para invertir el signo del error de frecuencia del portador egresado del oscilador numéricamente controlado de los medios de recuperación del portador y un convertidor de frecuencia para cambiar una frecuencia de portador de la señal de transmisión tanto como el error de frecuencia del portador de signo invertido.
12. Un método de sincronización de frecuencia para un repetidor de canal activo que recibe las señales en un canal y distribuyendo las señales en el mismo canal, comprendiendo las etapas de: a) compensar un error de frecuencia del portador de una señal de recepción; b) compensar un error de regulación de muestreo de la señal de recepción; c) reflejar el error de frecuencia del portador extraído en la etapa (a) para una señal de transmisión y d) reflejar el error de regulación de muestreo extraído en la etapa (b) en la señal de transmisión.
13. El método de conformidad con la reivindicación 12, en donde la etapa c) incluye las etapas de: d ) convertir un error de fase de portador extraído en la etapa a) en un valor de frecuencia; c2) invertir el signo del valor de frecuencia convertido y c3) cambiar la frecuencia del portador de la señal de transmisión tanto como el valor de frecuencia de signo invertido.
14. El método de conformidad con la reivindicación 13, en donde la etapa c) además incluye la etapa de: c4) reducir las variaciones cíclicas de fase del error de fase de portador extraídas de la etapa a).
15. El método de conformidad con la reivindicación 12, en donde la etapa a) incluye la etapa de: a1 ) detectar un error de fase de portador en la señal de recepción y convertir el error de fase del portador en un valor de frecuencia y la etapa c) incluye las etapas de: c2) invertir el signo del valor de frecuencia y c3) cambiar una frecuencia del portador de la señal de transmisión tanto como el valor de frecuencia de signo invertido.
16. El método de conformidad con la reivindicación 12, en donde la etapa d) incluye la etapa de: d1 ) convertir el error de fase de regulación de muestreo detectado en la etapa b) en una proporción de muestra; d2) obtener un valor inverso de la proporción de muestra y d3) re-muestrear la señal de transmisión de conformidad con el valor inverso de la proporción de muestra.
17. El método de conformidad con la reivindicación 16, en donde la etapa d) además incluye la etapa de: d4) reducir las variaciones cíclicas de fase del error de fase de regulación de muestreo detectadas en la etapa b).
18. El método de conformidad con la reivindicación 12, en donde la etapa b) incluye la etapa de: b1 ) detectar un error de fase de regulación de muestreo en la señal de recepción y convertir el error de fase de regulación de muestreo en una proporción de muestra y la etapa d) incluye las etapas de: d2) obtener un valor inverso de la proporción de muestra y d3) re-muestrear la señal de transmisión de conformidad con el valor inverso de la proporción de muestra.
19. Un método de sincronización de frecuencia para un repetidor de canal activo que recibe señales en un canal y distribuye las señales en el mismo canal, comprendiendo las etapas de: a) convertir una señal de recepción análoga en una señal digital; b) compensar un error de frecuencia del portador de la señal digital; c) compensar un error de regulación de muestreo de la señal digital; d) reflejar el error de frecuencia del portador extraído en la etapa b) a una señal de transmisión y e) convertir la señal de transmisión reflejada con el error de frecuencia del portador en una señal análoga, en donde el error de regulación de muestreo detectado en la etapa c) es igualmente usado en las etapas a) y e).
20. El método de conformidad con la reivindicación 19, en donde la etapa d) incluye las etapas de: d1 ) convertir el error de fase de portador extraído en la etapa b) en un valor de frecuencia; d2) invertir el signo del valor de frecuencia convertido y d3) cambiar una frecuencia de portador de la señal de transmisión tanto como el valor de frecuencia de signo invertido.
21. El método de conformidad con la reivindicación 19, en donde la etapa d) además incluye la etapa de: d4) reducir las variaciones cíclicas de fase del error de fase del portador extraído.
22. El método de conformidad con la reivindicación 19, en donde la etapa b) incluye la etapa de: b1 ) detectar un error de fase del portador en la señal de recepción y convertir el error de fase del portador detectado en un valor de frecuencia y la etapa d) incluye las etapas de: d2) invertir el signo del valor de frecuencia y d3) cambiar una frecuencia del portador de la señal de transmisión tanto como el valor de frecuencia de signo invertido.
MXPA06013059A 2004-05-12 2005-05-12 Aparato y metodo para sincronizacion de frecuencia correspondiente en un repetidor de canal activo. MXPA06013059A (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20040033656 2004-05-12
PCT/KR2005/001394 WO2005117433A1 (en) 2004-05-12 2005-05-12 Apparatus and method for corresponding frequency synchronization in on-channel repeater

Publications (1)

Publication Number Publication Date
MXPA06013059A true MXPA06013059A (es) 2007-02-14

Family

ID=35451274

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA06013059A MXPA06013059A (es) 2004-05-12 2005-05-12 Aparato y metodo para sincronizacion de frecuencia correspondiente en un repetidor de canal activo.

Country Status (6)

Country Link
US (1) US7773665B2 (es)
KR (1) KR100613908B1 (es)
CN (1) CN100531357C (es)
CA (1) CA2564044C (es)
MX (1) MXPA06013059A (es)
WO (1) WO2005117433A1 (es)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100805815B1 (ko) * 2006-12-08 2008-02-21 한국전자통신연구원 분산중계기의 주파수 일치 장치 및 그 방법
ITTO20070194A1 (it) 2007-03-15 2008-09-16 Prod El S P A Perfezionamenti nelle tecniche di sincronizzazione per reti di comunicazioni radio-mobili iso-frequenziali simulcast
US8279988B2 (en) * 2007-09-11 2012-10-02 Advanced Receiver Technologies, Llc Efficient channel estimate based timing recovery
KR100896795B1 (ko) * 2007-11-21 2009-05-11 한국전자통신연구원 중계기 및 그의 신호 처리 방법과 그의 주파수 동기 변환방법
KR100932279B1 (ko) * 2007-12-11 2009-12-16 한국전자통신연구원 중계기 및 그의 신호 처리 방법 및 주파수 변환 방법
EP2908444A1 (en) 2008-06-24 2015-08-19 Telefonaktiebolaget L M Ericsson (PUBL) Methods and arrangements for frequency selective repetition
US8451386B2 (en) * 2009-06-08 2013-05-28 Himax Media Solutions, Inc. Digital intermediate frequency demodulator
TWI407785B (zh) * 2009-06-08 2013-09-01 Himax Media Solutions Inc 數位中頻解調器
US8831073B2 (en) 2009-08-31 2014-09-09 Sony Corporation Wireless transmission system, wireless communication device, and wireless communication method
CN101854497B (zh) * 2010-05-07 2013-04-03 深圳国微技术有限公司 数字电视接收机及其定时恢复方法
US8693554B2 (en) * 2011-09-12 2014-04-08 Nxp B.V. Capacitive communication circuit and method therefor
US20150285904A1 (en) * 2014-04-04 2015-10-08 Texas Instruments Incorporated Antenna configuration for parking assist radar
KR20160033916A (ko) 2014-09-19 2016-03-29 한국전자통신연구원 샘플링 레이트 컨버터 및 그 방법
KR20170126174A (ko) 2016-05-09 2017-11-17 한국전자통신연구원 계층분할다중화 방송 중계 장치 및 방법
DE102017207604B4 (de) * 2017-05-05 2019-11-28 Conti Temic Microelectronic Gmbh Radarsystem mit Überwachung der Frequenzmodulation einer Folge von gleichartigen Sendesignalen
CN108847877A (zh) * 2018-08-02 2018-11-20 西安安源智造机电设备有限公司 无线通信同频转发系统

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9405487D0 (en) 1994-03-21 1994-05-04 Rca Thomson Licensing Corp VSB demodulator
JPH0918532A (ja) * 1995-06-30 1997-01-17 Nec Corp バーストモード通信システムにおける無線通信装置及び受信方法
US5694419A (en) * 1995-11-07 1997-12-02 Hitachi America, Ltd. Shared resource modulator-demodulator circuits for use with vestigial sideband signals
EP0903897B1 (en) 1997-09-22 2001-10-31 Alcatel Method and arrangement to determine a clock timing error in a multi-carrier transmission system
US6549587B1 (en) * 1999-09-20 2003-04-15 Broadcom Corporation Voice and data exchange over a packet based network with timing recovery
US6697603B1 (en) 1999-12-13 2004-02-24 Andrew Corporation Digital repeater
KR100406970B1 (ko) * 2002-01-29 2003-11-28 삼성전자주식회사 잔류측파대 방송신호 수신기의 반송파 복원장치 및 방법
AU2003224963A1 (en) * 2002-04-19 2003-11-03 Thomson Licensing S.A. Channel aquisition processing for a television receiver
KR100528581B1 (ko) 2003-02-05 2005-11-15 주식회사 매커스 디지털 무선 중계기의 클럭보정 장치 및 방법
KR100540171B1 (ko) 2003-05-20 2006-01-10 한국전자통신연구원 지상파 디지털 텔레비젼 방송신호를 위한 동일채널중계장치 및 그 방법
CA2553753C (en) 2004-01-19 2013-06-04 Electronics And Telecommunications Research Institute Apparatus and method for modulating of on-channel repeater

Also Published As

Publication number Publication date
WO2005117433A1 (en) 2005-12-08
CN1965580A (zh) 2007-05-16
CN100531357C (zh) 2009-08-19
KR20060047837A (ko) 2006-05-18
US7773665B2 (en) 2010-08-10
CA2564044C (en) 2013-08-06
US20090129450A1 (en) 2009-05-21
KR100613908B1 (ko) 2006-08-22
CA2564044A1 (en) 2005-12-08

Similar Documents

Publication Publication Date Title
MXPA06013059A (es) Aparato y metodo para sincronizacion de frecuencia correspondiente en un repetidor de canal activo.
KR20070095473A (ko) 디지탈 신호 처리기용의 타이밍 복원 회로망
US20070172001A1 (en) Demodulation circuit and demodulation method
CN1332561C (zh) 匹配脉冲整形滤波器
JP2009105558A (ja) 信号処理装置、信号処理装置の制御方法、デジタル放送受信装置、及び、デジタル放送受信装置の制御方法
US20030206053A1 (en) Carrier recovery for DTV receivers
CN112671446A (zh) 一种适用于高轨星间链路的解调装置
US8855692B2 (en) Signal cancellation in a satellite communication system
US6665355B1 (en) Method and apparatus for pilot-aided carrier acquisition of vestigial sideband signal
KR102022377B1 (ko) 위상 동기화 장치
KR20040070568A (ko) 심볼 클럭 복구 장치
US20110110472A1 (en) Method, apparatus, and system for microwave signal correction
JP2001339320A (ja) 干渉波除去回路とデジタルテレビ受信機
KR100469290B1 (ko) 디지털 tv 수신기
US20100297935A1 (en) Apparatus and method for synchronizing frequency in distributed repeater
CN1157943C (zh) 高清晰度电视接收机中帮助载波获取的可选增益调整
US7463692B2 (en) Device and method for symbol clock recovery in digital television
JP2002290373A (ja) 遅延プロファイル測定回路とこの回路を用いたofdm中継装置、ofdm復調回路及びofdm送信モニタ回路
KR100451749B1 (ko) 디지털 티브이 수신기의 클럭 복조 장치
KR100404385B1 (ko) Dsp를 이용한 무선통신 시스템의 신호처리 방법 및 장치
KR101092440B1 (ko) 반송파 복구 장치 및 이를 이용한 디지털 방송 수신기
CN100499615C (zh) 残留边带接收机及其载波还原器
US7199843B2 (en) Spectral translation for VSB compensation
KR100451741B1 (ko) 반송파 복구 장치
KR100962996B1 (ko) 분산중계기간 주파수 및 데이터 일치 제어시스템

Legal Events

Date Code Title Description
FG Grant or registration