MXPA02009109A - Sistema de recepcion de banda lateral residual (vsb) para procesar datos suplementarios. - Google Patents

Sistema de recepcion de banda lateral residual (vsb) para procesar datos suplementarios.

Info

Publication number
MXPA02009109A
MXPA02009109A MXPA02009109A MXPA02009109A MXPA02009109A MX PA02009109 A MXPA02009109 A MX PA02009109A MX PA02009109 A MXPA02009109 A MX PA02009109A MX PA02009109 A MXPA02009109 A MX PA02009109A MX PA02009109 A MXPA02009109 A MX PA02009109A
Authority
MX
Mexico
Prior art keywords
signal
vsb
data
sequence
disconnector
Prior art date
Application number
MXPA02009109A
Other languages
English (en)
Inventor
In Hwan Choi
Original Assignee
Lg Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg Electronics Inc filed Critical Lg Electronics Inc
Publication of MXPA02009109A publication Critical patent/MXPA02009109A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2383Channel coding or modulation of digital bit-stream, e.g. QPSK modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2933Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code
    • H03M13/2936Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code comprising an outer Reed-Solomon code and an inner convolutional code
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0047Decoding adapted to other signal detection operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0054Maximum-likelihood or sequential decoding, e.g. Viterbi, Fano, ZJ algorithms
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0059Convolutional codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0059Convolutional codes
    • H04L1/006Trellis-coded modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/007Unequal error protection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/062Setting decision thresholds using feedforward techniques only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/04Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/235Processing of additional data, e.g. scrambling of additional data or processing content descriptors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/435Processing of additional data, e.g. decrypting of additional data, reconstructing software from modules extracted from the transport stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving MPEG packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • H04N5/211Ghost signal cancellation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation
    • H04N7/52Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/0335Arrangements for removing intersymbol interference characterised by the type of transmission
    • H04L2025/03375Passband transmission
    • H04L2025/03382Single of vestigal sideband

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)
  • Television Systems (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

Un sistema de recepcion VSB incluye un generador de secuencias para decodificar un simbolo que corresponde a los datos suplementarios y para generar una secuencia predefinida incluida en los datos suplementarios en el sistema de transmision VSB. El sistema de recepcion incluye tambien un receptor VSB hereditario modificado para procesar los datos recibidos del sistema de transmision VSB en un orden reverso del sistema de transmision VSB mediante la utilizacion de la secuencia, y un desmultiplexor para desmultiplexar los datos provenientes del receptor VSB hereditario modificado en los datos MPEG y los datos suplementarios. El sistema de recepcion VSB incluye tambien un procesador de datos suplementarios para procesar el segmento de datos suplementarios a partir del desmultiplexor en un orden reverso del sistema de transmision con el objeto de obtener los datos suplementarios, efectuando asi la prediccion de seccionador, decodificacion, y decision de simbolo de manera mas precisa mediante la utilizacion de la secuencia predefinida con el objeto de mejorar el desempeno.

Description

SISTEMA DE RECEPCIÓN DE BANDA LATERAL RESIDUAL (VSB) PARA PROCESAR DATOS SUPLEMENTARIOS ANTECEDENTES DE LA INVENCIÓN CAMPO DE LA INVENCIÓN La presente invención se refiere a un sistema de recepción de televisión digital, y más particularmente a un sistema de recepción 8T-VSB (Banda Lateral Residual) resistente a fantasma y ruido y que recibe y decodifica datos suplementarios además de datos MPEG. DESCRIPCIÓN DE LA TÉCNICA RELACIONADA Los Estados Unidos de América han empleado ATSC 8T-VSB (Banda Lateral Residual - 8 Trellis) como estándar desde 1995, y han emitido en el ATSC 8T-VSD desde la segunda mitad de 1998.
Corea del Sur también ha empleado ASTS 8T-VSD como estándar. Corea del Sur empezó difusiones de prueba en Mayo de 1995 y desde Agosto del año 2000 ha colocado un sistema de difusión de prueba regular. El avance de la tecnología permite la transmisión de televisión digital (DTV) en el mismo ancho de banda de 6 MHz actualmente utilizado por NTSC. La figura 1 ilustra un diagrama de bloques de un sistema de transmisión ATSC 8T-VSB de la técnica relacionada 25 ("Sistema de Transmisión de VSB") . El sistema de transmisión VSB 25 comprende generalmente un aleatorizador de datos 1, un codificador Reed-Solomon 2, un intercalador de datos 3, un codificador Trellis 4, un multiplexor 5, un insertador de pilotos 6, un modulador de VSB 78 y un convertidor de RF 8. Con referencia a la figura 1, se muestra un aleatorizador de datos 1 para recibir y aleatorizar datos MPEG (datos de video, datos de audio y datos auxiliares) . El aleatorizador de datos 1 recibe los datos MPEG-11 enviados a partir de un codificador MPEG-II. Aun cuando no se muestra en la figura 1, el codificador de MPEG-II toma video digital de banda base y efectúa una compresión de velocidad de bitios empleando las técnicas de transformación de coseno discreta, codificación de longitud de ejecución y predicción de movimiento bidireccional. El codificador de MPEG-II ultiplexa después estos datos comprimidos juntos con datos de audio pre-codificados y eventuales datos auxiliares que serán transmitidos . El resultado es una corriente de paquetes de datos de MPEG-II comprimidos con una frecuencia de datos de solamente 19.39 Mbitios/sec. El codificador de MPEG-II envia estos datos al aleatorizador de datos en forma seriada. Paquetes según MPEG-II tienen 188 bytes de longitud y el primer byte de cada paquete, es siempre el byte de sincronización o byte de encabezamiento. El byte de sincronización de MPEG-II es después desechado. El byte de sincronización será finalmente reemplazado por la sincronización de segmento ATSC . en una etapa posterior del procesamiento . En el sistema de transmisión VSB 25, la corriente de bitios 8-VSB deberla tener una señal aleatoria de tipo ruido. La razón es que la respuesta de frecuencia de señal transmitida debe tener un espectro de tipo ruido plano con el objeto de utilizar el espacio de canal de 6 MHz asignado con la máxima eficiencia. Los datos aleatorios minimizan la interferencia en NTSC analógico. En el aleatorizador de datos 1, cada valor de byte es cambiado según un patrón conocido de generación de números pseudo-aleatorios . Este proceso es invertido en el receptor de VSB con el objeto de recuperar los yalores de datos correctos. El codificador Reed-Solomon 2 del sistema de transmisión VSB 16 ' se utiliza para someter los datos de salida del aleátorizador de datos 1 a codificación Reed-Solomon y para agregar un código de paridad de 20 bytes a los' datos de salida. La codificación Reed-Solomon es un tipo de esquema de corrección delantera de errores aplicado a la corriente de datos entrante. La corrección delantera de errores se utiliza para corregir errores en los bitios que ocurren durante la transmisión debido ,a desvanecimiento de señales, ruido, etc. Se pueden utilizar varias técnicas como proceso de corrección delantera de errores. El codificador Reed-Solomon 2 toma la totalidad de los 187 bytes de un paquete de datos MPEG-II entrante (el byte de sincronización o encabezamiento ha sido removido de los 188 bytes) y los manipula matemáticamente co o un bloque para crear un esquema digital del contenido del bloque. Este "esquema" ocupa 20 bytes adicionales que son agregados en el extremo de cola del paquete de 187 bytes originales. Estos 20 bytes son conocidos como los bytes de paridad Reed-Solomon. Los 20 bytes de paridad Reed-Solomon para cada paquete de datos agregan redundancia para corrección delantera de errores de hasta 10 errores de byte/paquete. Puesto que los decodificadores Reed-Solomon corrigen errores de bytes, y puesto que los bytes pueden tener de ,1 a 8 errores de bitios en ellos, una cantidad significativa de corrección de error puede lograrse en el receptor VSB. La salida del codificador Reed-Solomon 2 es de 207 bytes (187 bytes más 20 bytes de paridad) . t El sistema de recepción VSB compara el bloque de 187 bytes recibido con los 20 bytes de paridad con el obj eto de determinar la validez de los datos recuperados . Si se detectan errores, el receptor puede utilizar los bytes de paridad para localizar la ubicación exacta de los errores, modificar los bytes erróneos, y reconstruir la información original . El intercalador de datos 3 intercala los datos de salida del codificador Reed-Solomon 2. En particular, el intercalador de datos, 3 mezcla el orden secuencial del paquete de datos y dispersa o retarda el tiempo en el paquete MPEG-II. El intercalador de datos 3 reensambla después nuevos paquetes de datos que incorporan pequeñas secciones de muchos paquetes MPEG-II diferentes (pre-intercalados) . Los paquetes reensamblados tienen 207 bytes cada uno. El propósito del intercalador de datos 3 es evitar la pérdida de uno o varios paquetes debido a ruido o bien otros entornos de transmisión dañinos , Mediante el intercalado de datos en muchos paquetes diferentes, aun si un paquete se pierde totalmente, el paquete original puede ser sustancialmente recuperado a partir de la información contenida en otro paquetes. El sistema de transmisió 1n VSB 25 tiene también un codificador Trellis 4 para convertir los datos enviados del intercsalador de datos 3 de forma de byte en forma de símbolos y para someterlos a codificación Trellis. En el codificador Trellis 4, bytes provenientes' del intercalador de datos 3 son convertidos en símbolos( y suministrados uno por uno a varios codificadores y pre-codificadores Trellis 32-1 a 32-12, que se muestran en la Figura 7. La codificación Trellis es otra forma de corrección delantera de errores. A diferencia de la codificación Reed-Solomon, que trató la totalidad del paquete MPEG-II simultáneamente como bloque, la codificación trellis es un código evolucionante que rastrea la corriente de bitios en progreso conforme se desarrolla en el tiempo. El codificador trellis 4 agrega redundancia adicional a la señal en forma de más de cuatro niveles de datos, creando los símbolos de datos de niveles múltiples (8) para transmisión. Para la codificación trellis, cada byte de 8 bitios es dividido en una corriente de cuatro palabras de 2 bitios. En el codificador trellis 4, cada palabra de entrada de 2 bitios es comparada con la historia pasada de palabras de 2 bitios previas. Un código binario de 3 bitios es generado matemáticamente para describir la transición de la palabra de 2 bitios previa a la actual. Estos códigos de 3 bitios son sustituidos por las palabras de 2 bitios originales y transmitid 1os como los símbolos de ocho niveles de 8-VSB. Para cada dos bitios que entran en el codificador trellis 4, tres bitios salen. El decodíficador trellis en el receptor VSB utiliza dos códigos de transición de 3 bitios recibidos para reconstruir la evolución de la corriente de datos desde una palabra de 2 bitios a la siguiente. De esta forma, el codificador trellis sigue una "pista" conforme la señal se desplaza de una palabra a' la siguiente con el paso del tiempo. La potencia de la codificación trellis se encuentra en su capacidad de rastrear la historia de una señal a través del tiempo y desechar información potencialmente falsa (errores) con base en el comportamiento pasado y futuro de la señal . Un multiplexor 5 es utilizado para multiplexar una corriente de símbolos a partir del codificador trellis 4 y para sincronizar señales. Las señales de segmento y las señales de sincronización de campo proporcionan información en cuanto al receptor de VSB con el objeto de localizar con precisión y desmodular la señal de RF transmitida. Las señales de 5 segmento y las señales de sincronización de campo son insertadas después de la aleatorización y de la etapa de codificación de errores con el objeto de no destruir el tiempo fijado y las relaciones de amplitud que estas señales deben poseer para ser efectivas. El multiplexor 5 proporciona , 10 la salida del codificador trellis y las señales de segmento y las señales de sincronización de campo en forma de división de tiempo. Un paquete de salida del intercalador de datos 3 comprende los 207 bytes de un paquete de datos intercalado . Después de > 15 la codificación trellis, el segmento de 207 bytes es estirado en una corriente de banda base de 828 símbolos de 8 niveles . La señal de sincronización de segmento es un impulso de 4 símbolos que se agrega delante de cada segmento de datos y reemplaza el primer byte faltante (by e de sincronización de .20 paquetes) del paquete de datos MPEG-II original. La señal de sincronización de segmento aparece solamente cada 832 símbolos y toma siempre la forma de un impulso positivo- negativo-positivo que cambia entre los niveles de señal +5 y -5. 25 La señal de sincronización de campo es un segmento de datos entero que se repite una vez por campo. La señal de sincronización de campo tiene un patrón de símbolos de datos conocido de impulsos positivos-negativos y se emplea por parte del receptor para eliminar fantasmas provocados por una recepción deficiente. El sistema de transmisión VSB 25 tiene también el insertador de pilotos 6 para insertar señales piloto en la corriente de símbolos a partir del multiplexor. De manera similar a las señales de sincronización descritas arriba, la señal piloto es insertada después de las etapas de aleatorización y codificación de errores con el objeto de no destruir el tiempo fijo y las relaciones de amplitud que estas señales deben poseer para ser efectivas. 1 Antes de la modulación de los datos, se aplica un pequeño cambio de corriente directa CD a la 1. señal de banda base 8T- VSB. Esto provoca que aparezca una pequeña portadora residual en el punto de frecuencia cero del espectro modulado resultante. Es la señal piloto proporcionada por el insertador de pilotos 6. Esto proporciona a los circuitos RF PLL en el receptor VSB algo para fijarse que es independiente de los datos transmitidos. Después de la inserción de la señal piloto por el insertador de pilotos 6, la salida es sometida a un modulador de VSB 7. El modulador de VSB 7 modula la corriente de símbolos desde el insertador de pilotos 6 en una señal 8 VSB de una banda de frecuencia intermedia. El modulador VSB 7 proporciona una señal IF filtrada (coseno elevado a la raiz) en una frecuencia estándar (44 MHz, en los Estados Unidos de América), con la mayoría de la una banda lateral removida. En particular, la señal de banda base de ocho niveles es modulada en amplitud en una portadora de frecuencia intermedia (IF) . La modulación produce un espectro IF de banda lateral doble alrededor de la frecuencia de la portadora. El espectro total es demasiado ancho para ser transmitido en el canal de 6 MHz asignado. Los lóbulos laterales producidos por la modulación son simplemente copias a escala del espectro de centro, y la banda lateral inferior entera es una imagen de espejo de la banda lateral superior. Por consiguiente, usando un filtro, I el modulador VSB dese Icha la totalidad de la banda lateral inferior en la totalidad de los lóbulos laterales en la banda lateral superior. La señal restante (mitad superior del espectro de centro) es eliminada adicionalmente en una mitad mediante la utilización del filtro Nyquist. El filtro Nyquist se basa en la Teoría de Nyquist que resume que solamente se requiere de 1/2 ancho de banda de frecuencia para transmitir una señal digital en una velocidad de muestreo dada. Finalmente, existe un convertidor de RF (Radio Frecuencia) 8 para convertir la señal de una banda de frecuencia intermedia a partir del modulador de VSB 7 en la señal de una señal de banda RF y para transmitir la señal a un sistema de recepción a través de una antena 9. El sistema de comunicación VSB antes mencionado es por lo menos parcialmente descrito en USP Nos. 5636251, 5629958 y 5600677 por Zenith Co. que se incorporan aqui por referencia. El sistema de transmisión 8T-VSB que se emplea como el sistema de difusión de TV digital estándar en Norte América y Corea del Sur fue desarrollado para transmisión de datos de video y audio MPEG. Conforme se desarrollan tecnológicas, para el procesamiento de señales digitales y el uso de Internet se incrementa, la tendencia actual es hacia la integración de equipos ' electrodomésticos digitalizados, la computadora personal^ y la Internet en un sistema completo . La Figura 2 ilustra un sistema de recepción 150 ATSC 8T-VSB de la técnica relacionada ("sistema de recepción VSB") . En la I ' Figura 2, existe un desmodulador 11 para recibir una señal de banda RF a través de una antena 10 y para convertir la Señal de banda RF en una señal de banda base, una recuperación de sincronización y temporización (no se ilustra) para recuperar una señal de sincronización de segmento, una señal de sincronización de campo y una temporización de simbolos. ' Existe un filtro de peine 12 para remover una señal de interferencia NTSC, y ,un ecualizador de canales 13 para corregir un canal distorsionado mediante la utilización de un predictor de seccionador 14. Un rastreador de fase 15 se proporciona para corregir una señal de fase de una señal recibida, y un decodificador Trellis 16 para someter la señal corregida en fase a decodificación Viterbi. Existe un desintercalador de datos 17 para llevar a cabo una acción reversa del intercalador de datos 3 en el sistema de transmisión y un decodificador ReedrSolomon 18 para decodificar la señal codificada según Reed-Solomon. El sistema de recepción VSB 150 incluye además un desaleatorizador de datos 19 para efectuar, una acción reversa del aleat?rizador de datos 1 en el sistema de transmisión. Así, el sistema de recepción VSB 150 puede recibir solamente r los datos MPEG, y ningún dato suplementario, por consiguiente se requiere del desarrollo de un sistema de recepción que podría recibir los datos suplementarios así como datos de video y audio MPEG. Además, la confiabilidad de predicción del predictor de seccionador 14 en el sistema de recepción VSB 150, que predice un grupo de nivel de señal, se degrada en presencia de un nivel excesivo de fantasma o ruido de canal. COMPENDIO DE LA INVENCIÓN Por consiguiente, la presente invención se enfoca a un sistema de recepción VSB que evita sustancialmente uno o varios de los problemas causados por limitaciones y desventajas de la técnica relacionada. Un objeto de la presente invención es ofrecer un sistema de recepción VSB digital que puede recibir tanto datos MPEG como datos suplementarios . Otro objeto de la presente invención es ofrecer un sistema de recepción VSB digital , que tiene un desempeño significativamente mejorado en ruido y fantasma de canal en comparación con el sistema de recepción ATSC 8T-VSB de la técnica relacionada. Características y ventajas adicionales de la invención se presentarán en la descripción siguiente y serán en parte aparentes a partir de la descripción o bien podrán aprenderse a través de la práctica de la presente invención. Los objetivos y otras ventajas ' de la invención se lograrán a través de la estructura particularmente presentada en la descripción escrita y reivindicaciones así como en los dibujos adjuntos. Para lograr estas ventajas, así como otras ventajas y de conformidad con el propósito' de la presente invención, según lo incorporado y descritq ampliamente, un sistema de recepción VSB para recibir y decodificar una señal ingresada (que comprende un segmento de datos MPEG y un segmento de datos suplementarios) trasmitida a partir de un sistema de transmisión VSB comprende un generador de secuencias para indicar un símbolo que corresponde a los datos suplementarios y para generar una secuencia predefinida codificada con los datos suplementarios; un receptor VSB hereditario modificado para procesar la señal entrante recibida a partir del sistema de transmisión VSB en un orden reverso del sistema de transmisión VSB y enviar una señal de datos desaleatorizados; un desmultiplexor para desmultiplexar la señal de datos desaleatorizados del receptor VSB hereditario modificado en el segmento de datos MPEG y un segmento de datos suplementarios codificados; y un procesador de datos suplementarios para decodificar el segmento de datos suplementarios ( codificados a partir del desmultiplexor para obtener el segmento de datos suplementarios . Según un aspecto de la presente invención, el generador de secuencias incluye un multiplexor para recibir y multiplexar un paquete ficticio de datos suplementarios y un paquete ficticio de datos MPEG; un aleatorizador para aleatorizar una señal de salida del multiplexor; un insertador de paridad para insertar ( bytes ficticios en datos aleatorizados; un intercalador de datos para intercalar una salida del insertador de^ paridad; y un codificador Trellis para convertir datos intercalados en símbolos y enviar los símbolos convertidos sin someterlos a codificación trellis. De preferencia, el codificador trellis incluye varios codificador y pre-codificadores para recibir los símbolos y enviar los símbolos sin someterlos a pre-codificación y codificación. El aleatorizador somete la señal de salida del multiplexor utilizando bytes pseudo aleatorios y 0x55 a un operación lógica Y en bitio y un resultado del operación lógica Y en bitios de entrada del multiplexor a una operación lógica 0 excluyente en bitios . De conformidad con otro aspecto de la presente invención, los símbolos del codificador trellis incluyen dos bitios DI y DO, en donde si el bitio DI se encuentra en un primer nivel lógico, un símbolo corresponde a un símbolo de datos suplementario y si el bitio DI se encuentra en un segundo nivel lógico, el símbolo es un símbolo de datos MPEG y cuando el bitio DI se encuentra en el primer nivel lógico, el bitio DO es la secuencia predefinida utilizada para decodificar el segmento de datos suplementarios . ¿ I egún otro aspecto de la presente invención, los , bytes ficticios corresponden a los 20 bytes de paridad son los bytes ficticios de 0x00, y el paquete ficticio de datos, MPEG I produce 187 bytes ficticios de 0x00, y el paquete ficticio de datos suplementarios produce tres bytes ficticios de 0x00 que corresponden a los bytes de encabezamiento MPEG y 184 bytes ficticios de OxAA que corresponden al paquete de datos suplementarios. Según otro aspecto de la presente invención, el receptor VSB hereditario modificado incluye un desmodulador para recibir la señal entrante y convertir la señal entrante en una señal de banda base, y recuperar una señal de sincronización de segmento, una señal de sincronización de campo y una temporización de símbolos a partir de la señal de banda base; un filtro peine para remover una señal de interferencia NTSC de la señal de salida del desmodulador, si la señal de interferencia NTSC es detectada; un predictor de seccionador para proporcionar una señal de predicción de seccionador y una señal de confiabilidad de predicción mediante la utilización de una secuencia predefinida del generador de secuencias; un igualador de canal para corregir un canal distorsionado en una señal de salida del filtro peine mediante la utilización de la señal de proyección de seccionador, la señal de confiabilidad de predicción y la secuencia predefinida y para enviar una señal de salida de igualador de canal; un rastreador de fase para corregir una fase de una señal de salida del igualador de canal mediante la utilización de la secuencia predeterminada y la señal de predicción de seccionador a partir de un decodificador trellis; un decodificador trellis para decodificar una salida del rastreador de fase utilizando un algoritmo Viterbi y la secuencia predefinida recibida del generador de secuen?ias; un desintercalador de datos para desintercalar una señal de salida de decodificador trellis, un decodificador Reed-Solomon para decodificar una señal codificada según Reed-Solomon enviada a partir del desintercalador de datos; y un desaleatorizador de datos para desaleatorizar una señal de salida de decodificador Reed-Solomon.
Según otro aspecto de la presente invención, el procesador de datos suplementarios incluye un removedor de encabezamiento MPEG para remover tres bytes de encabezamiento MPEG del segmento de datos suplementarios recibido del desmultiplexor; un removedor de secuencia nula para remover la secuencia nula insertada en el paquete de datos suplementarios; y un decodificador Reed-Solomon para someter una salida de removedor de secuencia nula a descodificación Reed-Solomon.
Se puede proporcionar un desintercalador entre el removedor de secuencia nula y el decodificador Reed-Solomon para desintercalar la salida de removedor de secuencia nula. Según otro aspecto de la presente invención, el igualador de canal incluye varios seccionadores que tienen cada uno un detector de nivel de señal predeterminado; un filtro de I alimentación directa para recibir una señal de salida de filtro peine; un filtro de retroalimentación para recibir una señal de salida de uno de los varios seccionadores; un adicionador para adicionar señales de salida del filtro de alimentación directa y filtro de retroalimentación y para enviar una señal agregada como señal de salida de igualador de canal, en donde los varios seccionadores reciben comúnmente la señal agregada; un multiplexor para enviar una de las salidas de los varios seccionadores al filtro de retroalimentación en la respuesta a una señal de control; y un controlador para actualizar coeficientes de filtro del filtro de alimentación directa y filtro de retroalimentación y para proporcionar la señal de control al multiplexor en respuesta a una señal de salida de multiplexor, la señal de predicción de seccionador, y la señal de confiabilidad de predicción, la señal de sabida de igualador de canal y la secuencia predefinida para seleccionar el multiplexor para enviar la señal de uno de los varios seccionadores que tiene o tienen el detector de nivel de señal predeterminado cerca de la señal de salida del filtro peine. De conformidad con otro aspecto de la presente invención, el predictor de? seccionador recibe la señal de salida de igualador de ' canal, la secuencia predefinida generada a partir del generador de secuencias y la información que el símbolo recibido es del paquete de datos suplementarios, estima un valor de registro del codificador trellis, calcula la confiabilidad de predicción, y envía el valor de registro estimado y la señal de confiabilidad de predicción al controlador del igualador de canal . Según otro aspecto de la presente invención, los varios seccionadores incluyen del primer al tercer seccionadores para procesar símbolos de datos MPEG, y del cuarto al noveno seccionadores para procesar los símbolos de datos suplementarios. El primer seccionador tiene 8 valores de nivel de -7, -5, -3, -1, +1, +3, +5, +7, el segundo seccionador tiene 4 valores de nivel de -7, -3, +1, +5, el tercer seccionador tiene 4 valores de nivel de -5, -1, +3, +7, el cuarto seccionador tiene cuatro valores de nivel de -7, -5, +1, +3, el quinto seccionador tiene 4 valores de nivel de -3, -1, +5, +7, el sexto seccionador tiene 2 valores de nivel de -7, +1, el séptimo seccionador tiene dos valores de nivel de -5, +3, el octavo seccionador tiene 2 valores de nivel de -3, +5 y el noveno seccionador tiene 2 valores de nivel de -1, +7. De preferencia, -7 significa 000, -5 significa 001, -3 significa 010, ,-1 significa 011, +1 significa 100, +3 significa 101, +5 significa 110, y +7 significa 111. De conformidad con otro aspecto de la presente invención, con relación a los símbolos de datos MPEGf el primer seccionador 1 se selecciona en un caso de baja co?fiabilidad, el segundo seccionador se selecciona en el caso de alta confiabilidad y el valor registrado estimado es en un primer lógico, y el tercer seccionador se selecciona para un caso de alta confiabilidad y el valor de registro estimado se encuentra en un segundo nivel lógico. Según otro aspecto de la presente invención, con relación a los símbolos de datos suplementarios, uno de los cuatro seccionadores y el quinto seccionador se selecciona en respuesta a la secuencia predefinida en el caso de baja confiabilidad; el sexto seccionador se selecciona en el caso de alta confiabilidad y el valor de secuencia predefinido y el valor de registro estimado se encuentran en un primer nivel lógico; el séptimo seccionador se selecciona en el caso de alta confiabilidad y el valor de secuencia predefinido se encuentra en un primer nivel lógico y el valor de registro estimado se encuentra en un segundo nivel lógico, el octavo seccionador se selecciona en un caso de alta confiabilidad y el valor de secuencia predefinido se encuentra en un segundo nivel lógico y el valor de registro estimado se encuentra en un primer valor lógico; y el noveno seccionador se selecciona en un caso de alta confiabilidad y el valor de secuencia predefinido y el valor de registro estimado se encuentran en un segundo nivel lógico.1 Se debe entender que tanto la descripción general anterior como la descripción detallada siguiente son ejemplos y explicaciones y tienen1 el propósito de proporcionar una explicación más profundare la invención reclamada. BREVE DESCRIPCIÓN DE LOS DIBUJOS Los dibujos adjuntos que están incluidos para proporcicnar una comprensión adicional de la presente invención y se incorporan en esta especificación y forman parte de la misma ilustran modalidades de la invención y, junto con la descripción, sirven para explicar los principios de la invención, la figura 1 ilustra un diagrama de bloques que muestra un sistema de transmisión ATSC 8T-VSB; la figura' 2 ilustra un diagrama de bloques que muestra un sistema de recepción ATSC 8T-VSB; la figura 3 ilustra un diagrama de bloques de un sistema de transmisión VSB para difundir TV digital de conformidad con una modalidad preferida de la presente invención; la figura 4 ilustra un diagrama para explicar la inserción de una secuencia nula; la figura 5 ilustra un diagrama de bloques de un codificador y un pre-codificador Trellis; la figura ,6 ilustra un diagrama de transición de estado de un codificador Trellis ATSC 8T-VSB; la figura 1 ilustra un diagrama funcional de un codificador 1 Trellis ATSC 8T-VSB; la figura ,'8 ilustra un diagrama de bloques de un sistema de recepción VSB de conformidad con una modalidad preferida de 1 la presente invención; la figura 9 ilustra un diagrama de bloques de un generador de secuencias [ de conformidad con una modalidad preferida de la presente invención; la figura 10A ilustra diagramas de niveles de señal de seccionadores utilizados para símbolos de datos MPEG; La figura 10B ilustra diagramas de nivel de señal de seccionadores utilizados para símbolos de datos suplementarios; y la figura 11 ilustra un diagrama de bloques de un igualador de canal de conformidad con una modalidad preferida de la presente invención. DESCRIPCIÓN DETALLADA DE LAS MODALIDATES PREFERIDAS Se hace referencia con detalles da las modalidades preferidas de la presente invención, cuyos ejemplos se ilustran en los dibujos adjuntos. La figura 3 ilustra un diagrama de bloques que muestra un transmisor VSB 95 para la transmisión de los datos suplementarios y datos MPEG de conformidad con una modalidad preferida de la presente invención. En la figura 3, el transmisor VSB 95 incluye un procesador de datos suplementarios VSB 90 y un sistema de transmisión 'VSB 16. La descripción del sistema de transmisión VSB 25 qs descrita arriba con relación a la figura 1 y por ccnsiguiente no será repetida. Según la modalidad preferida de la presente invención, el procesador de datos suplementarios VSB 90 incluye un codificador Reed-Solomon 20, un intercalador de datos 21, un insertador de secuencia nula 22, un insertador de encabezamiento MPEG 23, un multiplexor 24, un sistema de transmisión 8T-VSB 25, y una antena 26. Como se muestra en la figura 3, para la Transmisión de los datos suplementarios a partir del transrlsor VSB 95 (es decir, una estación de difusión) a un sistema dé recepción SB en un canal (terrestre o por cable) , el transmisor VSB 95 somete los datos suplementarios a varios procesos de señales digitales. Para proporcionar una compatibilidad hacia atrás de la presente invención con dispositivos existentes, los datos suplementarios son de preferencia un paquete de 164 bytes que será eventualmente procesado de tal manera que sea un paquete de 187 bytes antes de penetrar en el sistema de transmisión VSB 25. Sin embargo, el tamaño del paquete de datos suplementarios puede variar en la medida en que la salida del procesador de datos suplementarios VSB 90 es compatible con el sistema de transmisión VSB 25. En el procesador de datos suplementarios VSB 90, se proporciona un codificador Reed-Solomon 20 para la corrección de errores. El dato suplementario es codificado en un codificador Reed-Solomon (o bien podificador R-S) 20. De preferencia, el codificador Reed-Solomon es utilizado para I someter los datos suplementarios a codificación Reed-Solomon y para agregar un código de paridad de 20 bytes a los datos de salida. De conformidad con lo descrito arriba, la codificación Reed-Solomon es un tipo de esquema de corrección delantera de errores aplicado a la corriente de datos entrante. La corrección delantera de errores se utiliza para corregir errores en los bitios que ocurren durante la transmisión debido a desvanecimientos de señales, ruido, etc. Varios otros tipos de técnicas de corrección de errores conocidas por parte de una persona con conocimientos ordinarios en la materia pueden emplearse como proceso de corrección delantero de errores . Según la modalidad preferida, el codificador Reed-Solomon 20 del procesador de datos suplementarios VSB toma 164 bytes de un paquete de datos suplementarios entrante y los manipula matemáticamente como bloque para crear un esquema digital del contenido del bloque . Los 20 bytes adicionales son agregados en el extremo de cola del paquete de 164 bytes original . Estos 20 bytes son conocidos como los bytes de paridad Reed-Solomon. Puesto que los decodif icadores Reed-Solomon del sistema de recepción VSB corrigen errores de bytes y puesto que los bytes pueden tener de 1 a 8 errores en los bitios en ellos, una cantidad significativa de corrección de error puede lograrse en el sistema de recepción VSB . La salida del I codificador Reed-Solomon 20 es de preferencia de 184 bytes (164 bytes del paquete original más 20 bytes de paridad) . El procesador de datos suplementarios VSB 90 incluye además el intercalador de datos 21, que intercala los datos de salida del codificador Reed-Solomon 20. El intercalador de datos 21 es para intercalar los datos suplementarios codificados para incrementar el desempeño contra ruido de ráfaga. El intercalador de datos 21 puede ser omitido, si no se requiere para realzar el desempeño de ruido de ráfaga de datos suplementarios . El intercalador de datos 21 de conformidad con la modalidad preferida mezcla el orden secuencial del paquete de datos suplementarios y dispersa o retarda el paquete de datos suplementarios en el tiempo. El intercalador de datos 21 re-ensambla después nuevos paquetes de datos que incorporan pequeñas secciones de muchos paquetes de datos suplementarios diferentes. Cada uno de, los paquetes re-ensamblados tiene de preferencia 184 bytes de longitud. De conformidad con .lo descrito arriba, el propósito del intercalador de datos 21 es evitar la pérdida de uno o varios paquetes debido a ruido o bien otro entorno de transmisión perjudicial. Mediante eí hecho de intercalar datos en muchos paquetes diferentes, aun si se pierde un paquete totalmente, el paquete original puede ser recuperado a partir de la información contenida en otros paquetes. Sin embargo, pµesto que existe un intercarlador de datos en el sistema de ¡ i transmisión ATSC 8T-VSB, el intercalador de datos para los datos suplementarios puede ser omitido si no se requiere , para incrementar el desempeño de ruido de ráfaga de los datos suplementarios. Por esta razón, el intercalador de datos 21 puede no ser necesario para el procesador de datos suplementarios VSB 90. El procesador de datos suplementarios VSB 90 incluye también el insertador de secuencia nula 22 para insertar una secuencia nula en una región asignada del dato suplementario intercalado (si el intercalador de datos 21 estaba presente) o bien codificado según Reed-Solomon para generar una secuencia predefinida para el dato suplementario en una terminal de entrada de un codificador Trellis (mostrado en la figura 1) . La secuencia nula es insertada de tal manera que el sistema de recepción VSB reciba de manera confiable los datos suplementarios, aún en un canal ruidoso o en un canal de desvanecimiento de recorridos múltiples. Una estructura de ejemplo de los datos de transmisión formada por la inserción de la secuencia nula se explicará a continuación con detalles con referencia a la figura . Con referencia además a la figura 3, el procesador de datos suplementarios VSB 90 incluye el insertador de encabezamiento 1 MPEG 23 para agregar un encabezamiento MPEG a los datos suplementarios que tienen la secuencia nula insertada allí, para proporcionar compatibilidad hacia atrás con el sistema de recepción VSB legado. Puesto que los datos MPEG-II suministrados al sistema de transmisión ,VSB 25 tienen 187 bytes de longitud, el insertador de encabezamiento MPEG 23 coloca de preferencia tres encabezamientos delante de cada paquete (que era 184 bytes) para formar un paquete de 187 bytes de largo idéntico al paquete de datos MPEG-II. Los datos suplementarios que tienen, el encabezamiento MPEG agregado ahí se proporcionan a un multiplexor 24. El multiplexor 24 recibe como entradas los datos suplementarios procesados a partir del insertador de encabezamiento MPEG 23 y paquetes de datos MPEG. Un paquete de datos MPEG, como por ejemplo un programa de difusión (película, deportes, entretenimiento o drama) , codificada a través de un recorrido de señal diferente (enviada a partir del codificador MPEG) es recibido junto con los datos suplementarios en el multiplexor 24. Al recibir los datos MPEG y los datos suplementarios, el multiplexor 24 multiplexa Jos datos suplementarios y los datos MPEG en una proporción fija bajo el control del controlador definiendo una unidad y proporción de multiplexión y envía los datos multiplexados al sistema de transmisión 8T-VSB 25. El sistema de transmisión VSB 25, que se describe con detalles con referencia a la figura 1, procesa los datos multiplexados y transmite los datos procesados al sistema de recepción VSB a través de la' antena 26. Por ejemplo, el codificador Reed-Solomon 20 utiliza un código que tiene un tamaño de bloqµe N=184, una carga K=164, y una capacidad de corrección de errores T=10. Por otra parte, como generador polinomial del Campo Galois y codificador Reed- Solomon 20, se puede utilizar el mismo codificador que el codificador Reed-Solomon 2 descrito con relación a la figura 1, de conformidad con la modalidad preferida, otros valores de tamaño de bloque N, carga K, y capacidad de corrección de errores T pueden utilizarse en el codificador Reed-Solomon 20 en la figura 3. Por ejemplo, un código que tiene N=184, K=154, y T=15 puede utilizarse, o bien un código que tiene N=92, K=82 y T=5 puede emplearse. Aun cuando el código Reed-Solomon es utilizado en la presente invención, otro código adecuado para corrección de errores conocida de una persona con conocimien,tos normales en la materia puede utilizarse también. En el sistema de transmisión VSB 25, un campo de datos tiene 313 segmentos: 312 segmentos de datos 124 y un segmento de sincronización de campo 122. Los 312 segmentos de datos tienen segmentos de datos de los datos suplementarios y los segmentos de datos MPEG. Cada segmento de dato tiene datos de 184 bytes, un Iencabezamiento MPEG de 3 bytes, y la paridad Reed-Solomon de 20 bytes. El encabezamiento MPEG de 3 bytes se utilizará por parte del descodificador MPEG en el sistema de recepción VS?. El uso del encabezamiento MPEG se explica con mayores I detalles. ISO IEC 13818-1 tiene una definición del encabezamiento de paquete de transporte MPEG. Si un byte de sincronización 0x47 es removido del encabezamiento de paquete de transporte MPEG, se deja un encabezamiento de 3 bytes. Un PID (identificación de programa) es definida a través de estos 3 bytes. Una parte de transporte del decodificador MPEG desecha un paquete si la PID del paquete recibido que se recibe no es valida. Por ejemplo, una PID de paquete nula o bien otra PID reservada puede emplearse. Por consiguiente, el insertador de encabezamientos MPEG 14 en la figura 2 inserta el encabezamiento de 3 bytes que contiene dicha PID en el paquete de datos suplementarios. Por consiguiente, los datos suplementarios pueden ser desechados en un decodificador MPEG del receptor VSB hereditario . El sistema de recepción VSB determina las ubicaciones de multiplexión de los datos MPEG y datos suplementarios en los datos de campo recibidos de manera sincrónica con la señal de sincronización de campo. El sistema de recepción VSB desmultiplexa los datos MPEG y los datos suplementarios con base en las ubicaciones de multiplexión. Una proporción de multiplexión y método para multiplexar los datos MPEG y los datos suplementarios pueden variar según las cantidades de 'datos ahí. a información en cuanto al método y proporción de multiplexión variable puede cargarse, por ejemplo, en un área 1 ' ireservada de los 92 bitios no utilizados en la señal de sincronización de campo. Mediante la recuperación y decodificación de dicha información, el sistema de recepción tie VSB identifica la proporción y método de multiplexión correctos a partir de la información de multiplexión contenida en la señal de sincronización de campo. Alternativamente, la información de multiplexión puede ser insertada, no solamente en el área reservada de la señal de sincronización de campo sino también en el segmento de datos de los datos suplementarios. Uno de los segmentos de datos suplementarios puede emplearse para transmitir la información de multiplexión para su uso por parte del sistema de recepción VSB. La Figura 4 ilustra un diagrama para explicar el proceso para insertar una secuencia nula en los datos suplementarios en el insertador de secuencia nula 22 en la Figura 3 para generar la secuencia predefinida en la entrada del codificador Trellis. El sistema de transmisión VSB inserta la secuencia predefinida en los datos suplementarios antes de la transmisión para realizar el desempeño del sistema de recepción VSB. La secuencia tiene una serie de "1" y "0" colocados en un orden fijado de antemano, ps necesario que en promedio los números de "1" y "0" sean iguales. Por ejemplo, I la secuencia predefinida puede ser una salida de un generador de secuencias seudo aleatorias cuyo valor inicial es fijado de antemano. Como se muestra en la Figura 4, al recibir un bitio de datos suplementarios, el insertador de secuencia nula 22 inserta un bitio nulo ahi para proporcionar 2 bitios. El bitio nulo es aleatorizado en el sistema de transmisión 8T-VSB en la Figura 3, y después sometido a codificación Reed-Salomon. El dato suplementario codificado es intercalado, y aplicado a un codificador Trellis (no ilustrado) como una entrada dO. La señal de entrada dO es un bitio de orden bajo de los dos bitios aplicados al codificador Trellis. La Figura 4 ilustra un ejemplo de inserción de la secuencia nula en los datos suplementarios a través del insertador de secuencia nula 22 según la modalidad preferida de la presente invención. Los datos suplementarios que tienen la secuencia nula insertada ahí son transmitidos al sistema de recepción VBS. La secuencia predefinida tiene l's y O's colocados en un orden fijo. La secuencia predefinida insertada en los datos suplementarios puede utilizarse para mejorar el desempeño en el sistema de recepción. Por ejemplo, el igualador de canal del sistema de recepción VSB utiliza la secuencia para mejorar el desempeño de cancelación de fantasma tanto de los datos suplementarios como de los datos MPEG y el decodificador Trellis utiliza la I secuencia para mejorar el desempeño de ruido de los datos suplementarios. Como se muestra en la Figura 4, al recibir un byte de datos suplementarios, el insertador de secuencia nulo 22 para generar la secuencia predefinida inserta dichos nulos con el objeto de proporcionar dos bytes. La secuencia nula insertada es procesada en el sistema de transmisión VSB 25 en la Figura 3, y después transmitida al sistema de recepción VSB. La secuencia nula es aleatorizada por el aleatorizador de datos 1 del sistema de transmisión SB 25, y codificada por el codificador Reed-Salomon 2. Después, la secuencia nula es intercalada por el intercalador de datos 3 y proporcionada al codificador Trellis 4 como una señal de entrada DO. Esta secuencia convertida es la secuencia predefinida. La secuencia DO es un bitio inferior de los dos bitios de entrada al codificador Trellis 4. El codificador Trellis es básicamente operativo de tal manera que se proporcionan tres bitios con dos bitios recibidos. El sistema de recepción VSB general la secuencia recibida como señal de entrada DO a partir del codificador Trellis en el sistema de transmisión 8T-VSB 16, es decir, la secuencia , predefinida, y utiliza la secuencia generada para mejorar el • desempeño el sistema de recepción VSB. Alternativamente, otras secuencias conocidas por parte de una persona con conocimientos normales en la materia pueden utilizarse en vez , de la secuencia nula descrita arriba. I ' El transmisor VSB 95 de la presente invención debe tener ' I ' probabilidades sustancialmente idénticas de ocurrencia de los , 8 niveles, para tener compatibilidad hacia atrás con sistema de transmisión VSB de la técnica relacionada. Por consiguiente, la presencia de O's y l's en la secuencia recibida como señal de entrada DO en el codificador Trellis sea aproximadamente igual . La Figura 5 ilustra un diagrama de bloques de los componentes del codificador Trellis 4 que se utilizan en el sistema de transmisión VSB 25 en la Figura 3. La Figura 6 ilustra diagramas de transición de estado del codificador Trellis que se muestra en la Figura 5. El codidficador Trellis 4 comprende un codificador 28, un precodificador 27 y un modulador 29. En la Figura 5, el codificador Trellis 28 y el precodificador 27 reciben dos bitios de entrada DO y DI y proporcionan tres bitios de salida CO, C2. Un modulador 8T-VSB 29 proporciona valores modulados "z" de los tres bitios de salida CO, Cl, y C2. En la Figura 5, números de referencia 27a y 28b se refieren a adicionadores y 27b, 28a y 28c se refieren a registradores. Como se muestra en la Figura 5, el bitio de entrada DI es precodificado en el bitio de salida C2 por el precodificador 27. El bitio de entrada DO es el mismo que el bitio, de salida Cl. El bitio de salida CO es un valor almacenado en el registrador 28c del codificador Trellie 28. Niveles de señales son determinados por una corriente de bitios de salida CO, Cl, y C2 del codificadcr Trellis 28 y precodificador 27, en donde existen 8 niveles enteros de señales (-7, -5, -3, -1, +1, +3, +5, +7) . Los niveles enteros de señales son divididos en dos grupos de niveles de señales (-7, -3, +1, +5) (-5, -1, +3, +7) cada uno con 4 niveles según el bitio de salida C . En otras palabras, uno de los dos grupos de niveles de señales ( (-7, -3, +1, +5) (-5, -1, +3, +7) cada uno con 4 niveles se seleccionan según el valor almacenado en el registro 28c.
Por consiguiente, si la estimación del valor actual almacenado en el registro 28c en el codificador 28 es posible, la predicción de un nivel de señal de salida del codificador 28 que cae en uno de los dos grupos de niveles de señales es posible. En otras palabras, estimar ,el valor presente de los registros 28c en el codificador 28 significa predecir uno de los dos grupos de niveles de señales en donde la siguiente señal de salida del codificador 28 caerá Como resultado, se puede utilizar un seccionador de cuatro niveles que tiene dos veces la distancia entre cada nivel de señal en lugar de un seccionador de ocho niveles, convencional con separaciones reducidas de niveles de señales. Con el objeto de estimar el valor almacenado en el registro 1 28c del codificador 28, el algoritmo Viterbi es utilizado de preferencia para el decodificador Trellis 16 del sistema de recepción VSB 100 (mostrado en la Figura 8) . Si se efectúa una predicción errónea en cuanto a los grupos de niveles de señales, el error de predicción puede ser más elevado. Por consiguiente, para minimizar el error de predicción, el sistema de recepción 8T-VSB convencional 150 (mostrado en la Figura 2) utiliza el seccionador de cuatro niveles si la confiabilidad de predicción es alta y/o utiliza un seccionador original de 8 niveles si la confiabilidad de predicción es baja. La presente invención mejora significativamente la confiabilidad de predicción mediante la utilización de la secuencia predefinida transmitida a partir del sistema de transmisión VSB. De preferencia tanto el predictor de seccionador como el decodificador Trellis utilizados en el sistema de recepción VSB emplean el algoritmo Viterbi. El algoritmo Viterbi estima una de las transiciones de estado (o recorridos) que tiene la mayor probabilidad con relación al tiempo. De conformidad con lo expresado en la ecuación (1), la probabilidad que un valor de estado del codificador Trellis 28 es "Si" en un tiempo "k" es proporcional a una métrica acumulativa Mi del valor de estado Si. P{Si) oc e_MÍ (1) Una métrica acumulativa hasta el tiempo "k" puede expresarse como ecuación (2), en dónde "yj" indica un valor de señal 8T- I VSB recibido, y "xj " se refiere a un valor de nivel de la señal 8T-VSB asignada a una rama que conecta entre estados en el dibujo de transición de estado de la Figura 6.
Mi-- S (yj'-xj) (2 ) Como se muestra en el diagrama de transición de estado de la Figura 6, puesto que el bitio de entrada al codificador Trellis 28 tiene dos bitios, el número de ramas que conectan los estados es cuatro. De los cuatro recorridos que conectan los estados respectivos Si, S2, S3, y S4, el algoritmo Viterbi selecciona y almacena un recorrido que tiene el menor valor métrico acumulativo. Una parte que efectúa dicho concepto se conoce como un módulo ACS (Acumular/Comparar/Seleccionar) . Mediante la selección de una métrica que tiene el valor más pequeño entre las métricas seleccionadas y almacenadas en los estados respectivos SI, S2, S3, y S4, se puede seleccionar un estado de la mayor probabilidad en el tiempo "k". En el transmisor VSB 95 para difusión de TV digital mostrado en la Figura 3, la secuencia nula es insertada en el dato suplementario, y la secuencia predefinida es transmitida al sistema dé recepción VSB a través del bitio DO recibido en el codificador Trellis, de preferencia el uso de la secuencia predefinida en el sistema de recepción VSB puede mejorar significativamente el desempeño del algoritmo Viterbi. A título de ejemplo, se comentará el caso en el cual el b tio de la secuencia predefinida transmitida a partir del sistema de transmisión en el tiempo es En este caso, es imposible que las . ramas que tiene DI y DO siendo 00 y 10 entre las cuatro ramas que conectan los estados SI, S2, S3, y S4 se seleccionen como el recorrido de la mayor probabilidad. El caso en el cual un bitio DI de la secuencia predefinida es "0" se comentará a continuación. En este caso, es imposible que las ramas que tienen DI y DO siendo 01 y 11 entre las cuatro ramas que conectan los estados SI, S2, S3, y S4 se seleccionen como el recorrido de la mayor probabilidad. Al final , el uso de la secuencia predefinida permite que el módulo ACS reduzca el número de ramas de cuatro a dos mediante la utilización del algoritmo Viterbi. Como resultado, el desempeño del decodificador Trellis y la confiabilidad del predictor de seccionador en el sistema de recepción mejora de manera significativa. En el sistema de recepción 8T-VSB 150 en la Figura 2, el igualador de canal 13 y el rastreador de fase 15 emplean un seccionador y un predictor de seccionador 14, respectivamente. En general, el predictor seleccionador 14 en el rastreador de fase está incluido en • el decodificador Trellis 4. La Figura 7 ilustra un diagrama de un codificador Trellis ATSC 8T-VSB 4 incluido en el sistema de transmisión VSB 25 en la Figura 3. El codificador Trellis VSB 4 incluye, por ejemplo, los 12 precodificadores 32-1 a 32-12, un multiplexor 30 que tiene terminales de salida conectadas a las terminales de entrada de codificadores y precodificadores Trellis 32-1 a 32-12, y un multiplexor 31 que tiene terminales de salida conectadas a terminales de salidas de los codificadores y precodificadores Trellis 32-1 a 32-12. La Figura 8 ilustra un diagrama de bloques de un sistema de recepción VSB digital 300 de conformidad con una modalidad preferida de la presente invención, que mejora el desempeño de recepción, mediante la utilización de una secuencia predefinida y recibe datos suplementarios transmitidos por el transmisor VSB. En la Figura 8, el sistema de recepción VSB 300 de la presente invención incluye un generador de secuencias 46 para indicar un símbolo de los datos suplementarios y para generar una secuencia predefinida incluida en los datos suplementarios, un receptor VSB hereditario modificado 100 para procesar los datos recibidos a partir del transmisor VSB 95 (mostrado en la Figura 3) en orden reverso del sistema de transmisión VSB. El sistema de transmisión VSB 300 incluye además un desmultiplexor 56 para desmultiplexar los datos a partir del receptor VSB hereditario modificado 100 en los datos MPEG (se conoce también como segmento de datos) y los datos suplementarios (se conocen también como segmento de datos) , y un procesador de , datos suplementarios 200 para procesar el segmento de datos suplementarios a partir del desmultiplexor 56 en orden reverso del sistema de transmisión, para obtener los datos suplementarios originales . Como se muestra en la Figura 8, el receptor VSB hereditario modificado 100 incluye un desmodulador 4" , un filtro peine 48, un igualador de canal 49, un predictor de seccionador 50, un rastreador de fases 51, un decodificador Trellis 52, un primer desintercalador de datos 53, un primer decodificador Reed-Salomon 54, y un desaleatorizador de datos 55. El procesador de datos suplementarios 200 incluye un removedor de encabezamiento MPEG 57, un removedor de secuencia nula 58, un segundo desintercalador de datos 59, y un segundo decodificador Reed-Salomon 60. De conformidad ,con la modalidad preferida, el desmulador 47 convierte una señal de banda RF en una señal de banda base, y el sistema de recuperación de sincronización y temporización (no ilustrado) recupera una señal de sincronización de segmento, una señal de sincronización de campo, y una temporización d 1e símbolos. El filtro peine 48 remueve una señal de interferencia NTSC, en caso detectado, y el igualador de canal 49 corrige un canal distorsionado mediante la utilización del predictor de seccionador 50. El rastreador de fase 51 corrige una fase rotada, y el 1 decodificador Trellis 52 efectúa una decodificación Viterbi utilizando la secuencia generado y el algoritmo Viterbi. El igualador de canal 49, el predictor de seccionador 50, el rastreador de fase 5 1, y el decodificador Trellis 52 procesan los símbolos recibidos mediante la utilización de la secuencia generada en el generador de secuencias 46. El primer desi?tercalador de datos 53 actúa de manera reversa con relación a la acción del intercalador de datos en el sistema de transmisión ATSC 8T VSB, y el primer decodificador Reed-Salomon 54 decodifica otra vez una señal Reed-Salomon codificada en el sistema de transmisión ATSC 8T VS. El desaleatorizador de datos 55 actúa de manera inversa a la acción del aleatorizador de datos en el sistema de transmisión. De conformidad con la modalidad preferida de la presente invención, el generador de secuencias 46 indica si el símbolo recibido es el símbolo de datos suplementarios o no, y genera una secuencia idéntica a la secuencia definida que se inserta yt transmite en el dato suplementario. El predictor de seccionador 50 es la parte ACS del decodificador Trellis. En otras palabras, el predictor de seccionador 50 es un decodificador Trellis con profundidad de decodificación 0. El predictor de seccionador 50 estima la secuencia de transición de estado. Después de la operación 1 ACS, el predictor de seccionador 50 estima la secuencia de 1 mayor probabilidad y predice uno de los niveles de grupo de señales en los cuales puede caer el siguiente símbolo. Dé conformidad con lo descrito arriba, el igualador de canal 49, el predictor de seccionador 50, el rastreador de fase 51, y el decodificador Trellis 52 mejoran los desempeños de procesamiento de señales mediante la utilización de la secuencia predefinida. Esto ocurre cuando los componentes que utilizan la secuencia predefinida emplean la información de secuencia con la información de secuencia retardada, tomando en cuenta el retardo en el procesamiento de datos en componentes previos. En el sistema de recepción VSB 300, el desmultiplexor 56 desmultiplexa los datos a partir del receptor VSB del legado modificado 100 en un segmento de datos suplementarios y un segmento de datos MPEG mediante la utilización de la información de multiplexión detectada, por ejemplo, a partir de la señal de sincronización de campo. En la modalidad preferida, el primer decodificador Reed-Salomon 54 no efectúa ninguna decodificación Reed-Salomon del segmento de datos suplementarios sino que remueve solamente los 20 bitios de paridad de byte que se agregaron en el codificador Reed-Salomon sistema de transmisión VSB. Si el ruido de canal es excesivo, muchos errores están presentes en los bytes de paridad del código Reed-Solomon en r comparación con los datos suplementarios pu Iesto que los bytes de paridad y el código ATSC Reed-Saolomon no tiene secuencia predefinida insertada, lo que resulta en ausencia de ganancia en el decodificador Trellis 52. El primer decodificador Reed-Salomon 54 no efectúa ninguna decodificación Reed-Salomon del segmento de datos suplementarios puesto que es altamente posible que el primer decodificador Reed-Salomon 54 haga una corrección errónea en el caso en el cual el segmento de datos suplementarios tiene un error mayor 10 bytes, por ejemplo. El segmento de datos suplementarios del desmultiplexor 56 se proporciona al removedor de encabezamiento MPEG 57. El removedor de encabezamiento MPEG 57 .remueve 3 bytes del encabezamiento MPEG del segmento de datos suplementarios . El encabezamiento MPEG es insertado cuando los datos suplementarios son transmitidos en un formato ATSC en el sistema de transmisión VSB. El removedor de secuencia nulo 58 remueve después la secuenciadura insertada en el segmento de datos suplementarios en el insertador de secuencia nula en el sistema de transmisión VSB. , El segundo desintercalador de datos 59 actúa de manera inversa al proceso de intercalado en el segmento de datos suplementarios en el sistema de transmisión VSB. Si el proceso de intercalado es omitido en el sistema de transmisión VSB, el sistema de recepción VSB 1 300 puede desactivar el segundo desintercalador 59 o no f incluirlo . El segundo dercodificador Reed-Salomon 60 decodifica el código Reed-Salomon del segmento de datos suplementarios . El rastreador de fase 15 del sistema de recepción ATSC 8T-VSB de la técnica relacionada (mostrada en la Figura 2) utiliza también selectivamente los seccionadores en respuesta al predictor de seccionador. El rastreador de fase 51 del sistema de recepción VSB 300 de la presente invención es diferente del sistema de recepción VSB de la técnica relacionada en la medida en que la secuencia predefinida es utilizada en la predicción y selección del seccionador. El rastreador de fase emplea seccionadores para corregir el error de fase de tal manera que utiliza también el seccionador con la ayuda de predicción de seccionador proveniente del decodificador Trellis. El uso selectivo de un seccionador del rastreador de fase es igual al uso selectivo del igualador. Puesto que la secuencia predefinida es insertada en el símbolo de datos unitarios solamente el sistema de recepción VSB 300 debe identificar el símbolo de datos suplementarios y determinar si la secuencia ' predefinida del sistema de transmisión es "0" o "1". Existen dos métodos para identificar la información en cuanto a símbolo de datos suplementarios y la secuencia predefinida en el sistema de recepción VS »B 300. En el primer método, I símbolos de un Icampo de un cuadro de datos ATSC se almacenan de antemano en una memora ROM (Memoria de Solo Lectura) . Puesto que el desaleatorizador de datos del sistema de transmisión VSB es inicialmente sincronizado con la señal de sincronización de campo, los ciclos de la secuencia predefinida se encuentran también en unidades de campo. Sin embargo, el primer método requiere de una memoria grande puesto que la secuencia predefinida debe ser almacenada en unidades de campo de conformidad con el método de multiplexión en el sistema de transmisión. En el segundo método, el sistema de recepción VSB tiene un transmisor para generar la secuencia predefinida como su propia. La Figura 9 ilustra un diagrama de bloques del generador de secuencias 46 en el sistema de recepción de la presente invención de conformidad con el segundo método. El generado de secuencia 46 incluye un multiplexor 61, un aleatorizador modificado 62, un insertador de paridad ficticia 63, un intercalador de datos 64, y un codificador Trellis 65. El multiplexor 61 tiene un paquete ficticio de datos suplementarios y un paquete ficticio de ?datos MPEG proporcionados ahí . El paquete ficticio de datos MPEG produce 187 bytes ficticios de 0x00. El paquete ficticio de datos suplementarios produce tres bytes ficticios de 0x00 para los bytes de encabezamiento MPEG y 184 bytes ficticios dé OxAA para los datos suplementarios . Estos bytés ficticios son multiplexados en el multiplexor 61 y aleatorizados en el aleatorizador modificado 62. , El aleatorizador modificado 62 aleatoriza la • salida del multiplexor 61 sometiendo los bytes seudo , aleatorios producidos, intencionalmente y 0x55, por ejemplo, para operación Y en bitios, y una resultante de la operación lógica Y e ingresa bitios del multiplexor 61 a la operación O excluyente en bitios. Después, el insertador de paridad ficticia 63 inserta los bytes ficticios 0x00 de las 20 paridades agregados por el codificador Reed-Salomon del sistema de transmisión ATSC 8T-VSB a los datos aleatorizados.
La salida del insertador de paridad ficticia 63 es intercalada en el intercalador de datos 64. El codificador Trellis 65 convierte los bytes ficticios intercalados en símbolos y cada byte produce cuatro símbolos. Un detalle del codificador Trellis 65 se muestra en la Figura 7. Los símbolos se proporcionan en los doce codificadores y precodificadores Trellis 32-1 a 32-12. Los símbolos de preferencia no son sometidos a precodificación y codificación 1 Trellis, sino que son enviados tal como fueron proporcionados. Cada uno de los símbolos finalmente enviado de esta forma tiene dos bitios DI, DO. En este caso, el bitio DI es "1" el símbolo es el símbolo de datos suplementarios, y si el bitio DI es "0", el bitio DO es el símbolo de datos MPEG. Si el bitio DI es "1", el bitio DO es la secuencia predefinida que es suministrada al' 1 codificador Trellis del sistema de transmisión. El generador de secuencias 46 es operativo de manera sincrónica con la señal de sincronización de campo recuperada en el sistema de , recepción. La Figura 10A ilustra diagramas de niveles de señales de tres tipos de seccionadores utilizados para símbolos de datos MPEG empleados en el igualador de canal 49. Cada seccionador muestra niveles de señales. Cada seccionador determina una señal que tiene la distancia más corta a una señal recibida del sistema de transmisión. Si la confiabilidad de predicción de la predicción de seccionador es baja, se utiliza el seccionador 1 que tiene ocho niveles. Si la confiabilidad de la predicción del seccionador es elevada, se selecciona ya sea el seccionador 2 o el seccionador 3 de conformidad con la estimación del registro 28c en el codificador 28 mostrado en la Figura 5. Si un valor del registro 28c estimado es "0", el seccionador 2 es seleccionado y si el valor estimado es "1", se selecciona el seccionador 3. La Figura 10B ilustra diagramas de nivel de señal de seis tipos de seccionadores empleados para símbolos de datos suplementarios. Si los símbolos son símbolos de los datos suplementarios, los s 1eis seccionadores pueden ser utilizados mediante la utilización del bitio DI de la secuencia predefinida. Cuando el bitio de secuencia DO es "0", un grupo de nivel de señal transmitido a partir del sistema de transmisión VSB es (-7, -5, +1, +3) . Cuando el bitio de secuencia DO es "1", un grupo de nivel de señal transmitido a partir del sistema de transmisión VSB es (-3, -1, +5, +7) . Cuando la confiabilidad del predictor seleccionador es limitada, ya sea el seccionador 4 o bien el seccionador 5 se selecciona, según el valor del bitio de secuencia DO. Un caso en el cual el' predictor de seccionador tiene una alta confiabilidad se comentará a continuación. Cuando el bitio de secuencia DO es "0", el seccionador 4 puede ser dividido en dos seccionadores de 6 y 7, según un valor almacenado en el registro 28c del codificador Trellis 28. Si el valor almacenado en el registro 28 es "0", se selecciona el seccionador 6, y el valor almacenado es "1", el seccionador 7 se selecciona. Si el bitio DO es "1", el seccionador 5 es dividido en dos seccionadores de seccionador 8 y seccionador 9, según un valor almacenado en el registro 28c del codificador Trellis 28. Por consiguiente, si el valor almacenado en el registro 28c es "0", el seccionador 8 es seleccionado, y si el valor almacenado en el registro 28c es "1", el seccionador 9 es seleccionado. De conformidad con lo comentado, los seccionadores 6, 7, 8, 9 en la Figura 10B pueden ser comparados a los seccionadores de la técnica relacionada 2, 3 en la Figura 10A para encontrar que una1 distancia de señal de los seccionadores 6, 7, 8, 9 es mayor por dos veces que los seccionadores de la técnica relacionada 2, 3. Por consiguiente, en el caso del símbolo de datos suplementarios, los seccionadores que tienen cada uno una distancia de seccionador mayor pueden ser utilizados con el uso 'de una secuencia predefinida, lo que resulta en una reducción consecuencial de decisión. La Figura 11 ilustra un diagrama de bloques de un igualador de canal 49 del sistema de recepción VSB 300 de la presente invención utilizando la secuencia predefinida. En la Figura 11, el igualador de canal incluye un filtro de alimentación delantera 66, un filtro de retroalimentación 67, un adicionador 68 para adicionar salidas de los filtros 66 y 67, nueve seccionadores 69-1 a 69-9, un multiplexor 70m y un controlador 71. De conformidad con la modalidad preferida, una señal de entrada al igualador de canal 49 se proporciona al filtro de alimentación directa 66, y una señal de salida del filtro de alimentación directa y una señal de salida del filtro de retroalimentación 67 se agregan en el adicionador 68. Una señal de salida del adicionador 68 es una señal de salida del igualador de canal 49. La señal de salida del igualador de canal 68 se proporciona a los nueve seccionadores 69-1 a 69-9 en común, para que los seccionadores 69-1 a 69-9 deciden el nivel de señal . El controlador 71 controla el multiplexor 70 de tal manera que el multiplexor 70 seleccione una de las salida de los seccionadores 69-1 a 69-9 y la proporcione al filtro de retroalimentación 67, y al controlar 71. El controlador 71 actualiza los coeficientes de filtro del filtro de alimentación directa 66 y del filtro de retroalimentación 67 mediante la utilización de la salida del seccionador seleccionada y la salida del igualador de canal 49. Como se muestra en la Figura 8, el predictor de seccionador 50 recibe la señal de salida del igualador de canal 49 y la señal de salida del generador de secuencias 46, y predice un valor almacenado en el registro 28c del codificador Trellis 28 en el sistema de transmisión VSB mediante la utilización de las señales recibidas . El predictor de seccionador 50 calcula después la confiabilidad del valor predicho y envía los valores al controlador 71 del igualador de canal 49. El controlador 71 del igualador de canal , 49 recibe información sobre el símbolo recibido como siendo el dato suplementario o el dato MPEG, y la secuencia predefinida DO insertada en el símbolo de dato suplementario proveniente del generador de secuencias 46. El controlador 71 recibe el valor estimado del registro 28c del codificador Trellis 28 en el sistema de transmisión junto con la confiabilidad de proyección del predictor de seccionador 50, y selecciona una de las salidas de los nueve seccionadores 69-1 a 69-9. De conformidad con lo describo' arriba, el sistema de recepción VSB 300 de conformidad con la modalidad preferida de la presente invención tiene las siguiente ventajas. Primero, el sistema de recepción VSB tiene componentes para el procesamiento tanto de datos MPEG como de datos suplementarios . Segundo, el generador de secuencias 46 proporcionado en el sistema de recepción VSB 300 (para generar la secuencia predefinida como una señal de entrada al codificador Trellis de un sistema de transmisión) puede mejorar el desempeñe de recepción del sistema de recepción con relación a una señal fantasma de canal y a una señal de ruido en comparación con el sistema de recepción ATSC 8T-VSB de la técnica relacionada. Particularmente, se mejorar significativamente los desempeños del predictor de seccionador y codificador Trellis en el sistema de recepción. Tercero, a través de la utilización de la secuencia predefinida, el sistema de recepción VSB 300 puede utilizar seccionadores cada uno teniendo una mayor distancia de señal que los seccionadores convencionales en el igualador de canal y el rastreador de Jase ahí, lo que minimiza el error de decisión. Esto incrementa el desempeño de remoción de fantasma de rastreador del igualador y el desempeño de rastreo de fase del rastreador de fase. Será aparente a los expertos en la materia que varias modificaciones y variaciones pueden efectuarse en el sistema I de comunicación VSB, y en el formato de señal para el sistema í de comunicación VSB de la presente invención sin salirse del espíritu o alcance de la presente invención. Por consiguiente, dentro del marco de la presente invención se pretende abarcar las modificaciones y variaciones de esta invención a condición que se encuentren dentro del espíritu de las reivindicaciones adjuntas y de sus equivalentes.

Claims (1)

REIVINDICACIONES Un sistema de recepción VSB para recibir y decodificar una señal de entrada que comprende un segmento de datos MPEG y un segmento de datos suplementarios transmitida a partir de un sistema de transmisión VSB, el sistema de transmisión VSB comprende: un generador de secuencias para decodificar un símbolo que corresponde al segmento de datos suplementarios y para generar una secuencia predefinida codificada con el segmento de datos suplementarios; un receptor VSB hereditario modificado para procesar la s'efial de entrada recibida a partir del sistema de transmisión VSB en un orden reverso del sistema de transmisión VSB y para enviar una señal de ' datos desaleatorizada; un desmultiplexor para desmultiplexar la señal de datos desaleatorizados ' a partir del receptor VSB hereditario modificado en el segmento de datos MPEG y un segmento de datos suplementarios codificados; y un procesador de datos suplementarios para decodificar el segmento de datos suplementarios codificados del multiplexor para obtener el segmento de datos suplementarios . Un sistema de recepción VSB de la reivindicación 1, en donde el generador de secuencias incluye: un multiplexor para recibir y multiplexar un paquete ficticio de datos suplementarios y un paquete ficticio de datos MPEG y para enviar como señal de salida de multiplexor; un aleatorizador para aleatorizar la señal de salida del multiplexor; un insertador de paridad para insertar bytes ficticios en datos aleatorizados; un intercalador de datos para intercalar una salida del insertador de paridad; y un codificador trellis para convertir datos intercalados en símbolos y enviar los símbolos convertidos sin someterlos a codificación trellis. Un sistema de recepción VSB de la ' reivindicación 2, en donde el codificador trellis inclu 1ye una pluralidad de codificadores y precodif icadores, para recibir los símbolos y enviar los símbolos sin someterlos a precodif icación y codificación. Un sistema de recepción VSB de la reivindicación 3, en donde los símbolos del codificador trellis incluyen dos bitios DI y DO, en donde si el bitio DI se encuentra en un primer nivel lógico, un símbolo corresponde a un símbolo de datos suplementarios, y si el bitio DI se encuentra en un segundo nivel lógico, el símbolo es un símbolo de datos MPEG, y cuando el bitio DI se encuentra en el primer nivel lógico, el bitio DO es la secuencia predefinida que se está utilizando para decodificar el segmento de datos suplementarios. Un sistema de recepción VSB de la reivindicación 2, en donde el aleatorizador somete la señal de salida del multiplexor empleandp bytes pseudo aleatorios y 0x55 a una operación lógica Y en bitios, y un resultado de la operación lógica Y e ingresa bitios del multiplexor a una operación lógica^ excluyente en bitios. Un sistema de recepción VSB de la reivindicación 2, en donde los bytes ficticios corresponden a los 20 bytes de paridad y son bytes ficticios de 0x00, y el paquete ficticio de datos MPEG produce 187 bytes ficticios de 0x00, y el paquete ' ficticio de datos suplementarios 1 produce tres bytes ficticios de 0x00 que corresponden a los bytes de encabezamiento MPEG, y 184 bytes ficticios de OxAA que corresponden al paquete de datos suplementarios. Un sistema de recepción VSB de la reivindicación 1, en donde el receptor VSB hereditario modificado incluye: un desmodulador para recibir la señal de entrada y convertir la señal de entrada en una señal de banda base, y para recuperar una señal de sincronización de segmento, una señal de sincronización de campo y una temporización de símbolo a partir de la señal de banda base; un filtro peine para remover una señal de interferencia NTSC a partir de una señal de salida del desmodulador, si se detecta la señal de interferencia NTSC; un predictor de seccionador para proporcionar una señal de predicción de seccionador y una señal de confiabilidad de predicción mediante la utilización de una secuencia predefinida proveniente del generador de secuencias; un igualador de canal para corregir un canal distorsi 1onado en una señal de salida del filtro peine mediante la utilización de la señal de predicción de seccionador, la señal de confiabilidad de predicción y la secuencia predefinida y para enviar una señal de salida de igualador de canal; un rastreador de fase para corregir una fase de una señal de salida del igualador de canal mediante la utilización de la secuencia predeterminada y señal de predicción de seccionador; un decodificador trellis para decodificar una salida del rastreador de fase utilizando un algoritmo Viterbi y la secuencia predefinida recibida del generador de secuencias; un desintercalador de datos para desintercalar una señal de salida de decodificador Trellis; un decodificador reed-Solo on para decodificar una señal codificada según Reed-Solomon enviada a partir del desintercalador de datos; y un desaleatorizador de datos para desaleatorizar una señal de salida del decodificador Reed-Solomon. 8. Un sistema de recepción VSB de la reivindicación 7, en donde el decodificador Reed-Solomon del receptor VSB hereditario modificado remueve 20 bytes de paridad sin someter el segmento de datos suplementarios a , decodificación Reed-Solomon. 9. Un sistema de recepción VSB de la reivindicación 7, en 1 donde el desmultiplexor desmultiplexa la señal de datos desaleatorizados a partir del receptor VSB hereditario 1 modificado en el segmento de datos MPEG y el segmento i de datos suplementarios codificados mediante la utilización de una señal de información de multiplexión detectada a partir de la señal de sincronización de campo. 10.Un sistema de recepción VSB de la reivindicación 1, en donde el procesador de datos suplementarios incluye :_ un removedor de encabezamiento MPEG para remover 3 bytes de encabezamiento MPEG a partir del segmento de datos suplementarios recibidos del desmultiplexor; un removedor de secuencia nula para remover la secuencia nula insertada en el paquete de datos suplementarios; y un decodificador Reed-Solomon para someter una salida de removedor de secuencia nula a decodificación Reed- Solomon. 11.Un sistema de recepción VSB de la reivindicación 10, que comprende además un desintercalador entre el removedor de secuencia nula y el decodificador Reed- Solomon para desintercalar la salida de removedor de secuencia nula. 12.Un sistema de recepción VSB de la reivindicación 7, en donde el igualador de canal incluye: varios seccionadores, cada uno teniendo un detector de nivel de señal predeterminado; un filtro de alimentación directa para recibir una señal de salida de filtro peine; un filtro de retroalimentación para recibir una señal de salida de uno de los varios seccionadores; un adicionador para agregar señales de salida del filtro de alimentación directa y filtros de retroalimentación y para enviar una señal agregada como señal de salida de igualador de canal, en donde los varios seccionadores reciben comúnmente la señal agregada; un multiplexor para enviar una de las salidas de los varios seccionadores al filtro de retroalimentación en respuesta a una señal de control; y un controlador para actualizar coeficientes de filtro del filtro de alimentación directa y del filtro de retroalimentación y para proporcionar la señal de control al multiplexor en respuesta a una señal de salida de multiplexor, la señal de predicción de seccionador, y la señal de confiabilidad de predicción, la señal de salida de igualador de canal y la secuencia predefinida para seleccionar el multiplexor con el objeto de enviar la señal desde uno de los varios seccionadores que tiene el detector de nivel de señal predeterminado cerca de la señal de salida de filtro de peine. 1 Un sistema de recepción VSB de la reivindicación 12, en donde el predictor de seccionador recibe la señal de salida de igualador de canal, la secuencia predefinida generada a partir del generador de secuencias e información que el símbolo recibido es del paquete de datos suplementarios, estima un valor del registro del código trellis, calcula la confiabilidad de predicción, y envía el valor de registro estimado al controlador del igualador de canal. Un sistema de recepción VSB de la reivindicación 13, en donde los varios seccionadores incluyen los tres seccionadores para procesar símbolos de datos MPEG, y del cuarto al noveno seccionadores para procesar los símbolos de datos suplementarios, en donde el primer seccionador tiene ocho valores de niveles de -7, -5, - 3, -1, +1, +5, +7, el segundo seccionador tiene, 4 valores de niveles t de -7, -3, +1, +5, el tercer seccionador tiene 4 valores de niveles de -5, -1, +3, +7, el cuarto seccionador tiene 4 valores de niveles de -7, -5, +1, +3, el quinto seccionador tiene 4 valores I ' de niveles de -3, -1, +5, +7, el sexto seccionador tiene 2 valores de niveles de -7, +1, el séptimo seccionador tiene 2 valores de niveles de -5, +3, el octavo seccionador tiene 2 valores de niveles de -3, +5, el noveno seccionador tiene 2 valores de niveles 1 de -1, +7. I > 15.Un sistema recepción VSB de la reivindicación 14, 'en donde! -7 se refiere a 000, -5 se refiere a 001, -3 ,se refiere a 010, -1 se refiere a 011, +1 se refiere a 100, +3 se refiere a, 101, +5 se refiere a 110, y +7 se refiere a 111.. 16.Un sistema de recepción VSB de la reivindicación 14, en donde, con relación a los símbolos de datos MPEG, el primer seccionador se selecciona en un caso de baja confiabilidad, el segundo secccionador se selecciona en un caso de alta confiabilidad, y el valor de registro estimado se encuentra en un primer nivel lógico y el tercer seccionador se selecciona en un paso de alta confiabilidad y el valor de registro estimado se encuentra en un segundo nivel lógico. 17.Un sistema de recepción VSB de la reivindicación 14, en 5 donde, con relación a los símbolos de datos suplementarios; uno .del cuarto seccionador y del quinto seccionador se selecciona en respuesta a la secuencia predefinida en un caso de baja confiabilidad; , 0 el sexto seccionador se selecciona en . un caso de alta confiabilidad y el valor de secuencia fue definido y el ' valor de registro estimado se encuentran en un primer [ nivel lógico; el séptimo seccionador se selecciona e? un caso de alta 5 confiabilidad y el valor de secuencia predefinido se i i encuentra en un primer nivel lógico, y el valor de registro estimado se encuentra en un segundo nivel lógico; el octavo seccionador se selecciona en un caso de alta 0 confiabilidad y el valor de secuencia predefinido se encuentra en un segundo nivel lógico y el valor de registro estimado se encuentra en un primer nivel lógico;, y el noveno seccionador se selecciona en un caso de alta 5 confiabilidad y el valor de secuencia predefinido y el valor de registro estimado se encuentran en un segundo nivel lógico. Un sistema de recepción VSB de la reivindicación 1, en donde el generador de secuencias responde en sincronía a la señal de sincronización de campo. Un sistema de recepción VSB para recibir y decodificar una señal de entrada que comprende un segmento de datos MPEG y un segmento de datos suplementarios transmitida a partir de un sistema de transmisión VSB, el sistema de recepción VSB comprende: un receptor VSB hereditario modificado para procesar la señal de entrada recibida a partir del sistema de transmisión VSB en orden reverso del sistema de transmisión VSB y para' enviar una señal de datos desaleatorizados; 1 un desmultiplexor para desmultiplexar la señal de datos desaleatorizados a partir del receptor VSB hereditario modificado en el segment de datos MPEG y un segmento de datos suplementario codificado; y un procesador de datos suplementarios para decodificar el segmento de datos suplementarios codificados a partir del desmultiplexor para obtener el segmento de datos suplementarios, en donde el procesador de datos suplementarios incluye: un removedor de encabezamiento MPEG para remover 3 bytes de encabezamiento MPEG del segmento de datos suplementarios recibido del desmultiplexor; un removedor de secuencia nula para remover la secuencia nula insertada en el paquete de datos suplementarios; y un decodif icador Reed-Solomon para someter una salida de removedor de secuencia nula a decodificación Reed-Solomon. Un sistema de recepción VSB de la reinvidicación 19, en donde el receptor VSB hereditario modificado incluye : un desmodulador para recibir la señal de entrada y convertir la señal de entrada en una señal de banda base, y para recuperar una señal de sincronización de segmento, una señal de sincronización de campo, y una temporización de símbolos a partir de la señal de banda base; un filtro peine para remover una señal de interferencia NTSC a partir de una señal de salida del desmodulador, si se detecta una señal de interferencia NTSC; un predictor de seccionador para proporcionar una señal de predicción de seccionador y una señal de confiabilidad de predicción mediante la utilización de una secuencia predefinida proveniente del generador de secuencias; un igualador de canal para corregir un canal distorsionado en una señal de salida del filtro peine mediante la utilización de la señal de predicción de seccionador, la señal de confiabilidad de predicción y la secuencia predefinida y para enviar una señal de salida de igualador de canal; un rastreador de fase para corregir una fase de una señal de salida del igualador de canal mediante la utilización de la secuencia predeterminada y de la señal de predicción de seccionador; , un decodificador trellis para decodificar una salida del rastreador de fase utilizando un algoritmo Viterbi y la secuencia predefinida recibida del generador ' de secuencias; ' un desintercalador de datos para desintercalar una
1 . señal de salida de decodificador trellis; un decodificador Reed-Solomon para decodificar una señal codificada según Reed-Solomon enviada a partir ' del desintercalador de datos; y un desaleatorizador de datos para desaleatorizar una señal de salida de decodificador Reed-Solomon. 1.Un sistema de recepción VSB de la reivindicación 20, en donde el decodificador Reed-Solomon del receptor VSB , hereditario modificado remueve 20 bytes de paridad sin someter el segmento de datos suplementarios a decodificación Reed-Solomon. Un sistema de recepción VSB de la reivindicación 19, en donde el desmultiplexor desmultiplexa la señal de datos desaleatorizados proveniente del receptor VSB de legao modificado en el segmento de datos MPEG y el segmento de datos suplementarios codificados mediante la utilización de la señal de información de multiplexión detectada a partir de la señal de sincronización de campo . Un sistema de recepción VSB de la reivindicación 21, en donde el desmultiplexor desmultiplexa la señal de datos desaleatorizados a partir del receptor VSB hereditario modificado en el segmento de datos MPEG y el segmento de datos suplementarios codificados mediante la utilización de una señal de información de multiplexión I detectada a partir de la señal de sincronización de campo. Un sistema de recepción VSB de la reivindicación 19, que comprende además un desintercalador entre el removedor de secuencia nula y el decodificador Reed-Solomon para desintercalar la salida del removedor de secuencia nula.
MXPA02009109A 2001-01-19 2001-12-27 Sistema de recepcion de banda lateral residual (vsb) para procesar datos suplementarios. MXPA02009109A (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020010003304A KR100674423B1 (ko) 2001-01-19 2001-01-19 송/수신 시스템 및 데이터 처리 방법
PCT/KR2001/002277 WO2002058387A1 (en) 2001-01-19 2001-12-27 Vsb reception system with enhanced signal detection for processing supplemental data

Publications (1)

Publication Number Publication Date
MXPA02009109A true MXPA02009109A (es) 2003-03-12

Family

ID=19704887

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA02009109A MXPA02009109A (es) 2001-01-19 2001-12-27 Sistema de recepcion de banda lateral residual (vsb) para procesar datos suplementarios.

Country Status (8)

Country Link
US (29) US6760077B2 (es)
KR (1) KR100674423B1 (es)
CN (2) CN1260932C (es)
AR (1) AR032506A1 (es)
BR (1) BR0109363A (es)
CA (2) CA2403133C (es)
MX (1) MXPA02009109A (es)
WO (1) WO2002058387A1 (es)

Families Citing this family (147)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100672561B1 (ko) 2000-09-22 2007-01-23 엘지전자 주식회사 디지털 티브이의 통신 시스템
KR100351829B1 (ko) * 2000-09-26 2002-09-11 엘지전자 주식회사 디지털 통신 시스템
KR100351831B1 (ko) * 2000-10-02 2002-09-11 엘지전자 주식회사 Vsb 송신 시스템
KR100673419B1 (ko) * 2000-12-28 2007-01-24 엘지전자 주식회사 전송 시스템 및 데이터 처리 방법
KR100674423B1 (ko) 2001-01-19 2007-01-29 엘지전자 주식회사 송/수신 시스템 및 데이터 처리 방법
US20020184653A1 (en) 2001-02-02 2002-12-05 Pierce Matthew D. Services based on position location using broadcast digital television signals
US7111221B2 (en) * 2001-04-02 2006-09-19 Koninklijke Philips Electronics N.V. Digital transmission system for an enhanced ATSC 8-VSB system
US7042949B1 (en) * 2001-04-03 2006-05-09 Rosum Corporation Robust data transmission using broadcast digital television signals
US6947487B2 (en) * 2001-04-18 2005-09-20 Lg Electronics Inc. VSB communication system
US7631340B2 (en) * 2001-04-18 2009-12-08 Lg Electronics Inc. VSB communication system
KR100734351B1 (ko) * 2001-04-20 2007-07-03 엘지전자 주식회사 디지털 방송 전송 시스템
KR100706508B1 (ko) * 2001-04-25 2007-04-11 엘지전자 주식회사 디지털티브이의 브이에스비 통신시스템
KR100736500B1 (ko) * 2001-04-25 2007-07-06 엘지전자 주식회사 디지털티브이의 브이에스비 통신시스템
JP2003012957A (ja) * 2001-04-27 2003-01-15 Canon Inc ポリヒドロキシアルカノエートからなるマイクロカプセル化顔料含有カラーフィルタ用着色組成物
KR100793766B1 (ko) * 2001-06-11 2008-01-10 엘지전자 주식회사 디지털 전송 시스템 및 방법
KR100850932B1 (ko) * 2001-06-11 2008-08-12 엘지전자 주식회사 디지털 전송 시스템 및 방법
KR100510679B1 (ko) * 2003-03-21 2005-08-31 엘지전자 주식회사 디지털 vsb 전송 시스템 및 부가 데이터 다중화 방법
US7092036B2 (en) * 2002-04-16 2006-08-15 Thomson Licensing Equalizer system including a comb filter in an HDTV system
JP3519075B2 (ja) * 2002-06-13 2004-04-12 沖電気工業株式会社 再生データ信号生成装置
KR100920736B1 (ko) * 2002-10-08 2009-10-07 삼성전자주식회사 전송신호의 왜곡을 줄일 수 있는 단일반송파 전송시스템및 그 방법
KR100547889B1 (ko) * 2003-08-25 2006-01-31 삼성전자주식회사 Mpeg-2 전송을 위한 널 패킷 필터링 장치
EP1563690A1 (en) * 2002-11-04 2005-08-17 Koninklijke Philips Electronics N.V. Configuration for implementing enhanced vsb on the studio side
US7301902B2 (en) * 2003-03-03 2007-11-27 Broadcom Corporation Generic on-chip homing and resident, real-time bit exact tests
US7394844B1 (en) * 2003-05-19 2008-07-01 Xtendwave, Inc. Code division multiple access employing orthogonal filter banks
WO2005002229A2 (en) * 2003-06-30 2005-01-06 Koninklijke Philips Electronics, N.V. Receiver and packet formatter for decoding an atsc dtv signal
US7668250B2 (en) * 2003-10-01 2010-02-23 Samsung Electronics Co., Ltd. Time-dependent trellis coding for more robust digital television signals
KR100683179B1 (ko) * 2003-11-03 2007-02-15 삼성전자주식회사 듀얼 스트림용 디지털 방송 송/수신 시스템의 강건한에러정정 부호화/복호화 장치 및 그의 방법
CN101426144B (zh) * 2003-11-03 2011-11-09 三星电子株式会社 数字双流广播系统的可靠纠错编码/解码设备和方法
US7599348B2 (en) * 2003-11-04 2009-10-06 Lg Electronics Inc. Digital E8-VSB reception system and E8-VSB data demultiplexing method
JP4220353B2 (ja) * 2003-11-06 2009-02-04 株式会社ケンウッド 変調装置、移動通信システム、変調方法、及び通信方法
KR100628207B1 (ko) * 2003-12-12 2006-09-26 엘지전자 주식회사 디지털 방송 수신 시스템 및 방법
RU2350039C2 (ru) * 2004-01-27 2009-03-20 Самсунг Электроникс Ко., Лтд. Цифровая радиовещательная приемопередающая система и способ обработки сигнала в этой системе
KR100896684B1 (ko) * 2004-01-27 2009-05-14 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
KR100692596B1 (ko) 2004-05-06 2007-03-13 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
KR100683879B1 (ko) * 2004-05-06 2007-02-15 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
CN101699847B (zh) * 2004-05-13 2013-02-27 三星电子株式会社 数字广播发送/接收装置及其信号处理方法
ATE398381T1 (de) * 2004-06-02 2008-07-15 Freescale Semiconductor Inc Mobillfunkgerät
DE602004009768T2 (de) * 2004-06-02 2008-08-28 Dibcom Mobilfunkkommunikationsgerät
WO2005122573A1 (en) * 2004-06-05 2005-12-22 Samsung Electronics Co., Ltd. Digital broadcasting transmission/reception system utilizing srs and trs code to improve receiving performance and signal processing method thereof
KR100744055B1 (ko) * 2004-06-23 2007-07-30 삼성전자주식회사 수신 성능 및 등화 성능이 향상된 디지털 방송 송수신 시스템 및 그의 신호처리방법
US7499489B1 (en) * 2004-09-16 2009-03-03 Analog Devices, Inc. Equalization in clock recovery receivers
KR100871206B1 (ko) * 2004-12-22 2008-12-01 삼성전자주식회사 리드-솔로몬 부호의 복호 장치 및 방법
US7602820B2 (en) 2005-02-01 2009-10-13 Time Warner Cable Inc. Apparatus and methods for multi-stage multiplexing in a network
US7526707B2 (en) * 2005-02-01 2009-04-28 Agere Systems Inc. Method and apparatus for encoding and decoding data using a pseudo-random interleaver
US7920602B2 (en) * 2005-05-23 2011-04-05 Samsung Electronics Co., Ltd. Method for formatting digital broadcast transport stream packet for improved receiving performance, digital broadcast transmitter, and signal processing method thereof
US20070002957A1 (en) * 2005-06-30 2007-01-04 Yan Zhou Modem using error coding in accordance with scale of demodulation spectral transform
US7711045B2 (en) 2005-07-13 2010-05-04 Samsung Electronics Co., Ltd. Digital broadcast transmitter/receiver having improved receiving performance and signal processing method thereof
GB0517932D0 (en) * 2005-09-03 2005-10-12 Pace Micro Tech Plc Method and system for testing signal integrity
US7529296B2 (en) * 2005-09-21 2009-05-05 Intel Corporation Adaptive equalization method and circuit for continuous run-time adaptation
US8229983B2 (en) 2005-09-27 2012-07-24 Qualcomm Incorporated Channel switch frame
US8670437B2 (en) * 2005-09-27 2014-03-11 Qualcomm Incorporated Methods and apparatus for service acquisition
KR101191181B1 (ko) 2005-09-27 2012-10-15 엘지전자 주식회사 디지털 방송의 송/수신 시스템 및 데이터 구조
CA2562194C (en) 2005-10-05 2012-02-21 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
CA2562427C (en) 2005-10-05 2012-07-10 Lg Electronics Inc. A digital broadcast system and method of processing traffic information
KR101147759B1 (ko) * 2005-10-05 2012-05-25 엘지전자 주식회사 디지털 방송 송/수신 시스템
KR101147760B1 (ko) 2005-10-06 2012-05-25 엘지전자 주식회사 디지털 방송의 송/수신 시스템, 방법, 및 데이터 구조
KR101208498B1 (ko) 2005-10-10 2012-12-05 엘지전자 주식회사 디지털 방송 시스템, 방법, 및 데이터 구조
MY164915A (en) * 2005-10-11 2018-02-15 Samsung Electronics Co Ltd Method for turbo transmission of digital broadcasting transport stream, a digital broadcasting transmission and reception system, and a signal processing method thereof
KR100740202B1 (ko) * 2005-10-21 2007-07-18 삼성전자주식회사 듀얼 전송 스트림 생성 장치 및 그 방법
KR100740210B1 (ko) * 2005-10-21 2007-07-18 삼성전자주식회사 듀얼 전송 스트림 생성 장치 및 그 방법
KR101100207B1 (ko) * 2005-11-08 2011-12-28 엘지전자 주식회사 디지털 방송 시스템 및 처리 방법
US7983354B2 (en) * 2005-11-25 2011-07-19 Samsung Electronics Co., Ltd. Digital broadcast transmitter/receiver having an improved receiving performance and signal processing method thereof
KR101199369B1 (ko) * 2005-11-25 2012-11-09 엘지전자 주식회사 디지털 방송 시스템 및 처리 방법
US7889765B2 (en) * 2005-11-30 2011-02-15 Time Warner Cable Inc. Apparatus and methods for utilizing variable rate program streams in a network
JP5116691B2 (ja) * 2005-12-22 2013-01-09 サムスン エレクトロニクス カンパニー リミテッド デジタル放送送信装置及びそのターボストリーム処理方法並びにそれを含むデジタル放送システム
US7913152B2 (en) * 2006-01-03 2011-03-22 Samsung Electronics Co., Ltd. Transmitter and system for transmitting/receiving digital broadcasting stream and method thereof
KR101208509B1 (ko) 2006-01-20 2012-12-05 엘지전자 주식회사 디지털 방송 시스템 및 처리 방법
US7840866B2 (en) * 2006-02-06 2010-11-23 Samsung Electronics Co., Ltd. Digital broadcasting transmission apparatus and robust stream coding method thereof
WO2007091779A1 (en) 2006-02-10 2007-08-16 Lg Electronics Inc. Digital broadcasting receiver and method of processing data
WO2007100185A1 (en) * 2006-02-28 2007-09-07 Lg Electronics Inc. Digital broadcasting system and method of processing data
US7639751B2 (en) * 2006-04-04 2009-12-29 Samsung Electronics Co., Ltd. Advanced-VSB system (A-VSB)
US8548000B2 (en) * 2006-04-04 2013-10-01 Samsung Electronics Co., Ltd. Dual transmission stream generating device and method
US7876750B2 (en) * 2006-04-04 2011-01-25 Samsung Electronics Co., Ltd. Digital broadcasting system and data processing method thereof
WO2007126196A1 (en) 2006-04-29 2007-11-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007136166A1 (en) 2006-05-23 2007-11-29 Lg Electronics Inc. Digital broadcasting system and method of processing data
US9432433B2 (en) * 2006-06-09 2016-08-30 Qualcomm Incorporated Enhanced block-request streaming system using signaling or block creation
WO2007145496A1 (en) 2006-06-16 2007-12-21 Samsung Electronics Co., Ltd. Transmission and reception stream processing devices for processing stream coded with coding rate of 1/3, and methods thereof
WO2008004737A1 (en) * 2006-07-07 2008-01-10 Lg Electronics Inc. Digital broadcasting system and method of processing data
US7873104B2 (en) 2006-10-12 2011-01-18 Lg Electronics Inc. Digital television transmitting system and receiving system and method of processing broadcasting data
CA2783599C (en) * 2006-11-14 2013-06-25 Qualcomm Incorporated Systems and methods for channel switching
WO2008061211A2 (en) * 2006-11-15 2008-05-22 Qualcomm Incorporated Systems and methods for applications using channel switch frames
US7840883B2 (en) * 2006-11-23 2010-11-23 Mediatek Inc. DVB-H receiver for forward error correction and method thereof
KR101253185B1 (ko) 2007-03-26 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285887B1 (ko) 2007-03-26 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285888B1 (ko) * 2007-03-30 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101199387B1 (ko) * 2007-04-02 2012-11-09 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101221914B1 (ko) 2007-04-06 2013-01-15 엘지전자 주식회사 디지털 방송 신호 송신 장치 및 방법
KR20080090784A (ko) * 2007-04-06 2008-10-09 엘지전자 주식회사 전자 프로그램 정보 제어 방법 및 수신 장치
KR101276851B1 (ko) * 2007-04-06 2013-06-18 엘지전자 주식회사 디지털 방송 신호 송신 장치 및 방법
US8116364B2 (en) * 2007-04-18 2012-02-14 Mediatek Inc. Selective slicing equalizer
KR101369838B1 (ko) * 2007-04-20 2014-03-06 삼성전자주식회사 전송 스트림 생성장치, 송신 장치, 수신 장치, 이들이포함된 디지털 방송 시스템 및 그 방법
MX2009012294A (es) * 2007-05-15 2009-11-26 Samsung Electronics Co Ltd Dispositivos de recepcion y transmision digital para transmitir y recibir flujos, y sus metodos de procesamiento.
KR101405966B1 (ko) 2007-06-26 2014-06-20 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101456002B1 (ko) 2007-06-26 2014-11-03 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101405970B1 (ko) * 2007-06-28 2014-06-12 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101461958B1 (ko) 2007-06-29 2014-11-14 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US8111627B2 (en) * 2007-06-29 2012-02-07 Cisco Technology, Inc. Discovering configured tunnels between nodes on a path in a data communications network
US8065594B2 (en) * 2007-06-29 2011-11-22 Limberg Allen Leroy 8VSB DTV signals with PCCC and subsequent trellis coding
CN101796835B (zh) * 2007-07-02 2012-08-08 Lg电子株式会社 数字广播系统和数据处理方法
KR20090002855A (ko) * 2007-07-04 2009-01-09 엘지전자 주식회사 디지털 방송 시스템 및 신호 처리 방법
US8433973B2 (en) 2007-07-04 2013-04-30 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2009005326A2 (en) 2007-07-04 2009-01-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
US8332896B2 (en) 2007-07-05 2012-12-11 Coherent Logix, Incorporated Transmission of multimedia streams to mobile devices with cross stream association
US8358705B2 (en) * 2007-07-05 2013-01-22 Coherent Logix, Incorporated Transmission of multimedia streams to mobile devices with uncoded transport tunneling
KR20090004632A (ko) * 2007-07-05 2009-01-12 삼성전자주식회사 디지털 방송 송신기 및 수신기와 그 스트림 처리 방법들
US8347339B2 (en) * 2007-07-05 2013-01-01 Coherent Logix, Incorporated Transmission of multimedia streams to mobile devices with variable training information
KR20090004722A (ko) * 2007-07-06 2009-01-12 엘지전자 주식회사 방송 수신기 및 데이터 처리 방법
KR20090004061A (ko) * 2007-07-06 2009-01-12 엘지전자 주식회사 방송 수신이 가능한 텔레매틱스 단말기 및 방송 신호 처리방법
KR20090004060A (ko) * 2007-07-06 2009-01-12 엘지전자 주식회사 방송 수신이 가능한 텔레매틱스 단말기 및 방송 신호 처리방법
US8625607B2 (en) 2007-07-24 2014-01-07 Time Warner Cable Enterprises Llc Generation, distribution and use of content metadata in a network
KR20090012180A (ko) 2007-07-28 2009-02-02 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
WO2009028851A1 (en) * 2007-08-24 2009-03-05 Lg Electronics Inc. Digital broadcasting receiver and method for controlling the same
WO2009028857A2 (en) 2007-08-24 2009-03-05 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US8185925B2 (en) * 2007-08-24 2012-05-22 Lg Electronics Inc. Digital broadcasting system and method of processing data in the digital broadcasting system
KR101430489B1 (ko) * 2007-08-24 2014-08-18 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US8510781B2 (en) * 2007-08-24 2013-08-13 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US8776143B2 (en) * 2007-08-24 2014-07-08 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
CA2697453C (en) 2007-08-24 2013-10-08 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
WO2009028848A1 (en) 2007-08-24 2009-03-05 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US8683529B2 (en) 2007-08-24 2014-03-25 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
CN101785302B (zh) 2007-08-24 2013-07-17 Lg电子株式会社 数字广播系统和在数字广播系统中处理数据的方法
US8276178B2 (en) * 2007-08-24 2012-09-25 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US8387097B2 (en) * 2007-08-24 2013-02-26 Lg Electronics Inc. Digital broadcasting system and method of processing data in the digital broadcasting system
WO2009028856A1 (en) * 2007-08-24 2009-03-05 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US8161511B2 (en) * 2007-08-24 2012-04-17 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
TWI428000B (zh) * 2008-01-02 2014-02-21 Realtek Semiconductor Corp 時序回復電路及方法
US8174621B2 (en) * 2008-01-12 2012-05-08 Huaya Microelectronics Digital video decoder architecture
US7842725B2 (en) 2008-07-24 2010-11-30 Ecolab USA, Inc. Foaming alcohol compositions with selected dimethicone surfactants
WO2010021526A2 (en) 2008-08-22 2010-02-25 Lg Electronics Inc. A method for processing additional information related to an announced service or content in an nrt service and a broadcast receiver
US20100074371A1 (en) * 2008-09-24 2010-03-25 Donald Lee West Ultra narrow band frequency selectior for zero point modulated carrier
FR2936593B1 (fr) * 2008-09-26 2010-10-15 Guilbert Express Sa Generateur d'air chaud
US8121232B2 (en) * 2008-11-06 2012-02-21 Lg Electronics Inc. Transmitting/receiving system and method of processing broadcast signal in transmitting/receiving system
KR100904445B1 (ko) 2009-01-16 2009-06-26 엘지전자 주식회사 방송 송/수신기 및 방송 신호 처리 방법
KR100925445B1 (ko) 2009-01-16 2009-11-06 엘지전자 주식회사 방송 송/수신기 및 방송 신호 처리 방법
KR100908065B1 (ko) * 2009-01-16 2009-07-15 엘지전자 주식회사 방송 송/수신기 및 방송 신호 처리 방법
JP5122505B2 (ja) * 2009-03-09 2013-01-16 株式会社日立産機システム 電力変換装置及びその制御方法
ES2559867T3 (es) * 2009-06-15 2016-02-16 Alcatel Lucent Corrección de errores sin retorno mejorada con intercalación a nivel de bits
US8306153B2 (en) * 2009-09-21 2012-11-06 Techwell Llc Method and system for tracking phase in a receiver for 8VSB
US8438456B2 (en) * 2009-10-05 2013-05-07 Cleversafe, Inc. Method and apparatus for dispersed storage of streaming data
KR101373678B1 (ko) 2009-10-30 2014-03-13 충남대학교산학협력단 통신 시스템에서 데이터 송수신 장치 및 방법
US9253000B2 (en) * 2009-12-29 2016-02-02 Lg Electronics Inc. Digital broadcasting system and method for transmitting and receiving digital broadcast signal
US9681117B2 (en) * 2010-10-28 2017-06-13 Lg Electronics Inc. Receiver apparatus and method for receiving a three-dimensional broadcast signal in a mobile environment
TW201240460A (en) * 2011-03-22 2012-10-01 Novatek Microelectronics Corp Slicer level calculator
KR102259112B1 (ko) 2012-11-15 2021-05-31 가부시키가이샤 엔.티.티.도코모 음성 부호화 장치, 음성 부호화 방법, 음성 부호화 프로그램, 음성 복호 장치, 음성 복호 방법 및 음성 복호 프로그램
KR102221303B1 (ko) 2013-07-05 2021-03-02 엘지전자 주식회사 방송신호 전송장치, 방송신호 수신장치, 방송신호 전송방법, 방송신호 수신방법
DE102018213065A1 (de) * 2018-08-03 2020-02-06 Siemens Mobility GmbH Fehlerkorrekturverfahren für unidirektionalen Datentransfer
KR102352006B1 (ko) * 2020-09-23 2022-01-14 연세대학교 산학협력단 시간 인터리빙 방식 프리코더를 이용한 데이터 송수신 모듈 및 방법

Family Cites Families (119)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4666407A (en) * 1984-04-16 1987-05-19 Jones James R Radar signature simulator
US4720711A (en) * 1985-06-17 1988-01-19 Westinghouse Electric Corp. Agile-beam track-while-scan radar system
US4695790A (en) * 1986-01-02 1987-09-22 General Dynamics Electronics Division RF frequency spectrum analyzer subsystem
US4726050A (en) * 1986-02-18 1988-02-16 Motorola, Inc. Scanning receiver allocation method and apparatus for cellular radiotelephone systems
US4860318A (en) * 1988-07-06 1989-08-22 The United States Of America As Represented By The Secretary Of The Air Force PSK detection using an IFM receiver
US4980897A (en) 1988-08-12 1990-12-25 Telebit Corporation Multi-channel trellis encoder/decoder
US4922256A (en) * 1988-11-18 1990-05-01 Grumman Aerospace Corporation Tracking receiver for broadband chirp emissions
US5060175A (en) * 1989-02-13 1991-10-22 Hughes Aircraft Company Measurement and control system for scanning sensors
US5061930A (en) * 1990-06-12 1991-10-29 Westinghouse Electric Corp. Multi-mode missile seeker system
US5087975A (en) 1990-11-09 1992-02-11 Zenith Electronics Corporation VSB HDTV transmission system with reduced NTSC co-channel interference
US5173706A (en) * 1991-04-16 1992-12-22 General Electric Company Radar processor with range sidelobe reduction following doppler filtering
US5233630A (en) * 1991-05-03 1993-08-03 Qualcomm Incorporated Method and apparatus for resolving phase ambiguities in trellis coded modulated data
JP2766919B2 (ja) 1991-06-07 1998-06-18 三菱電機株式会社 ディジタル信号記録再生装置、ディジタル信号記録装置、ディジタル信号再生装置
US5262785A (en) * 1992-04-30 1993-11-16 General Electric Co. Small target doppler detection system
US5222100A (en) * 1992-06-24 1993-06-22 Unisys Corporation Range based acquisition system
US5293114A (en) * 1992-12-24 1994-03-08 The United States Of America As Represented By The Secretary Of The Air Force Frequency measurement receiver with means to resolve an ambiguity in multiple frequency estimation
CA2086704C (en) * 1993-01-05 2002-06-04 Robert J. Inkol Method for evaluating similarity of signals having a carrier frequency offset
CA2107068C (en) * 1993-09-27 2003-04-15 Brian M. Barry Adaptive parametric data channelizer for acquiring and tracking discrete interleaved signals
US5488691A (en) * 1993-11-17 1996-01-30 International Business Machines Corporation Memory card, computer system and method of operation for differentiating the use of read-modify-write cycles in operating and initializaiton modes
US5602595A (en) * 1993-12-29 1997-02-11 Zenith Electronics Corporation ATV/MPEG sync system
KR970005690B1 (en) 1994-02-04 1997-04-18 Hyundai Electronics Co Ltd Ball grid array lead frame
US5686966A (en) 1994-04-06 1997-11-11 De La Cierva, Sr.; Juan Digital data transmission system for transmitting digital data in a predetermined bandwidth without distortion
US5398073A (en) 1994-04-12 1995-03-14 At&T Corp. Concatenated coded vestigial sideband modulation for high definition television
US5636252A (en) * 1994-05-04 1997-06-03 Samsung Electronics Co., Ltd. Automatic gain control of radio receiver for receiving digital high-definition television signals
US5583889A (en) * 1994-07-08 1996-12-10 Zenith Electronics Corporation Trellis coded modulation system for HDTV
US5629958A (en) * 1994-07-08 1997-05-13 Zenith Electronics Corporation Data frame structure and synchronization system for digital television signal
CA2157958C (en) * 1994-10-11 2000-01-18 Lee-Fang Wei Trellis coded modulation employing lower dimensionality convolutional encoder
KR0141876B1 (ko) 1994-11-28 1998-06-15 배순훈 고화질 텔레비젼 지에이 시스템의 180도 위상 에러 보정장치
US5555024A (en) 1994-12-23 1996-09-10 Samsung Electronics Co., Ltd. Transmitters for burying digital signals within the trace and retrace intervals of NTSC television signals
US5563884A (en) * 1995-03-27 1996-10-08 Zenith Electronics Corporation Reducing multiplex jitter in an ATM/MPEG system
US5727204A (en) * 1995-06-07 1998-03-10 Hughes Electronics Database organization for rapid multi-set membership determination
US5694419A (en) 1995-11-07 1997-12-02 Hitachi America, Ltd. Shared resource modulator-demodulator circuits for use with vestigial sideband signals
US5692013A (en) 1995-11-07 1997-11-25 Hitachi America, Ltd. Shared resources modulator-demodulator circuits for use with quadrature amplitude modulated signals
KR970056904A (ko) 1995-12-30 1997-07-31 배순훈 유럽형 고화질 텔레비젼
JP3491431B2 (ja) 1996-02-20 2004-01-26 株式会社日立製作所 テレビジョン信号受信装置
US5923711A (en) 1996-04-02 1999-07-13 Zenith Electronics Corporation Slice predictor for a signal receiver
KR100222680B1 (ko) * 1996-07-09 1999-10-01 윤종용 고선명 텔레비젼 시스템의 동작 모드 절환 방법 및 장치
US5953376A (en) * 1996-09-26 1999-09-14 Lucent Technologies Inc. Probabilistic trellis coded modulation with PCM-derived constellations
US6208643B1 (en) 1996-10-11 2001-03-27 Sarnoff Corporation Apparatus and method for analyzing bitstreams
US6278743B1 (en) 1996-11-12 2001-08-21 Zenith Electronics Corporation Non linear amplitude precorrection for HDTV transmitter
DE19646861C1 (de) * 1996-11-13 1998-04-16 Bosch Gmbh Robert Vorrichtung zum Betreiben einer Gasentladungslampe
US5831690A (en) * 1996-12-06 1998-11-03 Rca Thomson Licensing Corporation Apparatus for formatting a packetized digital datastream suitable for conveying television information
US6141384A (en) 1997-02-14 2000-10-31 Philips Electronics North America Corporation Decoder for trellis encoded interleaved data stream and HDTV receiver including such a decoder
KR100230275B1 (ko) 1997-02-21 1999-11-15 윤종용 고해상도 텔레비젼 수신기의 tcm 복호기 및 그 복호방법
US5946047A (en) 1997-03-12 1999-08-31 Hybrid Networks, Inc. Network system for handling digital data over a TV channel
US5884294A (en) * 1997-04-18 1999-03-16 Northrop Grumman Corporation System and method for functional recognition of emitters
US6519298B1 (en) 1997-06-17 2003-02-11 Samsung Electronics Co., Ltd. Circuit for discriminating between received signals and method therefor
US6118825A (en) * 1997-08-11 2000-09-12 Sony Corporation Digital data transmission device and method, digital data demodulation device and method, and transmission medium
US6201564B1 (en) 1997-09-19 2001-03-13 Samsung Electronics Co., Ltd. Method of operating the channel equalizer in a receiver for DTV signals subject to co-channel NTSC interference
US5910967A (en) 1997-10-20 1999-06-08 Sicom, Inc. Pragmatic encoder and method therefor
US6697098B1 (en) * 1998-08-26 2004-02-24 Thomson Licensing S.A. Co-channel interference detection network for an HDTV receiver
US5894549A (en) 1997-12-12 1999-04-13 Scenix Semiconductor, Inc. System and method for fault detection in microcontroller program memory
US6100845A (en) * 1997-12-23 2000-08-08 Litton Systems Inc. Emitter location using RF carrier or PRF measurement ratios
KR100253000B1 (ko) 1998-01-14 2000-04-15 구자홍 티브이(tv) 날짜/시간 자동 설정 장치 및 방법
US5909454A (en) * 1998-01-20 1999-06-01 General Instrument Corporation Intermediate rate applications of punctured convolutional codes for 8PSK trellis modulation over satellite channels
US6184921B1 (en) * 1998-02-20 2001-02-06 Samsung Electronics Co., Ltd. Method for transmitting VSB digital TV with carrier frequency near co-channel NTSC audio carrier frequency
US6788710B1 (en) * 1998-03-19 2004-09-07 Thomson Licensing S.A. Auxiliary data insertion in a transport datastream
DE19813784A1 (de) * 1998-03-27 1999-09-30 Nokia Deutschland Gmbh Verfahren zum Erhöhen der Speicherkapazität für Serviceinformation in einem Empfänger für digitale TV-Sendungen
US6738949B2 (en) * 1998-05-13 2004-05-18 Matsushita Electric Industrial Co., Ltd. Error correction circuit and error correction method
US6201563B1 (en) 1998-06-08 2001-03-13 Lsi Logic Corporation Trellis code modulation decoder structure for advanced digital television receiver
US6178209B1 (en) 1998-06-19 2001-01-23 Sarnoff Digital Communications Method of estimating trellis encoded symbols utilizing simplified trellis decoding
KR20000018531A (ko) * 1998-09-02 2000-04-06 구자홍 디지털 티브이의 송/수신 장치
EP1011224B1 (en) 1998-10-02 2009-08-19 Thomson Consumer Electronics, Inc. Data rate conversion
US6888840B1 (en) 1998-10-02 2005-05-03 Thomson Licensing S.A. Output symbol rate control in a packet transport rate conversion system
US6226613B1 (en) * 1998-10-30 2001-05-01 At&T Corporation Decoding input symbols to input/output hidden markoff models
US6876623B1 (en) * 1998-12-02 2005-04-05 Agere Systems Inc. Tuning scheme for code division multiplex broadcasting system
US6122015A (en) 1998-12-07 2000-09-19 General Electric Company Method and apparatus for filtering digital television signals
AU1843000A (en) * 1998-12-09 2000-06-26 L-3 Communications Corporation System and method for limiting histograms
US6724832B1 (en) * 1999-01-29 2004-04-20 Adc Broadband Wireless Group, Inc. Vestigial sideband generator particularly for digital television
US6490002B1 (en) 1999-02-03 2002-12-03 Sony Corporation Supplemental data path for supporting on-screen displays from external sources in a monitor/TV receiver using a secondary analog signal path
US6810090B1 (en) 1999-02-18 2004-10-26 Sarnoff Corporation Direct digital vestigial sideband (VSB) modulator
US6087976A (en) * 1999-02-25 2000-07-11 Delco Electronics Corp. Radar object detection system having normalized range sensitivity
US6625219B1 (en) * 1999-02-26 2003-09-23 Tioga Technologies, Ltd. Method and apparatus for encoding/framing for modulated signals over impulsive channels
US6529558B1 (en) 1999-05-27 2003-03-04 Zenith Electronics Corporation Coding and decoding a signal modified in accordance with the feedback states of an encoder
US6493402B1 (en) 1999-05-27 2002-12-10 Zenith Electronics Corporation Mode control for trellis decoder
US6177902B1 (en) * 1999-07-01 2001-01-23 The United States Of Americas As Represented By The Secretary Of The Navy Multi-function radio frequency signal warning system
CA2279161C (en) * 1999-07-27 2005-10-25 Jim P.Y. Lee An lpi digital receiver
CA2279160C (en) * 1999-07-27 2008-12-23 Jim P.Y. Lee Simultaneous intrapulse analysis, direction finding and lpi signal detection
US7073116B1 (en) 1999-11-23 2006-07-04 Thomson Licensing Error detection/correction coding for hierarchical QAM transmission systems
US6313794B1 (en) * 2000-01-19 2001-11-06 Litton Systems, Inc. Method of detection and determining an angular location of frequency agile emitters
US7055088B2 (en) * 2000-02-11 2006-05-30 Paradyne Corporation Interleaved generalized convolutional encoder
EP1266433A1 (en) * 2000-03-22 2002-12-18 R.A. Phillips Industries, Inc. Self-sealing electrical plug and socket assembly for trucks
US6785903B1 (en) 2000-04-05 2004-08-31 K Tech Telecommunications, Inc. Digital television translator with PSIP update
US6996133B2 (en) 2000-04-18 2006-02-07 Zenith Electronics Corporation Digital communication system for transmitting and receiving robustly encoded data
US6958781B2 (en) 2000-04-18 2005-10-25 Zenith Electronics Corporation Mapping arrangement for digital communication system
KR100360622B1 (ko) 2000-06-12 2002-11-13 주식회사 문화방송 엠펙 데이터 프레임과 이를 이용한 송수신 시스템
US7127351B2 (en) * 2000-06-27 2006-10-24 Sirf Technology, Inc. Combined parallel and sequential detection for GPS signal acquisition
WO2002003678A2 (en) 2000-07-01 2002-01-10 Nxtwave Communications, Inc. Robust data extension for 8vsb signaling
US6724439B1 (en) 2000-08-04 2004-04-20 Zenith Electronics Corporation Low cost VSB encoder and RF modulator for supplying a substantially 6 MHZ VSB signal to digital television receiver
US6744822B1 (en) * 2000-08-14 2004-06-01 Koninklijke Philips Electronics N.V. FEC scheme for encoding two bit-streams
US7415079B2 (en) 2000-09-12 2008-08-19 Broadcom Corporation Decoder design adaptable to decode coded signals using min* or max* processing
KR100351829B1 (ko) 2000-09-26 2002-09-11 엘지전자 주식회사 디지털 통신 시스템
KR100351831B1 (ko) 2000-10-02 2002-09-11 엘지전자 주식회사 Vsb 송신 시스템
US6690738B1 (en) 2000-10-20 2004-02-10 Lockheed Martin Corp. Trellis coded modulation system employing a flexible trellis coded modulation decoder
US6865711B2 (en) * 2000-12-15 2005-03-08 Conexant Systems, Inc. System of and method for decoding trellis codes
KR100673419B1 (ko) * 2000-12-28 2007-01-24 엘지전자 주식회사 전송 시스템 및 데이터 처리 방법
KR100674423B1 (ko) * 2001-01-19 2007-01-29 엘지전자 주식회사 송/수신 시스템 및 데이터 처리 방법
US6763025B2 (en) 2001-03-12 2004-07-13 Advent Networks, Inc. Time division multiplexing over broadband modulation method and apparatus
US6947487B2 (en) 2001-04-18 2005-09-20 Lg Electronics Inc. VSB communication system
US20040028076A1 (en) 2001-06-30 2004-02-12 Strolle Christopher H Robust data extension for 8vsb signaling
US7379504B2 (en) 2001-10-09 2008-05-27 Broadcom Corporation Optimal trellis code design for QPSK and higher order quadrature amplitude modulations
US7035311B2 (en) * 2001-12-05 2006-04-25 Sicom Systems, Ltd. Apparatus and method for a digital, wideband, intercept and analysis processor for frequency hopping signals
US7088766B2 (en) * 2001-12-14 2006-08-08 International Business Machines Corporation Dynamic measurement of communication channel characteristics using direct sequence spread spectrum (DSSS) systems, methods and program products
US7236119B2 (en) * 2002-11-18 2007-06-26 Lockheed Martin Corporation System and method for selecting a receiver hardware configuration to detect emitter signals
US7038611B2 (en) * 2002-11-18 2006-05-02 Lockheed Martin Corporation System and method for detection of emitter signals using multiple intercept rules
US6989780B2 (en) * 2002-11-18 2006-01-24 Lockheed Martin Corporation System and method for receiver resource allocation and verification
US7358887B2 (en) * 2002-11-18 2008-04-15 Lockheed Martin Corporation System and method for detecting emitters signals having multi-valued illumination times
US6873284B2 (en) * 2002-11-18 2005-03-29 Lockheed Martin Corporation System and method for non-maximum dwell duration selection for use in detecting emitter signals
US7068209B2 (en) * 2002-11-18 2006-06-27 Lockheed Martin Corporation System and method for detecting and jamming emitter signals
US6842137B2 (en) * 2002-11-18 2005-01-11 Lockheed Martin Corporation System and method for tuning step coverage gap correction in a scan strategy
US6917325B2 (en) * 2002-11-18 2005-07-12 Lockheed Martin Corporation System and method for detecting emitter signals using real antenna data
US6894634B2 (en) * 2002-11-18 2005-05-17 Lockheed Martin Corporation System and method for detecting emitter signals
US6894635B2 (en) * 2002-11-18 2005-05-17 Lockheed Martin Corporation System and method for correction of discontinuities in an antenna model
US7197685B2 (en) 2003-01-02 2007-03-27 Samsung Electronics, Co., Ltd. Robust signal transmission in digital television broadcasting
US6714155B1 (en) * 2003-04-21 2004-03-30 Northrop Grumman Corporation Method of passively estimating an emitter's position and velocity using bearings-only without requiring observer acceleration
US7224743B2 (en) 2003-04-24 2007-05-29 Northrop Grumman Corporation Efficient decoding of trellis coded modulation waveforms
US7305055B1 (en) 2003-08-18 2007-12-04 Qualcomm Incorporated Search-efficient MIMO trellis decoder
US6859161B1 (en) * 2003-09-09 2005-02-22 Lockheed Martin Corporation System for time thresholding
US6859160B1 (en) * 2003-09-09 2005-02-22 Lockheed Martin Corporation System for estimating receiver utilization

Also Published As

Publication number Publication date
US20100073570A1 (en) 2010-03-25
US20070101230A1 (en) 2007-05-03
US20020126222A1 (en) 2002-09-12
US7619689B2 (en) 2009-11-17
US20070085929A1 (en) 2007-04-19
US20070076126A1 (en) 2007-04-05
US20070147549A1 (en) 2007-06-28
US7298421B2 (en) 2007-11-20
US8164691B2 (en) 2012-04-24
CN100527834C (zh) 2009-08-12
US20040179615A1 (en) 2004-09-16
US7787053B2 (en) 2010-08-31
US20040179612A1 (en) 2004-09-16
US7755704B2 (en) 2010-07-13
US7782404B2 (en) 2010-08-24
CN1260932C (zh) 2006-06-21
AR032506A1 (es) 2003-11-12
US7068326B2 (en) 2006-06-27
US6760077B2 (en) 2004-07-06
CN1418433A (zh) 2003-05-14
US20080089408A1 (en) 2008-04-17
US20100073576A1 (en) 2010-03-25
US20070070252A1 (en) 2007-03-29
CN1842161A (zh) 2006-10-04
US7911539B2 (en) 2011-03-22
US20040179139A1 (en) 2004-09-16
US7317491B2 (en) 2008-01-08
KR20020062076A (ko) 2002-07-25
US7787054B2 (en) 2010-08-31
CA2403133A1 (en) 2002-07-25
US20040179613A1 (en) 2004-09-16
US20110129019A1 (en) 2011-06-02
US6924847B2 (en) 2005-08-02
US20040179616A1 (en) 2004-09-16
US7643093B2 (en) 2010-01-05
US20070076125A1 (en) 2007-04-05
KR100674423B1 (ko) 2007-01-29
US20070147550A1 (en) 2007-06-28
CA2707816A1 (en) 2002-07-25
US7030935B2 (en) 2006-04-18
WO2002058387A1 (en) 2002-07-25
US7619690B2 (en) 2009-11-17
CA2403133C (en) 2011-07-12
US7649572B2 (en) 2010-01-19
US7256839B2 (en) 2007-08-14
US20100278274A1 (en) 2010-11-04
US7259797B2 (en) 2007-08-21
CA2707816C (en) 2011-02-15
US20050168643A1 (en) 2005-08-04
US6922215B2 (en) 2005-07-26
US6956619B2 (en) 2005-10-18
US7298422B2 (en) 2007-11-20
US20060203127A1 (en) 2006-09-14
US20080049842A1 (en) 2008-02-28
US20040179614A1 (en) 2004-09-16
US7027103B2 (en) 2006-04-11
US7167212B2 (en) 2007-01-23
US20100073575A1 (en) 2010-03-25
US20070113141A1 (en) 2007-05-17
US7319495B2 (en) 2008-01-15
US20100073571A1 (en) 2010-03-25
US7327403B2 (en) 2008-02-05
US7289162B2 (en) 2007-10-30
US7317492B2 (en) 2008-01-08
BR0109363A (pt) 2002-12-10
US7630019B2 (en) 2009-12-08
US20080049874A1 (en) 2008-02-28
US20080049146A1 (en) 2008-02-28
US20070091211A1 (en) 2007-04-26
US20070140384A1 (en) 2007-06-21
US6967690B2 (en) 2005-11-22

Similar Documents

Publication Publication Date Title
CA2707816C (en) Vsb reception system with enhanced signal detection for processing supplemental data

Legal Events

Date Code Title Description
FG Grant or registration