MX168705B - Aparato para sincronizacion con cambio de nivel de multiprocesador - Google Patents
Aparato para sincronizacion con cambio de nivel de multiprocesadorInfo
- Publication number
- MX168705B MX168705B MX007110A MX711087A MX168705B MX 168705 B MX168705 B MX 168705B MX 007110 A MX007110 A MX 007110A MX 711087 A MX711087 A MX 711087A MX 168705 B MX168705 B MX 168705B
- Authority
- MX
- Mexico
- Prior art keywords
- pipeline
- level
- interruption
- units
- coupled
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4812—Task transfer initiation or dispatching by interrupt, e.g. masked
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/24—Handling requests for interconnection or transfer for access to input/output bus using interrupt
- G06F13/26—Handling requests for interconnection or transfer for access to input/output bus using interrupt with priority control
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
- Multi Processors (AREA)
- Hardware Redundancy (AREA)
Abstract
La presente invención se refiere a un sistema para procesamiento de datos, caracterizado porque comprende: una pluralidad de unidades de interrupción y una pluralidad de unidades de procesamiento acopladas en común a un ducto de sistema para transferir en forma asíncrona solicitudes de interrupción entre la pluralidad de unidades y cada una de la pluralidad de unidades de procesamiento durante diferentes ciclos de operación del ducto, cada una de la pluralidad de unidades de procesamiento incluye: generadores de comandos acoplados al ducto para aplicar comandos al ducto durante ciclos de operación de ducto otorgados a la unidad de procesamiento; aparato procesador de interrupción, acoplado al ducto para recibir la solicitud de interrupción, incluyendo señales de interrupción que especifica cualquiera de una cantidad de niveles de interrupción; y montajes de respuesta acoplados al aparato para procesamiento de interrupción, los cuales generan señales en el ducto, en respuesta a solicitudes de las unidades; los montajes de respuesta incluyen decodificadores acoplados al ducto, los cuales son operativos en respuesta a un comando de cualquiera de las unidades de procesamiento, aplicado al ducto durante uno de los ciclos de operación del ducto, que especifica un cambio en nivel de interrupción, para generar una señal de salida; y aparato de procesamiento de interrupción incluye: medios de almacenamiento para un nivel de interrupción de corriente, los cuales se acoplan con el ducto e incluyen comparadores para el nivel de interrupción de corriente con las señales de nivel de interrupción de una unidad de interrupción; y los meios de almacenamiento están acondicionados por la señal de salida para cargar las señales correspondientes al nivel nivel de interrupción desde el ducto incluído como parte del comando para cambio de nivel en los medios de almacenamiento resultante en un cambio de el nivel de interrupción en la uniadd de procesamiento, sin interferencia de las otras unidades acopladas al ducto del sistema.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/879,858 US4802087A (en) | 1986-06-27 | 1986-06-27 | Multiprocessor level change synchronization apparatus |
Publications (1)
Publication Number | Publication Date |
---|---|
MX168705B true MX168705B (es) | 1993-06-04 |
Family
ID=25375026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
MX007110A MX168705B (es) | 1986-06-27 | 1987-06-29 | Aparato para sincronizacion con cambio de nivel de multiprocesador |
Country Status (9)
Country | Link |
---|---|
US (1) | US4802087A (es) |
EP (1) | EP0251234B1 (es) |
JP (1) | JPH0786865B2 (es) |
AU (1) | AU597674B2 (es) |
CA (1) | CA1286415C (es) |
DE (1) | DE3780526T2 (es) |
ES (1) | ES2033742T3 (es) |
MX (1) | MX168705B (es) |
YU (1) | YU121287A (es) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01126751A (ja) * | 1987-11-11 | 1989-05-18 | Fujitsu Ltd | グルーピング装置 |
EP0357075A3 (en) * | 1988-09-02 | 1991-12-11 | Fujitsu Limited | Data control device and system using the same |
US5072365A (en) * | 1989-12-27 | 1991-12-10 | Motorola, Inc. | Direct memory access controller using prioritized interrupts for varying bus mastership |
FR2680591B1 (fr) * | 1991-08-22 | 1996-01-26 | Telemecanique | Controleur d'interruption programmable, systeme interruptif et procede de controle d'interruption. |
US5301283A (en) * | 1992-04-16 | 1994-04-05 | Digital Equipment Corporation | Dynamic arbitration for system bus control in multiprocessor data processing system |
JP2008018340A (ja) * | 2006-07-13 | 2008-01-31 | Trinc:Kk | 浮遊物捕捉装置および浮遊物反発装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3848233A (en) * | 1971-11-01 | 1974-11-12 | Bunker Ramo | Method and apparatus for interfacing with a central processing unit |
GB1448866A (en) * | 1973-04-13 | 1976-09-08 | Int Computers Ltd | Microprogrammed data processing systems |
US3999165A (en) * | 1973-08-27 | 1976-12-21 | Hitachi, Ltd. | Interrupt information interface system |
US3993981A (en) * | 1975-06-30 | 1976-11-23 | Honeywell Information Systems, Inc. | Apparatus for processing data transfer requests in a data processing system |
US3984820A (en) * | 1975-06-30 | 1976-10-05 | Honeywell Information Systems, Inc. | Apparatus for changing the interrupt level of a process executing in a data processing system |
US4023143A (en) * | 1975-10-28 | 1977-05-10 | Cincinnati Milacron Inc. | Fixed priority interrupt control circuit |
US4035780A (en) * | 1976-05-21 | 1977-07-12 | Honeywell Information Systems, Inc. | Priority interrupt logic circuits |
US4271467A (en) * | 1979-01-02 | 1981-06-02 | Honeywell Information Systems Inc. | I/O Priority resolver |
US4459665A (en) * | 1979-01-31 | 1984-07-10 | Honeywell Information Systems Inc. | Data processing system having centralized bus priority resolution |
NL7907179A (nl) * | 1979-09-27 | 1981-03-31 | Philips Nv | Signaalprocessorinrichting met voorwaardelijke- -interrupteenheid en multiprocessorsysteem met deze signaalprocessorinrichtingen. |
US4470111A (en) * | 1979-10-01 | 1984-09-04 | Ncr Corporation | Priority interrupt controller |
JPS5827243A (ja) * | 1981-08-08 | 1983-02-17 | Nippon Telegr & Teleph Corp <Ntt> | 情報処理方式 |
US4464717A (en) * | 1982-03-31 | 1984-08-07 | Honeywell Information Systems Inc. | Multilevel cache system with graceful degradation capability |
JPS6115260A (ja) * | 1984-06-29 | 1986-01-23 | Nec Corp | デ−タ処理装置 |
-
1986
- 1986-06-27 US US06/879,858 patent/US4802087A/en not_active Expired - Lifetime
-
1987
- 1987-06-26 AU AU74787/87A patent/AU597674B2/en not_active Ceased
- 1987-06-26 EP EP87109194A patent/EP0251234B1/en not_active Expired - Lifetime
- 1987-06-26 ES ES198787109194T patent/ES2033742T3/es not_active Expired - Lifetime
- 1987-06-26 DE DE8787109194T patent/DE3780526T2/de not_active Expired - Fee Related
- 1987-06-26 CA CA000540644A patent/CA1286415C/en not_active Expired - Lifetime
- 1987-06-27 JP JP62160815A patent/JPH0786865B2/ja not_active Expired - Lifetime
- 1987-06-29 YU YU01212/87A patent/YU121287A/xx unknown
- 1987-06-29 MX MX007110A patent/MX168705B/es unknown
Also Published As
Publication number | Publication date |
---|---|
DE3780526T2 (de) | 1992-12-17 |
YU121287A (en) | 1990-06-30 |
CA1286415C (en) | 1991-07-16 |
AU7478787A (en) | 1988-01-07 |
EP0251234A2 (en) | 1988-01-07 |
ES2033742T3 (es) | 1993-04-01 |
AU597674B2 (en) | 1990-06-07 |
JPH0786865B2 (ja) | 1995-09-20 |
US4802087A (en) | 1989-01-31 |
EP0251234B1 (en) | 1992-07-22 |
JPS6332648A (ja) | 1988-02-12 |
EP0251234A3 (en) | 1988-07-20 |
DE3780526D1 (de) | 1992-08-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
MX171924B (es) | Aparato y metodo para ejecutar la division de recursos alterables en un sistema de procesamiento de datos, que tiene unidades de procesamiento central, que emplean diferentes sistemas operativos | |
SE7611411L (sv) | Databehandlingssystem | |
ES493789A0 (es) | Un sistema logico de control mejorado para un aparato impre-sor | |
MX9304694A (es) | Metodo de resolucion de señal de entrada para computadoras de control del proceso activamente redundantes. | |
MX168705B (es) | Aparato para sincronizacion con cambio de nivel de multiprocesador | |
ES2097354T3 (es) | Control automatico para una central electrica. | |
MX169110B (es) | Unidad adaptadora de ducto para sistema de procesamiento de datos digitales | |
BR8702759A (pt) | Aparelho para manipulacao de sistema para um sistema multiprocessador | |
KR910008578A (ko) | 인터럽트 통지방식 | |
IT1074190B (it) | Sistema di comando del carrello di esposizione per copiatrice | |
DE3381897D1 (de) | Struktur einer austauschbaren schnittstellenschaltung. | |
SE8303601L (sv) | Portabel apparat for indikering av nodsituation | |
JPS6428735A (en) | Interruption control system | |
JPS5491156A (en) | Data processing system | |
GB742289A (en) | Improvements in or relating to arrangements for operatively connecting a plurality of equipments in turn with common apparatus | |
JPS52125240A (en) | Data arrangement control system | |
JPS51150243A (en) | Replacement control system for buffer register | |
JPS56145453A (en) | Data processing system equipped with system common part | |
JPS6426940A (en) | Maintenance test system for shared device | |
KR960029993A (ko) | 컴퓨터 분야의 인터럽트 제어 장치 | |
JPS57168331A (en) | Control method for shared input and output bus | |
AT246961B (de) | Pneumatische Regeleinrichtung für eine Klimaanlage | |
JPS5292440A (en) | Memory control system | |
JPS52153305A (en) | Writing system for number group | |
ES282761A1 (es) | Aparato recreativo para atracciones |