KR970078775A - 인쇄회로 기판의 테스트 쿠폰 - Google Patents

인쇄회로 기판의 테스트 쿠폰 Download PDF

Info

Publication number
KR970078775A
KR970078775A KR1019960016970A KR19960016970A KR970078775A KR 970078775 A KR970078775 A KR 970078775A KR 1019960016970 A KR1019960016970 A KR 1019960016970A KR 19960016970 A KR19960016970 A KR 19960016970A KR 970078775 A KR970078775 A KR 970078775A
Authority
KR
South Korea
Prior art keywords
resistance
checkpoint
check point
patterns
circuit board
Prior art date
Application number
KR1019960016970A
Other languages
English (en)
Inventor
권이장
이성규
Original Assignee
김연혁
대덕산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김연혁, 대덕산업 주식회사 filed Critical 김연혁
Priority to KR1019960016970A priority Critical patent/KR970078775A/ko
Publication of KR970078775A publication Critical patent/KR970078775A/ko

Links

Landscapes

  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

본 발명은 인쇄회로 기판의 테스트 쿠폰에 관한 것으로, 제1체크 포인트와 제2체크 포인트가 끝단에 각각 형성된 두 동박의 패턴을 소정의 간격으로 형성하고, 상기 두 동박의 사이에 서로 근접되는 두 단자를 형성하면서 그 양 끝에는 제3체크 포인트와 제4체크 포인트를 형성하고, 상기 두 동박 사이에 위치하는 단자의 상면에는 절연성 도료를 입혀주어 절연층을 형성하면서 그 위에 형성되는 도체와의 사이가 절연 상태를 유지하도록 하고, 상기 두 동박의 패턴에 양측의 접촉 부위가 접하도록 전도성 페이스트를 형성함으로써 제1체크 포인트와 제2체크 포인트 사이의 저항을 측정하면서 기판의 전도성 페이스트들의 표면 접촉 저항을 알 수 있으며, 제1체크 포인트와 제3체크 포인트 또는 제2체크 포인터와 제4체크 포인터 사이의 저항을 측정하면서 절연성 도료의 양측에 형성된 다층의 층간 절연 저항을 알 수 있으며, 제3체크 포인트와 제4체크 포인트 사이의 저항을 측정하면서 두 단자 사이의 저항을 측정하여 인쇄의 정밀도에 따른 전기적인 특성 저하를 검출할 수 있도록 한 것이다.

Description

인쇄회로 기판의 테스트 쿠폰
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음

Claims (4)

  1. 제1체크 포인트(12)와 제2체크 포인트(14)가 끝단에 각각 형성된 두 동박의 패턴(11), (13)을 소정의 간격으로 형성하고, 상기 두 동박의 패턴(11), (13)이 사이에는 다수의 단자편(16), (19)들이 서로 근접되는 두 단자(15), (18)를 형성하면서 그 양 끝에는 제3체크 포인트(17)와 제4체크 포인트(20)를 형성하고, 상기 두 동박의 패턴(11), (13) 사이에 위치하는 두 단자 (15), (18)의 단자편(16), (19)의 상면에는 절연성 도료를 입혀주어 절연층(21)을 형성하여 그 위에 형성되는 도체와의 사이가 저연 상태를 유지되도록 하고, 상기 두 동박의 패턴(11), (13)에 양측의 접촉 부위(23), (24)가 접하도록 전도성 페이스트(22)를 형성하면서 됨을 특징으로 하는 인쇄회로 기판의 테스트 쿠폰.
  2. 제1항에 있어서, 제1체크 포인트(12)와 제2체크 포인트(14) 사이의 저항을 측정하면서 기판의 전도성 페이스트(22)와 동박이 패턴(11), (13) 및 접촉 부위(23), (24)들의 성형 상태에 따른 표면 접촉 저항을 알 수 있도록 한 인쇄회로 기판의 테스트 쿠폰.
  3. 제1항에 있어서, 제1체크 포인트(12)와 제3체크 포인트(17) 또는 제2체크 포인트(14)와 제4체크 포인트(20) 사이의 저항을 선택적으로 측정하면서 절연성 도료에 의한 절연층(21)의 양측에 형성된 도체 사이의 층간 절연 저항을 알 수 있도록 한 인쇄회로 기판의 테스트 쿠폰.
  4. 제1항에 있어서, 제3체크 포인트(17)와 제4체크 포인트(20) 사이의 저항을 측정하면서 외부로부터 스위치 접속되는 상태를 인식하는 두 단자(15), (18) 사이의 절연에 따른 저항을 측정하도록 한 인쇄회로 기판의 테스트 쿠폰.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960016970A 1996-05-20 1996-05-20 인쇄회로 기판의 테스트 쿠폰 KR970078775A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960016970A KR970078775A (ko) 1996-05-20 1996-05-20 인쇄회로 기판의 테스트 쿠폰

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960016970A KR970078775A (ko) 1996-05-20 1996-05-20 인쇄회로 기판의 테스트 쿠폰

Publications (1)

Publication Number Publication Date
KR970078775A true KR970078775A (ko) 1997-12-12

Family

ID=66220861

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960016970A KR970078775A (ko) 1996-05-20 1996-05-20 인쇄회로 기판의 테스트 쿠폰

Country Status (1)

Country Link
KR (1) KR970078775A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100348409B1 (ko) * 2000-12-29 2002-08-10 삼성전자 주식회사 복수의 패턴층을 갖는 테스트 쿠폰 및 이를 이용한 메모리모듈 기판의 유전율 측정 방법
KR100695065B1 (ko) * 2006-03-27 2007-03-14 삼성전기주식회사 기판의 표면 평탄도 측정용 쿠폰 및 이를 이용한 기판의표면 평탄도 측정방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100348409B1 (ko) * 2000-12-29 2002-08-10 삼성전자 주식회사 복수의 패턴층을 갖는 테스트 쿠폰 및 이를 이용한 메모리모듈 기판의 유전율 측정 방법
KR100695065B1 (ko) * 2006-03-27 2007-03-14 삼성전기주식회사 기판의 표면 평탄도 측정용 쿠폰 및 이를 이용한 기판의표면 평탄도 측정방법

Similar Documents

Publication Publication Date Title
KR950001975A (ko) 탐색기
KR840000080A (ko) 혼성집적회로부품 및 그 부착방법
TW342580B (en) Printed circuit assembly and method of manufacture therefor
KR870008424A (ko) 박층 프린트 코일 구조
KR930701731A (ko) 온도 센서와 그 제조 방법
FR2653588B1 (fr) Resistance electrique sous forme de puce a montage de surface et son procede de fabrication.
DE69923205D1 (de) Leiterplattenanordnung und verfahren zu ihrer herstellung
BR0110114A (pt) Elemento de contato elástico
KR930003297A (ko) 반도체장치용 테이프 케리어 및 그 제조방법
KR970078775A (ko) 인쇄회로 기판의 테스트 쿠폰
ATE377342T1 (de) Verfahren zur herstellung von widerständen
JPH0212002B2 (ko)
KR900019179A (ko) 후막회로의 성형에 사용되는 기판
KR920017026A (ko) 자기 헤드 제조 방법 및 상기 방법에 의해 제조된 자기 헤드
US6666980B1 (en) Method for manufacturing a resistor
DE60141242D1 (de) Halbleitervorrichtung mit sicherungen und verfahren zu deren herstellung
TW198170B (ko)
CN113660769B (zh) 电路板及电子设备
CN219592642U (zh) 一种厚膜加热电路
CN111584386B (zh) 测试结构、测试方法以及半导体结构
JPS6228783Y2 (ko)
JPS5678148A (en) Resistance temperature compensation circuit
GB1583684A (en) Electrical layer resistor and a method for its manufacture
JPH0230845Y2 (ko)
JPH077271A (ja) プリント配線板の検査方法およびテストパターン

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee