KR970067243A - 하드디스크 드라이버 장치의 증폭회로 - Google Patents

하드디스크 드라이버 장치의 증폭회로 Download PDF

Info

Publication number
KR970067243A
KR970067243A KR1019960008187A KR19960008187A KR970067243A KR 970067243 A KR970067243 A KR 970067243A KR 1019960008187 A KR1019960008187 A KR 1019960008187A KR 19960008187 A KR19960008187 A KR 19960008187A KR 970067243 A KR970067243 A KR 970067243A
Authority
KR
South Korea
Prior art keywords
head
amplifying
output
circuit
signal
Prior art date
Application number
KR1019960008187A
Other languages
English (en)
Other versions
KR100192597B1 (ko
Inventor
정순길
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960008187A priority Critical patent/KR100192597B1/ko
Publication of KR970067243A publication Critical patent/KR970067243A/ko
Application granted granted Critical
Publication of KR100192597B1 publication Critical patent/KR100192597B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10018Improvement or modification of read or write signals analog processing for digital recording or reproduction
    • G11B20/10027Improvement or modification of read or write signals analog processing for digital recording or reproduction adjusting the signal strength during recording or reproduction, e.g. variable gain amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Digital Magnetic Recording (AREA)
  • Recording Or Reproducing By Magnetic Means (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 하드디스크 드라이버 장치의 증폭회로에 관한 기술분야 이다
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 라이트 모드에서 리이드 모드로의 전환속도를 향상시키기 위하여 별도의 더미 헤드를 두어 선택하므로써 속도향상 및 헤드의 라이프 타임을 연장시킬 수 있는 하드디스크 드라이버 장치의 증폭회로를 제공한다.
3. 본 발명의 해결방법의 요지
본 발명은 디스크상에 저장된 정보를 자기저항헤드를 통해 검출 및 증폭하고 채널로 인가되는 디코딩 정보를 유도성 헤드를 통해 상기 디스크상에 기록하기 위한 하드디스크 드라이버용 증폭회로에 있어서, 상기 자기저항헤드의 양단에 연결되며, 인가되는 바이아싱 신호에 따라 유도된 상기 디스크상의 정보를 상기 헤드의 양단을 통해 검출 및 증폭하는 제1증폭부와, 상기 제1증폭부에 연결되어, 상기 제1증폭부의 출력을 증폭하여 상기 채널의 출력단에 제공하는 제2증폭부와, 리이드 모드에서 빠른 동작속도를 제공하기 위해 상기 제2증폭부의 출력을 상기 제1증폭부의 입력에 동작적으로 궤환시키는 제1궤환부와, 상기 헤드의 전기적 손상을 방지하기 위해 상기 헤드의 양단의 신호레벨을 미리 설정된 레벨과 비교하여 동일할시 이를 중심전압으로 하여 상기 헤드의 양단에 제공하는 동시에 상기 디스크의 구동 신호로서 출력하는 제2궤환부와, 상기 바이아싱 신호를 전류원들로서 미리 설정된 비율로 제공하는 바이아스 조정부를 가짐을 특징으로 한다.
4. 발명의 중요한 용도
본 발명은 하드디스크 드라이버 장치에 적합하게 사용된다.

Description

하드디스크 드라이버 장치의 증폭회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 자기저항 프리앰프(MR Preamp)의 입출력 시스템의 구성도, 제2도는 본 발명에 따른 리이드엠프의 구성블럭도

Claims (15)

  1. 디스크상에 저장된 정보를 자기저항헤드를 통해 검출 및 증폭하고 채널로 인가되는 디코딩 정보를 유도성 헤드를 통해 상기 디스크상에 기록하기 위한 하드디스크 드라이버용 증폭회로에 있어서, 상기 자기저항헤드의 양단에 연결되며, 인가되는 바이아싱 신호에 따라 유도된 상기 디스크상의 정보를 상기 헤드의 양단을 통해 검출 및 증폭하는 제1증폭부와, 상기 제1증폭부에 연결되어, 상기 제1증폭부의 출력을 증폭하여 상기 채널의 출력단에 제공하는 제2증폭부와, 리이드 모드에서 빠른 동작속도를 제공하기 위해 상기 제2증폭부의 출력을 상기 제1증폭부의 이력에 동작적으로 궤환시키는 제1궤환부와, 상기 헤드의 전기적 손상을 방지하기 위해 상기 헤드의 양단의 신호레벨을 미리 설정된 레벨과 비교하여 동일할 시 이를 중심전압으로 하여 상기 헤드의 양단에 제공되는 동시에 상기 디스크의 구동 신호로서 출력하는 제2궤환부와, 상기 바이아싱 신호를 전류원들로서 미리 설정된 비율로 제공하는 바이아스 조정부를 가짐을 특징으로 하는 증폭회로
  2. 제1항에 있어서, 상기 제1증폭부는 제1타입의 트랜지스터들로 구성되어 상기 헤드의 양단에 디벨로프된 전류차를 비교하는 전류 증폭기이을 특징으로 하는 증폭회로
  3. 제1항에 있어서, 상기 제1증폭부는 제1타입의 트랜지스터들로 구성되어 상기 헤드의 양단에 디벨로프된 전압차를 비교하는 전압 증폭기임을 특징으로 하는 증폭회로
  4. 제1항에 있어서,상기 제2증폭부는 베이스단자들이 설정전압을 공통으로 수신하고, 에미터 단자들이 상기 제1증폭부에 연결되고, 콜렉터 단자들이 상기 채널의 제1,2출력단들과 연결되어 있는 제1타입의 바이폴라 트랜지스터로 구성됨을 특징으로 하는 증폭회로
  5. 제2항에 있어서, 상기 제1타입의 트랜지스터들이 상기 자기저항헤드의 양단에 에미터로 접속되어 구성됨을 특징으로 하는 증폭회로
  6. 제2항에 있어서, 상기 제1증폭부의 상기 제1타입의 트랜지스터들이 상기 자기저항헤드의 양단에 베이스로 접속되어 구성됨을 특징으로 하는 증폭회로
  7. 디스크상에 저장된 정보를 자기저항헤드를 통해 검출 및 증폭하고 채널로 인가되는 디코딩 정보를 유도성 헤드를 통해 상기 디스크상에서 기록하기 위한 하드디스크 드라이버용 증폭회로에 있어서, 컬럼선택신호 및 인가되는 바이아싱 신호에 응답하여 선택된 채널로 상기 자기저항헤드의 상기 디스크로부터의 독출되거나 기록할 상기 정보를 전송하기 위한 입력회로부와, 상기 입력회로부의 출력에 응답하여 전압 증폭하여 선택된 상기 채널로 상기 출력을 리이드시 전소하거나 라이트시 소정의 상기 상기 디코딩 정보를 전송받기 위한 출력회로부와, 상기 출력회로부에 접속되어 상기 출력회로부내의 전류원의 상기 바이아스 신호를 조정하기 위한 바이아스 조정부를 구비함을 특징으로 하는 증폭회로
  8. 제7항에 있어서, 상기 입력회로부가, 회로내에 전원전압을 인가하기 위한 전원부와, 상기 자기저항헤드의 양단에 접속되어 상기 자기저항헤드를 구동하여 증폭하기 위한 증폭수단과, 상기 자기저항헤드의 출력을 상기 컬럼선택신호에 의해 제어되어 전압차를 감지하여 상기 출력회로부로 전송하기 위한 전송수단으로 구성됨을 특징으로 하는 증폭회로
  9. 제8항에 있어서, 상기 증폭수단이 바이폴라 트랜지스터로 구성됨을 특징으로 하는 증폭회로
  10. 제8항에 있어서, 상기 전송수단이 전압차를 감지하기 위한 저항들과, 상기 컬럼선택신호에 의해 엔형 및 피형 모오스단을 제어되어 상기 저항들을 통한 전압 신호를 선택적으로 전송하기 위한 전송게이트로 구성됨을 특징으로 하는 증폭회로
  11. 제7항 또는 제8항에 있어서, 상기 출력회로부가, 상기 전원부로부터의 인가전압을 전류로 변환하여 공급하는 전류원부와, 상기 전류원으로부터의 전류신호를 제1및 제2바이폴라 트랜지스터와 저항 및 캐패시터로서 두개의 출력단으로 궤환시킴으로써 출력오프셋 에러를 최소화하여 출력하기 위한 전압 증폭기와, 상기 입력회로부의 전송수단에 접속되며 이의 출력에 응답하여 소정의 증폭값을 출력하는 제1연산증폭기와, 상기 제1연산증폭기의 입력단 및 상기 전송수단의 출력단에 접속되어 미리 설정된 레벨과 비교하여 동일할시 중심전압으로 버퍼로 출력하기 위한 제2연산증폭기와, 상기 전압 증폭기의 출력단에 입력단이 접속되어 소정의 전압 제어로서 상기 리이드된 상기 디스크의 데이타를 증폭하여 출력하기 위한 제3연산증폭기와, 상기 전류원부로 상기 전압 증폭기의 출력단의 출력전압에 응답하여 소정 레벨의 증폭된 전압을 출력하기 위한 제4연산증폭기로 구성됨을 특징으로 하는 증폭회로
  12. 디스크상에 저장된 정보를 자기저항헤드를 통해 검출 및 증폭하고 채널로 인가되는 디코딩 정보를 유도성 헤드를 통해 상기 디스크상에 기록하기 위한 하드디스크 드라이버용 증폭회로에 있어서, 컬럼선택신호 및 인가되는 바이아싱 신호에 응답하여 선택된 채널로 상기 자기저항헤드의 상기 디스크로부터의 독출되거나 기록할 상기 정보를 전송하기 위한 입력회로부와, 상기 입력회로부의 출력에 응답하여 전압 증폭하여 선택된 상기 채널로 상기 출력을 리이드시 전송하거나 라이트시 소정의 상기 디코딩 정보를 전송받기 위한 출력회로부와, 상기 출력회로부에 접속되어 상기 출력회로부내의 전류원의 상기 바이아스 신호를 조정하기 위한 바이아스 조정부와, 상기 입력회로부와 출력회로부에 각각 접속되어 아이들 모드에서 리이드 모드로의 전환시에 선택되어 상기 바이아스 신호를 공급하여 안정화시키고 라이트 모드시에는 상기 바이아스 신호를 공급을 중단시켜 상기 리이드 모드로의 전환시 스위칭속도를 향상시키기 위한 더미 헤드부를 구비함을 특징으로 하는 증폭회로
  13. 제12항에 있어서, 상기 입력회로부가 상기 더미 헤드부에 공통접속되어 다수개로 구성됨을 특징으로 하는 증폭회로
  14. 제12항 내지 제13항에 있어서, 상기 출력회로부가 상기 다수개의 입력 회로부 및 더미 헤드부 각각에 공통접속되어 한개로 구성됨을 특징으로 하는 증폭회로
  15. 제12항에 있어서, 상기 다수개의 입력회로부와 더미 헤드부 및 출력회로부에 각각 접속되어 라이트 모드 및 리이드 모드시의 출력신호들에 응답하여 제어신호를 발생하여 제어하기 위한 제어부를 더 구비함을 특징으로 하는 증폭회로
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960008187A 1996-03-25 1996-03-25 하드디스크 드라이버 장치의 증폭회로 KR100192597B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960008187A KR100192597B1 (ko) 1996-03-25 1996-03-25 하드디스크 드라이버 장치의 증폭회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960008187A KR100192597B1 (ko) 1996-03-25 1996-03-25 하드디스크 드라이버 장치의 증폭회로

Publications (2)

Publication Number Publication Date
KR970067243A true KR970067243A (ko) 1997-10-13
KR100192597B1 KR100192597B1 (ko) 1999-06-15

Family

ID=19453867

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960008187A KR100192597B1 (ko) 1996-03-25 1996-03-25 하드디스크 드라이버 장치의 증폭회로

Country Status (1)

Country Link
KR (1) KR100192597B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6608736B1 (en) * 2000-05-08 2003-08-19 International Business Machines Corporation Integrated trace suspension interconnect for high-data-rate single-ended preamplifier for (G)MR elements

Also Published As

Publication number Publication date
KR100192597B1 (ko) 1999-06-15

Similar Documents

Publication Publication Date Title
US5287231A (en) Write circuit having current mirrors between predriver and write driver circuits for maximum head voltage swing
US5606282A (en) Transimpedance amplifier
KR940022502A (ko) 리드 및 라이트집적회로
EP0344958A1 (en) Head driving circuit
US5841321A (en) Amplifying circuit using offset value variable circuit
US6490301B1 (en) Laser drive device
US6947238B2 (en) Bias circuit for magneto-resistive head
KR970067243A (ko) 하드디스크 드라이버 장치의 증폭회로
JP2595806B2 (ja) 磁気ディスク装置のリード・ライトアンプ回路
US4792868A (en) Recording/reproducing device with means for switching inductance of such device for use in a floppy disk apparatus
US6353298B1 (en) Low distortion audio range class-AB full H-bridge pre-driver amplifier
KR0165324B1 (ko) 하드디스크 드라이버 시스템의 기록헤드 구동장치
JP2571604B2 (ja) 磁気記録再生装置
JP3210754B2 (ja) 光ディスク装置
KR100190114B1 (ko) 하드 디스크 구동시스템의 기록 헤드 구동장치
JPH07244807A (ja) 半導体集積回路、及び磁気ディスク装置
JPH0782605B2 (ja) 磁気記録再生回路
KR0171148B1 (ko) 레이저 전력 제어용 레이저 다이오드 구동 장치
US6954105B2 (en) Disk drive and error amplifier therefor and related methods
KR100230410B1 (ko) 머피 클램핑 트랜지스터를 이용한 라이트 드라이버 회로
US7916613B2 (en) Higher performance DVD writing current circuit
JP3114387B2 (ja) 磁気抵抗ヘッド用再生装置
KR910002993Y1 (ko) 전개효과 트랜지스터를 이용한 플로피 디스크 드라이버의 신호 재생 회로
JP2834739B2 (ja) 双方向スイッチング回路
JP2001344847A (ja) 光磁気記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080102

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee