KR970059923A - 마이크로프로세서의 외부 인터럽트 제어장치 - Google Patents

마이크로프로세서의 외부 인터럽트 제어장치 Download PDF

Info

Publication number
KR970059923A
KR970059923A KR1019960000106A KR19960000106A KR970059923A KR 970059923 A KR970059923 A KR 970059923A KR 1019960000106 A KR1019960000106 A KR 1019960000106A KR 19960000106 A KR19960000106 A KR 19960000106A KR 970059923 A KR970059923 A KR 970059923A
Authority
KR
South Korea
Prior art keywords
interrupt
signal
external
external interrupt
output
Prior art date
Application number
KR1019960000106A
Other languages
English (en)
Inventor
김두현
Original Assignee
구자홍
Lg 전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, Lg 전자 주식회사 filed Critical 구자홍
Priority to KR1019960000106A priority Critical patent/KR970059923A/ko
Publication of KR970059923A publication Critical patent/KR970059923A/ko

Links

Landscapes

  • Bus Control (AREA)

Abstract

본 발명은 마이크로프로세서에서 외부 인터럽트 발생시에 이를 효율적으로 제어할 수 있는 마이크로프로세서의 외부 인터럽트 제어장치에 관한 것으로, 종래에는 인터럽트 에지 플립플롭의 외부 인터럽트신호를 클럭으로 사용하기 때문에 글리치(glitch)가 발생했을때 오동작 유발의 가능성과 외부 인터럽트와 인터럽트 클리어신호가 동시에 입력된다면 그 결과의 예측이 불확실한 문제점이 있고, 모든 인터럽트들은 인터럽트 프라그 레지스터에 액티브되기 전에 항상 펜딩되어 있게 되는 문제점과 아울러 인터럽트의 우선순위를 결정하기 위해서는 엔코딩 및 디코딩과정을 수행하여야 하는 복잡한 과정이 수반되는 문제점이 있었으나, 본 발명에서는 이러한 문제점을 감안하여 인터럽트 신호와 글리치를 구분함으로써 에러의 유발을 방지하고, 인터럽트 신호를 선별적으로 인터럽트 프라그 레지스터에 펜딩시켜 처리속도를 증가시키며, 간단한 로직에 의해 우순순위를 결정하도록함과 아울러 외부 인터럽트 신호가 클럭신호보다 항상 우선적으로 처리되도록 하여 항상 정확한 외부 인터럽트가 발생되도록 하는데 목적이 있는 것으로, 이러한 목적은 외부 인터럽트신호가 입력되면 이를 검출하여 인터럽트 검출신호를 출력하는 인터럽트 검출부와, 상기 인터럽트 검출부에서 출력되는 인터럽트 검출신호를 펜딩하는 인터럽트 홀딩부와, 상기 인터럽트 홀딩부에서 출력되는 외부 인터럽트신호가 다수개일 경우 이의 우선순위를 결정하여 출력하는 우선순위 결정부와, 상기 우선순위 결정부의 출력을 인가받아 인터럽트 프로세서를 액티브시키는 인터럽트신호 발생부를 포함하여 구성함으로써 달성되는 것이다.

Description

마이크로프로세서의 외부 인터럽트 제어장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2도는 본 발명 마이크로프로세서의 외부 인터럽트 제어장치를 나타낸 블럭도,
제 3도는 제2도 인터럽트 검출부의 상세 블럭도,
제 4도는 제2도 인터럽트 홀딩부의 상세 블럭도.

Claims (1)

  1. 마이크로프로세서의 외부 인터럽트 제어회로에 있어서, 외부 인터럽트신호가 입력되면 이를 검출하여 인터럽트 검출신호를 출력하는 인터럽트 검출부와, 상기 인터럽트 검출부에서 출력되는 인터럽트 검출신호를 펜딩하는 인터럽트 홀딩부와, 상기 인터럽트 홀딩부에서 출력되는 외부 인터럽트신호가 다수개일 경우 이의 우선순위를 결정하여 출력하는 우선순위 결정부와, 상기 우선순위 결정부의 출력을 인가받아 인터럽트 프로세서를 액티브시키는 인터럽트신호 발생부를 포함하여 구성한 것을 특징으로 하는 마이크로프로세서의 외부 이터럽트 제어장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960000106A 1996-01-05 1996-01-05 마이크로프로세서의 외부 인터럽트 제어장치 KR970059923A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960000106A KR970059923A (ko) 1996-01-05 1996-01-05 마이크로프로세서의 외부 인터럽트 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960000106A KR970059923A (ko) 1996-01-05 1996-01-05 마이크로프로세서의 외부 인터럽트 제어장치

Publications (1)

Publication Number Publication Date
KR970059923A true KR970059923A (ko) 1997-08-12

Family

ID=66218447

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960000106A KR970059923A (ko) 1996-01-05 1996-01-05 마이크로프로세서의 외부 인터럽트 제어장치

Country Status (1)

Country Link
KR (1) KR970059923A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100449364B1 (ko) * 1997-08-07 2004-12-04 삼성전자주식회사 인터럽트처리장치
KR101248170B1 (ko) * 2004-03-31 2013-03-27 후지쯔 세미컨덕터 가부시키가이샤 멀티코어 아키텍처 내의 리소스 관리
US8533716B2 (en) 2004-03-31 2013-09-10 Synopsys, Inc. Resource management in a multicore architecture

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100449364B1 (ko) * 1997-08-07 2004-12-04 삼성전자주식회사 인터럽트처리장치
KR101248170B1 (ko) * 2004-03-31 2013-03-27 후지쯔 세미컨덕터 가부시키가이샤 멀티코어 아키텍처 내의 리소스 관리
US8533716B2 (en) 2004-03-31 2013-09-10 Synopsys, Inc. Resource management in a multicore architecture
US9779042B2 (en) 2004-03-31 2017-10-03 Synopsys, Inc. Resource management in a multicore architecture
US10268609B2 (en) 2004-03-31 2019-04-23 Synopsys, Inc. Resource management in a multicore architecture

Similar Documents

Publication Publication Date Title
KR910005156A (ko) 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서
KR900005311A (ko) 인터럽트제어장치
KR960035262A (ko) 데이터 처리 시스템에서 인터럽트 대기의 선택적인 제어를 위한 방법과 장치
KR970059923A (ko) 마이크로프로세서의 외부 인터럽트 제어장치
KR900015003A (ko) 데이타 프로세서
KR900003738A (ko) 가변단어길이명령의 병렬해독 및 병렬실행을 하는 데이터처리장치
KR960014161B1 (ko) 키보드의 키 입력 감지회로
KR940006014A (ko) 비교기를 갖는 타이머 회로
KR910005152A (ko) 정보처리 장치
KR0116472Y1 (ko) 응답속도 가변 디바이스 정합회로
KR950025534A (ko) 인터럽트신호의 멀티플렉싱회로
JP2007026091A (ja) 割込み制御回路およびその制御方法
KR0173956B1 (ko) 인터럽트신호 변환장치
KR930008577A (ko) 타이머 인터럽트의 영향을 받지 않는 슬립모드 회로
KR940004413A (ko) 전원 on/off제어회로
KR910017374A (ko) 광디스크의 데이타 연속 입력 제어 시스템
KR890001798B1 (ko) 8비트 및 16비트 중앙처리 장치를 이용한 데이타신호 처리장치
KR960025067A (ko) 인터럽트 제어장치
KR970076204A (ko) 데이터입력/출력카드의 다중인터럽트처리장치
KR930014071A (ko) 인터럽트 제어기
KR950701748A (ko) 소프트웨어 프로그램의 실행 방법 및 그 방법을 실시하기 위한 회로 장치(Method for Executing Software Program and Circuit Device for Implementing the Method)
KR970076185A (ko) Dpram을 이용한 리셋 제어장치
KR970062903A (ko) 외부 유니트 탈장시 프로세서 다운 방지장치
KR840007188A (ko) 기계 체크 개입중단(interrupt)처리 시스템
KR950021985A (ko) 디지틀 보호 계전기의 전류, 전압신호의 애널로그 입력 인터페이스 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application