KR970059892A - 데이타 인터페이스 장치 - Google Patents
데이타 인터페이스 장치 Download PDFInfo
- Publication number
- KR970059892A KR970059892A KR1019960000836A KR19960000836A KR970059892A KR 970059892 A KR970059892 A KR 970059892A KR 1019960000836 A KR1019960000836 A KR 1019960000836A KR 19960000836 A KR19960000836 A KR 19960000836A KR 970059892 A KR970059892 A KR 970059892A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- serial
- parallel
- signal processor
- outputting
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Information Transfer Systems (AREA)
- Communication Control (AREA)
Abstract
본 발명은 데이타 인터페이스 장치를 공개한다. 클럭에 응답하여 병렬 데이타를 입/출력하는 제1신호처리기와, 직렬 데이타를 입/출력하는 제2신호처리기 사이에서 병렬 데이타를 직렬 데이타로 또는 직렬 데이타를 병렬 데이타로 변환하는 그 장치는, 제2신호처리기로부터 입력한 직렬 데이타를 좌우 판별 신호에 응답하여 선택하고, 선택된 데이타를 쉬프팅하여 병렬 데이타로 변환하고, 변환된 병렬 데이타를 제1신호처리기로 출력하는 직병렬 변환수단과, 제1신호처리기로부터의 직렬 데이타를 입력하고, 쉬프팅 제어신호에 응답하여 입력한 데이타를 쉬프팅하여 직렬 데이타로 변환하고, 변환된 직렬 데이타를 제2신호처리기로 출력하는 병직렬 변환수단 및 병직렬 변환수단의 입출력 데이타가 동일한 비트인 경우, 쉬프팅 제어신호를 발생하지 않고, 직병렬 변환수단 및 병직렬 변환수단의 데이타 입출력을 제어하는 제어수단을 구비하는 것을 특징으로 하고, 내부에 총 32×4=128개의 레지스터만을 필요로 하므로, 종래의 레지스터 수 즉, 48×4=192개 보다 64개의 레지스터를 감소할 수 있는 효과가 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 5도는 본 발명에 의한 데이타 인터페이스 장치의 블럭도이다.
제 6도는 제5도의 도시된 제어부의 본 발명에 의한 블럭도이다.
제 7도는 제5도의 도시된 직병렬 변환부의 구성도이다.
Claims (1)
- 클럭에 응답하여 병렬 데이타를 입/출력하는 제1신호처리기와, 직렬 데이타를 입/출력하는 제2신호처리기 사이에서 상기 병렬 데이타를 직렬 데이타로 또는 상기 직렬 데이타를 병렬 데이타로 변환하는 데이타 인터페이스 장치에 잇어서, 상기 제2신호처리기로부터 입력한 상기직렬 데이타를 좌우 판별 신호에 응답하여 선택하고, 선택된 데이타를 쉬프팅하여 병렬 데이타로 변환하고, 변환된 상기 병렬 데이타를 상기 제1신호처리기로 출력하는 직병렬 변환수단과; 상기 제1신호처리기로부터의 직렬 데이타를 입력하고, 쉬프팅 제어신호에 응답하여 입력한 데이타를 쉬프팅하여 직렬 데이타로 변환하고, 변환된 상기 직렬 데이타를 상기 제2신호처리기로 출력하는 병직렬 변환수단; 및 상기 병직렬 변환수단의 입출력 데이타가 동일한 비트인 경우, 상기 쉬프팅 제어신호를 발생하지 않고, 상기 직병렬 변환수단 및 상기 병직렬 변환수단의 데이타 입출력을 제어하는 제어수단을 구비하는 것을 특징으로 하는 데이타 인터페이스 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960000836A KR100200489B1 (ko) | 1996-01-17 | 1996-01-17 | 데이타 인터페이스 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960000836A KR100200489B1 (ko) | 1996-01-17 | 1996-01-17 | 데이타 인터페이스 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970059892A true KR970059892A (ko) | 1997-08-12 |
KR100200489B1 KR100200489B1 (ko) | 1999-06-15 |
Family
ID=19449551
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960000836A KR100200489B1 (ko) | 1996-01-17 | 1996-01-17 | 데이타 인터페이스 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100200489B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100664186B1 (ko) * | 2004-12-22 | 2007-01-03 | 엘지전자 주식회사 | 이동통신 단말기의 키 제어 장치 및 방법 |
-
1996
- 1996-01-17 KR KR1019960000836A patent/KR100200489B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100200489B1 (ko) | 1999-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940010083A (ko) | 동기식 반도체메모리장치의 데이타출력버퍼 | |
KR940006348A (ko) | D/a 변환장치 및 a/d 변환장치 | |
KR920017373A (ko) | 아날로그 디지탈 변환회로 | |
KR970059892A (ko) | 데이타 인터페이스 장치 | |
KR970059896A (ko) | 데이타 인터페이스 장치 | |
KR960036681A (ko) | 블럭킹 현상을 제거하기 위한 움직임 보상장치 | |
KR940027383A (ko) | 버스 다중화 회로 | |
KR910002184A (ko) | 채널속도 변환 및 채널 집선신호 | |
KR930020250A (ko) | 클럭 변환장치 | |
KR970008883A (ko) | 인버터에서의 데드(Dead) 타임 발생회로 | |
KR20010048618A (ko) | 통신 단말기의 디지털 톤 발생 장치 | |
KR920019183A (ko) | 화상 신호 변환 장치 | |
KR970029301A (ko) | 데이타 인에이블신호 우선처리의 액정표시장치 신호처리회로 | |
KR950007531A (ko) | 2차원 디지탈 필터 | |
KR920022687A (ko) | Pcm/adpcm 데이터 상호 변환장치 | |
KR980004015A (ko) | 파이프라인 스테이지를 이용한 고속 승산기 | |
KR970049384A (ko) | 고속라인프린터를 이용하여 프린팅하는 개인용컴퓨터 장치 | |
KR970071307A (ko) | 데이터 전송회로 | |
KR910012917A (ko) | 워드 디인터리브(Word Deinterleave) 회로 | |
KR970014294A (ko) | 화상처리 데이타 저장장치 | |
KR970016927A (ko) | 산술 논리 연산장치의 입력 강제 장치 | |
KR960027294A (ko) | 펄스폭 변조신호 발생장치 | |
KR870010441A (ko) | 마이크로 콤퓨터의 데이타 전송회로 | |
KR970076173A (ko) | Gpio보드의 클럭발생장치 | |
KR970056220A (ko) | 단말기를 접속하기 위한 신호변환장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070228 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |