KR970014294A - 화상처리 데이타 저장장치 - Google Patents
화상처리 데이타 저장장치 Download PDFInfo
- Publication number
- KR970014294A KR970014294A KR1019950028280A KR19950028280A KR970014294A KR 970014294 A KR970014294 A KR 970014294A KR 1019950028280 A KR1019950028280 A KR 1019950028280A KR 19950028280 A KR19950028280 A KR 19950028280A KR 970014294 A KR970014294 A KR 970014294A
- Authority
- KR
- South Korea
- Prior art keywords
- fifo memory
- output
- image processing
- storage device
- data storage
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/907—Television signal recording using static stores, e.g. storage tubes or semiconductor memories
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Image Input (AREA)
Abstract
영상신호를 디지탈 데이타로 변환하여 FIFO 메모리에 저장하는 장치에 관한 것으로, 영상신호를 A/D 변환하는 A/D 변환부와, 상기 A/D 변환부에서 출력되는 디지탈 데이타를 저장하는 FIFO 메모리와, 제어명령을 받아 상기 A/D 변환부에 변환시작 및 종료를 제어함과 동시에 상기 FIFO 메모리의 어드레스를 증가시키는 클록신호를 발생시키며, 상기 영상신호로 부터 동기신호를 분리하여 그 동기신호에 의해 상기 FIFO 메모리를 쓰기 동작 및 읽기 동작 상태로 만드는 제어신호를 출력하는 메모리 제어부와, 상기 FIFO 메모리에서 출력되는 데이타를 외부 주처리 프로세서로 출력하고, 상기 외부 주처리 플로세서에서 입력되는 제어명령을 상기 메모리 제어부에 출력하는 인터페이스부로 구성된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 종래의 화상처리 데이타 저장장치의 블록도이다.
제2도는 본 발명에 의한 화상처리 데이타 저장장치의 블록도이다.
Claims (2)
- 화상처리 데이타 저장장치에 있어서, 영상신호를 A/D 변환하는 A/D 변환부와, 상기 A/D 변환부에서 출력되는 디지탈 데이타를 저장하는 FIFO 메모리와, 제어명령을 받아 상기 A/D 변환부에 변환시작 및 종료를 제어함과 동시에 상기 FIFO 메모리의 어드레스를 증가시키는 클록신호를 발생시키며, 상기 영상신호로부터 동기신호를 분리하여 그 동기신호에 의해 상기 FIFO 메모리를 쓰기 동작 및 읽기 동작 상태로 만드는 제어신호를 출력하는 메모리 제어부와, 상기 FIFO 메모리에서 출력되는 데이타를 외부 주처리 프로세서로 출력하고, 상기 외부 주처리 프로세서에서 입력되는 제어명령을 상기 메모리 제어부에 출력하는 인터페이스부를 구비하는 것을 특징으로 하는 화상 처리 데이타 저장 장치.
- 제1항에 있어서, 상기 FIFO 메모리는 상기 메모리 제어부에서 출력되는 클록신호의 입력마다 쓰기 읽기 어드레스가 "1" 증가하는 것을 특징으로 하는 화상처리 데이타 저장장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950028280A KR0173252B1 (ko) | 1995-08-31 | 1995-08-31 | 화상처리 데이타 저장장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950028280A KR0173252B1 (ko) | 1995-08-31 | 1995-08-31 | 화상처리 데이타 저장장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970014294A true KR970014294A (ko) | 1997-03-29 |
KR0173252B1 KR0173252B1 (ko) | 1999-03-20 |
Family
ID=19425639
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950028280A KR0173252B1 (ko) | 1995-08-31 | 1995-08-31 | 화상처리 데이타 저장장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0173252B1 (ko) |
-
1995
- 1995-08-31 KR KR1019950028280A patent/KR0173252B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0173252B1 (ko) | 1999-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890017977A (ko) | 영상 신호의 방식변환장치 | |
KR920020951A (ko) | 영상신호 처리장치 | |
KR910001771A (ko) | 반도체 메모리 장치 | |
KR970073090A (ko) | 화면비 변환장치 및 방법 | |
KR890016462A (ko) | 제어 데이타 발생 장치 | |
KR970014294A (ko) | 화상처리 데이타 저장장치 | |
KR920015857A (ko) | 전자카메라의 비디오신호기록장치 | |
KR940004573B1 (ko) | 고속 데이타 처리 회로 | |
KR960018863A (ko) | 화상출력장치 및 화상복호화 장치 | |
KR970024949A (ko) | 듀얼 영상 표시 장치 | |
KR970059896A (ko) | 데이타 인터페이스 장치 | |
KR930006537A (ko) | 고속 데이타처리 시스템의 그래픽처리 서브 시스템 | |
KR970059892A (ko) | 데이타 인터페이스 장치 | |
KR960036552A (ko) | 화면 회전 제어 시스템 | |
KR870004582A (ko) | 리얼 타임(Real Time) 화상-디지트 변환회로 | |
KR970076054A (ko) | 이중노출기능을 갖는 디지털 스틸 카메라 | |
KR970076196A (ko) | 피씨엠씨아이에이(pcmcia) 저장카드 | |
KR890004234A (ko) | 룩업테이블을 이용한 실시간 화상처리장치 | |
KR970049366A (ko) | 디지탈 신호처리를 위한 자동 아날로그 디지탈 변환 장치 | |
KR930011602A (ko) | 팩시밀리 시스템의 화상 데이터의 해상도 및 선밀도 변환장치 | |
JPH0795082A (ja) | D/a変換装置 | |
KR970071792A (ko) | 메모리의 고속 억세스방법 | |
KR920004991A (ko) | 비디오 메모리의 액세스 제어회로 | |
KR950022505A (ko) | 고속 디지틀 변조신호 발생장치 | |
KR970014022A (ko) | 자동응답 기능이 내장된 피씨(pc)에서 데이타 버스와 메모리간의 고속 데이타 전송을 위한 인터페이스 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20010928 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |