KR960018863A - 화상출력장치 및 화상복호화 장치 - Google Patents

화상출력장치 및 화상복호화 장치 Download PDF

Info

Publication number
KR960018863A
KR960018863A KR1019950040459A KR19950040459A KR960018863A KR 960018863 A KR960018863 A KR 960018863A KR 1019950040459 A KR1019950040459 A KR 1019950040459A KR 19950040459 A KR19950040459 A KR 19950040459A KR 960018863 A KR960018863 A KR 960018863A
Authority
KR
South Korea
Prior art keywords
data
circuit
image
timing
output
Prior art date
Application number
KR1019950040459A
Other languages
English (en)
Inventor
히로타카 하라
다다시 사이토오
쥰이치 기무라
유타카 오쿠노키
Original Assignee
가나이 쓰토무
가부시키가이샤 히타치세이사쿠쇼
이리마지리 쇼우이치로우
가부시키가이샤 세가·엔타프라이제스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쓰토무, 가부시키가이샤 히타치세이사쿠쇼, 이리마지리 쇼우이치로우, 가부시키가이샤 세가·엔타프라이제스 filed Critical 가나이 쓰토무
Publication of KR960018863A publication Critical patent/KR960018863A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/02Handling of images in compressed format, e.g. JPEG, MPEG

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Image Input (AREA)
  • Facsimiles In General (AREA)
  • Image Processing (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

데이터 출력처인 호스트 제어장치에서의 화상 데이터 전송요구에 의해, 외부데이터 버퍼를 사용하지 않고, 또한, 최소의 회로를 화상데이터 출력장치에 추가하는 것에 의해 호스트 제어장치에서의 비동기 데이터 억세스를 실형하는 화상출력장치. 화상 데이터를 기억하는 기억장치와, 기억장치에서 순차적으로 데이터를 판독하여 표시가능 화상 데이터로 변환하는 표시회로와, 표시회로의 타이밍을 제어하는 타이밍 콘트롤러와, 호스트 제어장치에서의 데이터 전송요구에 의해, 타이밍 콘트롤러의 동작모드를 절환하는 것에 의해 비동기적으로 데이터 전송요구분의 데이터수의 화상을 출력하는 출력회로를 포함한다.

Description

화상출력장치 및 화상복호화 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 화상출력장치의 대표적인 실시예를 나타내는 회로블럭도.
제2A도는 본 발명의 화상출력장치를 이용한 시스템의 일예를 나타내는 블럭도.
제2B도는 종래의 화상출력장치를 이용한 시스템의 일예를 나타내는 블럭도.

Claims (6)

  1. 화상데이터를 기억하는 기억장치(6)와, 상기 기억장치에서 순차적으로 데이터를 판독하여 표시가능한 화상데이터로 변환하는 표시회로(7,12,13,14)와, 상기 표시회로의 동작타이밍을 제어하는 타이밍 콘트롤러(10) 및, 호스트 제어장치에서의 데이터 전송요구(3)에 따라 상기 타이밍 콘트롤러(10)의 동작모드(MDC)를 절환하여, 데이타 전송요구분의 데이터수의 화상을 출력 가능하게 하는 출력회로(14,15)를 포함하는 화상출력장치.
  2. 제1항에 있어서, 상기 타이밍 콘트롤러는, 상기 호스트 제어장치에서의 데이터 전송요구의 유무에 의해, 표시회로용 클럭을 생성 또는 정지시키는 비동기 전송용 클럭생성회로(15)를 포함하는 것을 특징으로 하는 화상출력 장치.
  3. 제1항에 있어서, 상기 표시회로는, 상기 호스트 제어장치로부터의 데이터 전송요구(3, 18, 19)에 따라 상기 버퍼메모리에서 순차적으로 출력된 표시가능 화상데이터를 저장하는 FIFO(First-in First-out) 버퍼 메모리(14)를 포함하는 것을 특징으로 하는 화상출력장치.
  4. 제1항에 있어서, 상기 표시회로는, 상기 기억장치에서 판독된 1라인분의 데이터를 저장하는 라인버퍼(12-1, 12-2)와, 상기 라인버퍼의 출력에 대해서 적어도 수직, 수평의 필터처리를 행하는 필터처리회로(13)와, 상기 호스트 제어장치에서의 데이터 전송요구에 따라 상기 타이밍 콘트롤러의 동작을 절환하여 상기 라인버퍼의 출력타이밍 및 필터처리회로의 동작타이밍을 변경하는 회로(15)를 포함하는 것을 특징으로 하는 화상출력장치.
  5. 제1항 기재의 화상출력장치와, 부호화된 입력화상데이터를 복호화하는 복호화 회로(40)를 포함하고, 상기 복호화 회로(40)에 의해 복호화 된 화상데이터가 기억장치(6)에 저장가능하게 구성되어 있는 것을 특징으로 하는 화상 복호화 장치.
  6. 호스트 제어장치에서 비동기 데이터 억세스가 가능한 화상출력장치에 있어서, 압축, 부호화된 입력화상데이터를 복호화하는 복호화회로(40)와, 상기 복호화회로에서 복호화 화상데이터를 저장하는 기억장치(6)와, 상기 기억장치에서 순차적으로 데이터를 판독하여 표시가능한 화상데이터로 변환하는 표시회로(7, 12, 13)와, 상기 표시회로의 동작타이밍을 제어하는 타이밍 콘트롤러(10, 15)와. 상기 호스트 제어장치에서의 데이터 전송요구에 따라 상기 타이밍 콘트롤러의 동작모드를 비동기 데이터 억세스 모드로 절환하는 회로(41)와, 상기 데이터 전송요구에 응답하여 상기 표시회로의 동작타이밍을 생성하는 비동기 타이밍회로(15) 및, 상기 비동기 타이밍 생성회로로 제어되어 데이터 전송요구분의 데이터수의 화상을 출력하는 출력회로(14)를 포함하는 화상출력 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950040459A 1994-11-17 1995-11-09 화상출력장치 및 화상복호화 장치 KR960018863A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP6283838A JPH08147479A (ja) 1994-11-17 1994-11-17 画像出力装置並びに画像復号化装置
JP94-283838 1994-11-17

Publications (1)

Publication Number Publication Date
KR960018863A true KR960018863A (ko) 1996-06-17

Family

ID=17670821

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950040459A KR960018863A (ko) 1994-11-17 1995-11-09 화상출력장치 및 화상복호화 장치

Country Status (3)

Country Link
US (1) US6154202A (ko)
JP (1) JPH08147479A (ko)
KR (1) KR960018863A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4501167B2 (ja) * 1998-11-09 2010-07-14 コニカミノルタビジネステクノロジーズ株式会社 画像処理システム
US11557364B1 (en) 2021-07-27 2023-01-17 Stmicroelectronics International N.V. ATPG testing method for latch based memories, for area reduction

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60229160A (ja) * 1984-04-26 1985-11-14 Toshiba Corp マルチプロセツサシステム
CA1265610A (en) * 1986-01-31 1990-02-06 Shigenori Tokumitsu Digital video encoder circuit
US4748618A (en) * 1986-05-21 1988-05-31 Bell Communications Research, Inc. Telecommunications interface
US5045853A (en) * 1987-06-17 1991-09-03 Intel Corporation Method and apparatus for statistically encoding digital data
US4837680A (en) * 1987-08-28 1989-06-06 International Business Machines Corporation Controlling asynchronously operating peripherals
US4941193A (en) * 1987-10-02 1990-07-10 Iterated Systems, Inc. Methods and apparatus for image compression by iterated function system
KR0176706B1 (ko) * 1989-05-02 1999-05-15 오가 노리오 화상판독장치 및 화상판독방법
JP2637821B2 (ja) * 1989-05-30 1997-08-06 シャープ株式会社 スーパーインポーズ装置
CA2014631A1 (en) * 1989-06-20 1990-12-20 James B. Munson Color information storage and processing system
US5187779A (en) * 1989-08-11 1993-02-16 Micral, Inc. Memory controller with synchronous processor bus and asynchronous i/o bus interfaces
US5258750A (en) * 1989-09-21 1993-11-02 New Media Graphics Corporation Color synchronizer and windowing system for use in a video/graphics system
US4949169A (en) * 1989-10-27 1990-08-14 International Business Machines Corporation Audio-video data interface for a high speed communication link in a video-graphics display window environment
JP3020528B2 (ja) * 1989-12-14 2000-03-15 キヤノン株式会社 画像処理装置
JP3218567B2 (ja) * 1990-09-28 2001-10-15 クロームアロイ・ガス・タービン・コーポレイション 高強力ニッケル基超合金類の溶接
US5212742A (en) * 1991-05-24 1993-05-18 Apple Computer, Inc. Method and apparatus for encoding/decoding image data
TW256896B (ko) * 1991-07-19 1995-09-11 Sony Co Ltd
US5566003A (en) * 1992-01-21 1996-10-15 Canon Kabushiki Kaisha Image processing system in which the transmitter and receiver have different data resolutions and data is transmitted at the receiver resolution
JPH0635867A (ja) * 1992-07-13 1994-02-10 Mita Ind Co Ltd 画像データ処理回路およびその処理回路のための記憶手段のアクセス方法
CA2095756C (en) * 1992-08-14 2001-04-24 Albert D. Edgar Method and apparatus for linear color processing
KR100188174B1 (ko) * 1992-10-30 1999-06-01 이리마지리 쇼우이치로 정보 처리 장치
US5477397A (en) * 1993-02-23 1995-12-19 Matsushita Electric Corporation Of America Digital high definition television receiver with features that facilitate trick-play modes on a digital VCR
US5866597A (en) * 1993-03-19 1999-02-02 Glaxo Wellcome Inc. Use of triazine compounds for the treatment of memory and learning disorders
US5486864A (en) * 1993-05-13 1996-01-23 Rca Thomson Licensing Corporation Differential time code method and apparatus as for a compressed video signal
EP0644698A3 (en) * 1993-09-14 1997-03-05 Gold Star Co B-image processing device with half-pixel motion compensation for an image encoder.

Also Published As

Publication number Publication date
US6154202A (en) 2000-11-28
JPH08147479A (ja) 1996-06-07

Similar Documents

Publication Publication Date Title
KR880008173A (ko) 정보 처리장치
KR970073090A (ko) 화면비 변환장치 및 방법
KR960018863A (ko) 화상출력장치 및 화상복호화 장치
KR0122745B1 (ko) 개선된 메모리 구조를 갖는 동영상 복호화장치
KR950704768A (ko) 고속프레임버퍼 시스템에서 파이프라인된 판독 기록동작(pipelined read write operations in a high speed frame buffer system)
KR930011729A (ko) 텔레비 회의시스템
KR100472478B1 (ko) 메모리 억세스 제어방법 및 장치
KR950033868A (ko) 데이타 처리 장치
JP4517741B2 (ja) 記憶装置
JP2973941B2 (ja) 非同期fifoバッファ装置
KR930024491A (ko) 멀티메디아 시스템의 화상압축 및 복원회로
JP2577604Y2 (ja) 画像メモリ・データ演算装置
KR100557561B1 (ko) Fifo 저장 장치
KR950010615Y1 (ko) Dma 사이클의 휴지시간을 이용하는 데이타 엑세스 장치
JPS58169185A (ja) メモリのアクセス方式
KR100248149B1 (ko) 선입선출버퍼의 제어회로
KR100206986B1 (ko) 유에스비(usb)용 카메라 인터페이스
KR950013876B1 (ko) 가변장 부호 복호기의 에러처리장치
KR940004573B1 (ko) 고속 데이타 처리 회로
KR960025063A (ko) 메모리 데이타 출력제어회로
KR970022723A (ko) 컴퓨터와 디스플레이 장치의 영상 신호 인터페이스 장치
JPH07253920A (ja) Fifo ram コントローラ
KR920018590A (ko) 데이타 단말기와 중앙제어장치간 데이타 통신회로
JPH04141724A (ja) 表示信号変換装置
KR930009384A (ko) 크로스 캡션 기능을 가진 tv 및 vcr의 인터페이싱 유닛

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid