KR970056414A - 확장 구조를 갖는 에이티엠(atm) 계층 기능 처리 장치 - Google Patents

확장 구조를 갖는 에이티엠(atm) 계층 기능 처리 장치 Download PDF

Info

Publication number
KR970056414A
KR970056414A KR1019950055869A KR19950055869A KR970056414A KR 970056414 A KR970056414 A KR 970056414A KR 1019950055869 A KR1019950055869 A KR 1019950055869A KR 19950055869 A KR19950055869 A KR 19950055869A KR 970056414 A KR970056414 A KR 970056414A
Authority
KR
South Korea
Prior art keywords
cell
buffer
output
signal
processing means
Prior art date
Application number
KR1019950055869A
Other languages
English (en)
Other versions
KR0157152B1 (ko
Inventor
손승원
도윤미
김종오
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950055869A priority Critical patent/KR0157152B1/ko
Priority to JP32178196A priority patent/JP2837660B2/ja
Priority to US08/761,498 priority patent/US5812550A/en
Publication of KR970056414A publication Critical patent/KR970056414A/ko
Application granted granted Critical
Publication of KR0157152B1 publication Critical patent/KR0157152B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5651Priority, marking, classes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/5653Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 ATM 셀 단위로 ATM 프로토콜을 처리하는 ATM 계층 기능 처리 장치에 관한 것으로서, 가입자측 물리계층의 입력 신호에서 셀 전송 가능 신호를 받으면 셀 읽기 클럭을 사용하여 추출한 셀 스타트와 셀 입력데이타를 버퍼에 저장하고 저장된 셀 수에 따라 플래그를 추출하고, 셀 인터럽트와 추출된 플래그를 이용하여 스케듈링 알고리즘에 따라 다중화 동작을 수행하는 ATM 계층 수신셀 처리수단(10); 마이크로프로세서로 부터 전달된 데이타로 부터 셀을 형성하여 버퍼에 저장함과 동시에 셀 인터럽트를 발생하며, 다중화기를 제어하고 상태를 전달받는 프로세서 인터페이스 수단(30); 도착하는 셀을 저장하는 셀 버퍼와 출력될 창구와 접속하는 출력 셀 버퍼 및 연결 테이블과, 연결 테이블을 룩업하여 해당 라우팅 값과 매치 신호가 연결 테이블에서 출력되면 출력창구 식별자의 값에 따라 입력셀의 셀라우팅을 수행하고, 적절한 출력 창구 식별자 값에 따라 필드 할당에 따라 각 물리링크에 접속된 망측 물리계층 기능 처리부(50)로 출력셀을 라우팅, 브로드캐스팅 및 선택적 브로드 캐스팅을 담당하는 ATM 계층 송신셀 처리 수단(20); 및 상기 ATM 계층 수신셀 처리 수단(10)과 ATM 계층 송신셀 처리 수단(20) 사이에서 프로세서 인테페이스 수단(30)의 제어 신호에 따라 상기 ATM 계층 수신셀 처리 수단(10)과 ATM 계층 송신셀 처리 수단(20)을 독립적으로 각 물리링크에 접속된 망측 및 가입자측 물리계층 기능 처리부(50)에 접속할 수 있게 동작하는 기능 모드 처리 수단(40)을 구비하여 입력되는 셀에서 셀 단위로 가상채널/가상경로 별로 필요한 정보를 도출하고 이를 이용하여 ATM 프로토콜을 처리하고, 사용되는 시스템의 위치와 기능의 구현규모에 따라 본 발명을 물리적으로 단순히 연결함으로 기능과 규모의 확장이 가능한 효과가 있다.

Description

확장 구조를 갖는 에이티엠(ATM) 계층 기능 처리 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제7도는 본 발명에 따른 ATM 계층 송신 셀 처리부의 일실시예 블럭 구성도.
제8도는 본 발명에 따른 ATM 계층 송신 셀 처리부의 연결테이블 구조도.
제9도는 본 발명에 따른 ATM 계층 송신 셀 처리부의 상태 천이도.

Claims (7)

  1. 가입자측 물리계층의 입력 신호에서 셀 전송 가능 신호를 받으면 셀 읽기 클럭을 사용하여 추출한 셀 스타트와 셀 입력데이타를 버퍼에 저장하고 저장된 셀 수에 따라 플래그를 추출하고, 셀 인터럽트와 추출된 플래그를 이용하여 스케듈링 알로리즘에 따라 다중화 동작을 수행하는 ATM 계층 수신셀 처리 수단(10); 마이크로프로세서로 부터 전달된 데이타로 부터 셀을 형성하여 버퍼에 저장함과 동시에 셀 인터럽트를 발생하며, 다중화기를 제어하고 상태를 전달받는 프로세서 인터페이스 수단(30); 도착하는 셀을 저장하는 셀 버퍼와 출력될 창구와 접속하는 출력셀 버퍼 및 연결 테이블과, 연결 테이블을 룩업하여 해당 라우팅 값과 매치 신호가 연결 테이블에서 출력되면 출력창구 식별자의 값에 따라 입력셀의 셀라우팅을 수행하고, 적절한 출력 창구 식별자값에 따라 필드 할당에 따라 각 물리링크에 접속된 망측 물리계층 기능 처리부(50)로 출력셀을 라우팅, 브로드캐스팅 및 선택적 브로드 캐스팅을 담당하는 ATM 계층 송신셀 처리 수단(20); 및 상기 ATM 계층 수신셀 처리 수단(10)과 ATM 계층 송신셀 처리수단(20) 사이에서 프로세서 인터페이스 수단(30)의 제어 신호에 따라 상기 ATM 계층 수신셀 처리 수단(10)과 ATM 계층 송신셀 처리 수단(20)을 독립적으로 각 물리링크에 접속된 망측 및 가입자측 물리계층 기능 처리부(50)에 접속할 수 있게 동작하는 기능 모드 처리 수단(40)을 구비한 것을 특징으로 하는 확장구조를 갖는 에이티엠(ATM) 계층 기능 처리 장치.
  2. 제1항에 있어서, 상기 ATM 계층 수신셀 처리수단(10)은, 가입자측 물리계층의 다수의 입력 포트로 부터 셀 전송 가능, 셀스타트, 셀 읽기 클럭을 수신하면 셀 읽기 클럭을 사용하여 추출한 셀 스타트와 셀 입력데이타를 버퍼에 저장하고 저장된 셀 수에 따라 플래그를 추출하여 출력하고, 셀 계수 클럭에 의해 수신 셀을 계수하여 버퍼 상태를 출력하고, 버퍼 읽기 신호에 의해 셀 데이타를 출력하는 입력 자원 처리 수단(11); 상기 프로세서 인터페이스 수단(30)에서 신호 및 유지보수 셀이 있음을 알리는 셀 인터럽트와 상기 입력 자원 처리 수단(11)의 입력된 플래그에 의해 다수의 버퍼중에서 우선 순위에 따라 버퍼를 선택할 수 있는 버퍼 선택 신호를 출력하는 스케듈링 제어 수단(121); 및 상기 스케듈링 제어 수단(121)의 버퍼 선택 신호에 따라 상기 입력자원 처리 수단(11) 및 프로세서 인터페이스 수단(30)에 존재하는 버퍼를 버퍼 읽기 신호로 제어하면서 선택된 하나의 버퍼로 부터 출력된 버퍼 출력 데이타 및 프로세서 출력 셀 데이타를 수신한 뒤 각 입력포트마다 유일값으로 할당된 포트 인식자를 삽입하여 바이트 클럭, 셀 인에블, 셀 싱크에 동기하여 출력포트로 출력하고, 상기 프로세서 인터페이스 수단(30)에서 전달된 프로세서 데이타로 부터 신호 및 유지 보수셀을 구성하여 버퍼에 저장하고, 제어 및 상태 레지스터를 구성하여 상태 보고 신호를 상기 프로세서 인터페이스 수단(30)에 출력하는 셀 출력 처리 수단(122)을 구비한 것을 특징으로 하는 확장 구조를 갖는 에이티엠(ATM) 계층 기능처리 장치.
  3. 제2항에 있어서, 상기 입력 자원 처리 수단(11)은, 입력포트로 부터 셀 입력 데이타가 존재함을 알리는 셀 전송 가능(RCA) 신호의 의해 출력된 셀 읽기 클럭에 동기된 셀 스타트를 수신하여 하나의 셀이 수신됨을 알리는 신호를 출력하는 입력 셀 수신 로직 수단; 셀 입력 데이타를 저장하는 다수의 버퍼링 수단; 상기 다수의 버퍼링 수단에 셀 읽기 클럭에 동기된 셀 입력 데이타를 셀단위르 쓰기 위한 쓰기 신호를 출력하는 버퍼 쓰기 제어 수단; 상기 입력 셀 수진 로직 수단에서 출력한 카운터 증가 신호와 상기 스케듈링 제어 수단(121)에서 전달받은 셀 계수 클럭과 버퍼 선택 신호로 부터 버퍼에 존재하는 셀의 수를 계수하여 츨력하는 셀 계수 수단; 및 상기 셀 계수 수단으로 부터 셀 수를 전달받아 플래그를추출하는 셀 수 비교 수단을 구비한 것을 특징으로 하는 확장구조를 갖는 에이티엠(ATM) 계층 기능 처리 장치.
  4. 제2항에 있어서, 상기 스케듈링 제어 수단(121)은, 상기 프로서서 인터페이스 수단(30)에서 전달된 셀 인터럽트와 상기 입력 자원 처리 수단(11)에서 전달된 각8개의 AFF, NEF(1-b)를 입력으로 하여 우선순위에 따라 9개의 셀 선택 신호를 출력하는 셀선택 및 피드백 로직 수단; 시스템 클럭에 동기되어 연속적으로는 53을 카운터하는 53진 카운터 수단; 상기 53진 카운터 수단의 카운터 출력으로 부터30번째 클럽마다 하이로 유지되는 셀 계수 클럭(1-b)을 생성하는 셀 계수 신호 발생 수단 : 및 상기 53진 카운터 수단의 카운터 출력으로 부터 53번째 클럭마다 하이로 유지되는 셀클럭을 생성하는 셀 출력 동기 신호 발생 수단을 구비한 것을 특징으로 하는 확장 구조를 갖는 에이티엠(ATM) 계층 기능 처리 장치.
  5. 제2항에 있어서, 상기 셀 출력 처리 수단(122)은, 상기 스케듈링 제어 수단(121)의 다수의 버퍼 선택 신호로 부터 인에이블된 1개의 버퍼에 대한 버퍼 읽기 신호를 출력하는 버퍼 읽기 제어수단; 및 상기 버퍼 읽기 제어수단의 버퍼 읽기 신호(1-h)에 의해 출력된 버퍼 출력 데이타 및 프로세서 출력 데이타에 포트 인식자를 삽입하고 출력포트로 제어 신호(바이트클럭, 셀인에블, 셀싱크)와 더불어 53바이트의 셀 출력 데이타(1-c)를 전송하는 포트 인식자 삽입 로직 수단을 구비한 것을 특징으로 하는 확장 구조를 갖는 에이티엠(ATM) 계층 기능 처리 장치.
  6. 제1항에 있어서, 상기 프로세서 인터페이스 수단(30)은, 시스템 제어 프로세서 기능부(60)로 부터 전달된 8비트의 어드레스(3-b)와 칩 셀렉터(3-c)를 이용하여 각 레지스터를 선택하는 레지스터 선택 신호(3-f) 및 버퍼 선택 신호(3-g)를 출력하는 어드레스 디코딩 수단(31); 상기 어드레스 디코딩 수단(31)으로 부터 전달받은 레지스터 선택신호(3-f)를 각 레지스터 선택 신호로 사용하여 프로세서 데이타를 해당 레지스터에 입력한 후 본 발명의 구성 요소를 제어하고, 본 발명의 동작 상태를 보고하며, 입력 자원 처리 수단(11)으로 부터 풀 플래그(FF)를 전달받아 각 입력 버퍼의 충만 여부를 레지스터값으로 알려주고, 시스템 제어 프로세서 기능부(60)로 부터 연결제어 및 ATM 헤더변환과 라우팅에 대한 제어 정보를 수신하고, 폐기되는 셀의 값 표시 등을 시스템 제어 프로세서 기능부(60)로 보고하는 상태 및 제어 레지스터 수단(32); 상기 어드레서 디코딩 수단(31)에서 출력된 버퍼 선택 신호(3-g)로 부터 프로세서 데이타를 버퍼에 저장하면서 53바이트가 입력된 후 신호 및 유지보수 셀이 도착함을 셀 인터럽터를 통하여 ATM 계층 수신셀 처리 수단(10)의 스케듈링 제어 수단(121)으로 알리는 데이타 버퍼 제어 로직 수단(33); 및 연결 제어 데이타 및 연결 테이블 구동 명령 코드와 매핑값을 임시 저장하는 명령 버퍼와 변환 및 라우팅에 관되는 연결 정보를 시스템제어 프로세서 기능부(60)로 부터의 연결제어 명령에 의하여 명령어 버퍼에 임시 저장하였다가 ATM 계층 송신셀 처리 수단(20)의 제어에 의하여 연결 테이블에 기록할 수 있도록 명령어 버퍼를 제어하는 로직으로 구성되는 명령어 버퍼 제어 로직수단(34)을 구비한 것을 특징으로 하는 확장 구조를 갖는 에이티엠(ATM) 계층 기능 처리 장치.
  7. 제1항에 있어서, 상기 ATM 계층 송신셀 처리 수단(20)은, 상기 프로세서 인터페이스 수단(30)의 명령어 버퍼로 부터 명령어 선택 신호(2-g) 및 명령어 코드(2-h)를 수신하고, 추출된 헤더로 만들어지는 검색용 데이타(2-e)와 연결 테이블 제어신호(2-e)를 입력받아 연결 테이블을 구동하여 매치신호와 매핑값 및 출력창구 식별자를 출력하는 연결 테이블 및 제어 수단(211); 상기 기능모드 처리 수단(40)에서 계속되는 유효 도착 셀 데이타(2-a) 흐름으로 부터 셀 헤더내의 VPI/VCI를 추출하여 상기 연결 테이블 및 제어 수단(211)으로 전달하고, 상기 연결 테이블 및 제어 수단(211)에서 매핑값에 따라 새로운 헤더를 구성하도록 셀 정보를 출력하거나, 도착된 셀을 폐기하고 폐기셀 계수를 1증가 시키면서 상기 프로세서 인터페이스 수단(30)으로 인터럽트(2-j)를 출력하는 헤더 정보 접속 수단(212); ATM 계층의 페이로드를 저장하여 상기 연결 테이블 및 제어 수단(211)에서 전달되는 변환값 및 출력창구 식별자로 부터 헤더를 재구성하여 상기 헤더 정보 접속 수단(212)으로 부터 입력된 저장된 셀정보(2-d)를 헤더 변환을 수행하고, 상기 연결 테이블 및 제어 수단(211)에서 전달되는 출력창구 식별자를 해석하여 출력 창구를 결정하여 라우팅 제어신호(2-b)와 변환된 헤더를 포함한 셀정보(2-b)를 출력하는 헤더 변환 및 처리 수단(213); 및 상기 헤더 변환 및 처리 수단(213)의 출력을 입력받아 해당되는 물리계층 기능 처리부(50)로 셀 전송 가능 신호, 셀 시작, 바이트 클럭에 동기시켜 셀 데이타를 출력하는 출력자원 처리 수단(22)을 구비한 것을 특징으로 하는 확장 구조를 갖는 에이티엠(ATM) 계층 기능 처리 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950055869A 1995-12-23 1995-12-23 확장 구조를 갖는 에이티엠 계층 기능 처리 장치 KR0157152B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019950055869A KR0157152B1 (ko) 1995-12-23 1995-12-23 확장 구조를 갖는 에이티엠 계층 기능 처리 장치
JP32178196A JP2837660B2 (ja) 1995-12-23 1996-12-02 拡張構造を有するatm層機能処理装置
US08/761,498 US5812550A (en) 1995-12-23 1996-12-06 Asynchronous transfer mode (ATM) layer function processing apparatus with an enlarged structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950055869A KR0157152B1 (ko) 1995-12-23 1995-12-23 확장 구조를 갖는 에이티엠 계층 기능 처리 장치

Publications (2)

Publication Number Publication Date
KR970056414A true KR970056414A (ko) 1997-07-31
KR0157152B1 KR0157152B1 (ko) 1998-11-16

Family

ID=19444033

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950055869A KR0157152B1 (ko) 1995-12-23 1995-12-23 확장 구조를 갖는 에이티엠 계층 기능 처리 장치

Country Status (3)

Country Link
US (1) US5812550A (ko)
JP (1) JP2837660B2 (ko)
KR (1) KR0157152B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100432978B1 (ko) * 2001-11-02 2004-05-28 엘지전자 주식회사 방송용 채널에 대한 셀 제어 장치 및 방법

Families Citing this family (82)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69633114T2 (de) * 1996-06-19 2005-01-20 Motorola, Inc., Schaumburg ATM Leitungskarte und Verfahren zur Übertragung von Verbindungsspeicherdaten
JPH1023024A (ja) * 1996-07-03 1998-01-23 Sony Corp Atm交換装置およびその方法
US6172990B1 (en) * 1997-06-19 2001-01-09 Xaqti Corporation Media access control micro-RISC stream processor and method for implementing the same
KR100223298B1 (ko) * 1997-02-12 1999-10-15 서평원 광대역 종합 정보 통신망의 터미널 정합 장치
FI104601B (fi) * 1997-06-27 2000-02-29 Nokia Networks Oy Signalointisanomien käsittely ATM-solmussa
KR100241763B1 (ko) * 1997-06-28 2000-02-01 김영환 에이티엠 셀 다중화/역다중화 장치
US6141321A (en) * 1997-07-08 2000-10-31 Alcatel Networks Corporation Method and apparatus for the efficient processing of ABR cells in an ATM switch
US6034965A (en) * 1997-09-16 2000-03-07 Natural Microsystems Corporation Multi-stream associative memory architecture for computer telephony
JP3328179B2 (ja) * 1997-11-26 2002-09-24 日本電気株式会社 ネットワークトラフィック監視システム
US6167059A (en) * 1998-01-26 2000-12-26 Motorola Inc. Apparatus and method for transmitting data
US6311212B1 (en) * 1998-06-27 2001-10-30 Intel Corporation Systems and methods for on-chip storage of virtual connection descriptors
US6728249B2 (en) 1998-06-27 2004-04-27 Intel Corporation System and method for performing cut-through forwarding in an ATM network supporting LAN emulation
US6724767B1 (en) 1998-06-27 2004-04-20 Intel Corporation Two-dimensional queuing/de-queuing methods and systems for implementing the same
US6657959B1 (en) 1998-06-27 2003-12-02 Intel Corporation Systems and methods for implementing ABR with guaranteed MCR
US6604136B1 (en) 1998-06-27 2003-08-05 Intel Corporation Application programming interfaces and methods enabling a host to interface with a network processor
US6735773B1 (en) 1998-06-27 2004-05-11 Intel Corporation Method and apparatus for issuing commands to a network processor configured to provide a plurality of APIs
US6603768B1 (en) 1998-06-27 2003-08-05 Intel Corporation Multi-protocol conversion assistance method and system for a network accelerator
US6108331A (en) * 1998-07-10 2000-08-22 Upstate Systems Tec, Inc. Single medium wiring scheme for multiple signal distribution in building and access port therefor
DE19902436A1 (de) 1999-01-22 2000-07-27 Nokia Networks Oy Verfahren zum Konfigurieren bzw. Überwachen von Register aufweisenden Einrichtungen sowie Steuereinheit und ATM-Zelle
US6717951B2 (en) * 1999-12-29 2004-04-06 Intel Corporation Method and apparatus for determining priority of network packets
US7343413B2 (en) 2000-03-21 2008-03-11 F5 Networks, Inc. Method and system for optimizing a network by independently scaling control segments and data flow
US8380854B2 (en) 2000-03-21 2013-02-19 F5 Networks, Inc. Simplified method for processing multiple connections from the same client
US6769043B1 (en) * 2000-04-11 2004-07-27 Cisco Technology, Inc. Ensuring fair access to upstream trunk bandwidth in ATM subtended configurations
KR100428863B1 (ko) * 2001-06-14 2004-04-28 주식회사 현대시스콤 고속 비동기 전송 모드 물리계층 처리장치의 프로세서정합 장치
US6850526B2 (en) * 2001-07-06 2005-02-01 Transwitch Corporation Methods and apparatus for extending the transmission range of UTOPIA interfaces and UTOPIA packet interfaces
KR20030096715A (ko) * 2002-06-17 2003-12-31 한국전자통신연구원 Atm 계층 처리 장치 및 그 방법
US7366179B2 (en) * 2002-06-21 2008-04-29 Adtran, Inc. Dual-PHY based integrated access device
FR2884035B1 (fr) * 2005-04-04 2007-06-22 St Microelectronics Sa Interfacage de cicrcuits dans un circuit electronique integre
US20090247006A1 (en) * 2008-01-22 2009-10-01 Wi3, Inc., New York Network access point having interchangeable cartridges
US8806053B1 (en) 2008-04-29 2014-08-12 F5 Networks, Inc. Methods and systems for optimizing network traffic using preemptive acknowledgment signals
US20100051769A1 (en) * 2008-08-29 2010-03-04 Robert Tyson Pegboard attachment adapter
US8566444B1 (en) 2008-10-30 2013-10-22 F5 Networks, Inc. Methods and system for simultaneous multiple rules checking
US10157280B2 (en) 2009-09-23 2018-12-18 F5 Networks, Inc. System and method for identifying security breach attempts of a website
US9313047B2 (en) 2009-11-06 2016-04-12 F5 Networks, Inc. Handling high throughput and low latency network data packets in a traffic management device
US8868961B1 (en) 2009-11-06 2014-10-21 F5 Networks, Inc. Methods for acquiring hyper transport timing and devices thereof
US10721269B1 (en) 2009-11-06 2020-07-21 F5 Networks, Inc. Methods and system for returning requests with javascript for clients before passing a request to a server
US9141625B1 (en) 2010-06-22 2015-09-22 F5 Networks, Inc. Methods for preserving flow state during virtual machine migration and devices thereof
US10015286B1 (en) 2010-06-23 2018-07-03 F5 Networks, Inc. System and method for proxying HTTP single sign on across network domains
US8908545B1 (en) 2010-07-08 2014-12-09 F5 Networks, Inc. System and method for handling TCP performance in network access with driver initiated application tunnel
US8347100B1 (en) 2010-07-14 2013-01-01 F5 Networks, Inc. Methods for DNSSEC proxying and deployment amelioration and systems thereof
US9083760B1 (en) 2010-08-09 2015-07-14 F5 Networks, Inc. Dynamic cloning and reservation of detached idle connections
US8630174B1 (en) 2010-09-14 2014-01-14 F5 Networks, Inc. System and method for post shaping TCP packetization
US8463909B1 (en) 2010-09-15 2013-06-11 F5 Networks, Inc. Systems and methods for managing server resources
US8886981B1 (en) 2010-09-15 2014-11-11 F5 Networks, Inc. Systems and methods for idle driven scheduling
US8804504B1 (en) 2010-09-16 2014-08-12 F5 Networks, Inc. System and method for reducing CPU load in processing PPP packets on a SSL-VPN tunneling device
US8959571B2 (en) 2010-10-29 2015-02-17 F5 Networks, Inc. Automated policy builder
EP2633667B1 (en) 2010-10-29 2017-09-06 F5 Networks, Inc System and method for on the fly protocol conversion in obtaining policy enforcement information
US8627467B2 (en) 2011-01-14 2014-01-07 F5 Networks, Inc. System and method for selectively storing web objects in a cache memory based on policy decisions
US10135831B2 (en) 2011-01-28 2018-11-20 F5 Networks, Inc. System and method for combining an access control system with a traffic management system
US9246819B1 (en) 2011-06-20 2016-01-26 F5 Networks, Inc. System and method for performing message-based load balancing
US9270766B2 (en) 2011-12-30 2016-02-23 F5 Networks, Inc. Methods for identifying network traffic characteristics to correlate and manage one or more subsequent flows and devices thereof
US10230566B1 (en) 2012-02-17 2019-03-12 F5 Networks, Inc. Methods for dynamically constructing a service principal name and devices thereof
US9231879B1 (en) 2012-02-20 2016-01-05 F5 Networks, Inc. Methods for policy-based network traffic queue management and devices thereof
US9172753B1 (en) 2012-02-20 2015-10-27 F5 Networks, Inc. Methods for optimizing HTTP header based authentication and devices thereof
EP2853074B1 (en) 2012-04-27 2021-03-24 F5 Networks, Inc Methods for optimizing service of content requests and devices thereof
US10375155B1 (en) 2013-02-19 2019-08-06 F5 Networks, Inc. System and method for achieving hardware acceleration for asymmetric flow connections
US10187317B1 (en) 2013-11-15 2019-01-22 F5 Networks, Inc. Methods for traffic rate control and devices thereof
US10015143B1 (en) 2014-06-05 2018-07-03 F5 Networks, Inc. Methods for securing one or more license entitlement grants and devices thereof
US11838851B1 (en) 2014-07-15 2023-12-05 F5, Inc. Methods for managing L7 traffic classification and devices thereof
US10122630B1 (en) 2014-08-15 2018-11-06 F5 Networks, Inc. Methods for network traffic presteering and devices thereof
US10182013B1 (en) 2014-12-01 2019-01-15 F5 Networks, Inc. Methods for managing progressive image delivery and devices thereof
US11895138B1 (en) 2015-02-02 2024-02-06 F5, Inc. Methods for improving web scanner accuracy and devices thereof
US10834065B1 (en) 2015-03-31 2020-11-10 F5 Networks, Inc. Methods for SSL protected NTLM re-authentication and devices thereof
US11350254B1 (en) 2015-05-05 2022-05-31 F5, Inc. Methods for enforcing compliance policies and devices thereof
US10505818B1 (en) 2015-05-05 2019-12-10 F5 Networks. Inc. Methods for analyzing and load balancing based on server health and devices thereof
US11757946B1 (en) 2015-12-22 2023-09-12 F5, Inc. Methods for analyzing network traffic and enforcing network policies and devices thereof
US10404698B1 (en) 2016-01-15 2019-09-03 F5 Networks, Inc. Methods for adaptive organization of web application access points in webtops and devices thereof
US11178150B1 (en) 2016-01-20 2021-11-16 F5 Networks, Inc. Methods for enforcing access control list based on managed application and devices thereof
US10797888B1 (en) 2016-01-20 2020-10-06 F5 Networks, Inc. Methods for secured SCEP enrollment for client devices and devices thereof
US10791088B1 (en) 2016-06-17 2020-09-29 F5 Networks, Inc. Methods for disaggregating subscribers via DHCP address translation and devices thereof
US11063758B1 (en) 2016-11-01 2021-07-13 F5 Networks, Inc. Methods for facilitating cipher selection and devices thereof
US10505792B1 (en) 2016-11-02 2019-12-10 F5 Networks, Inc. Methods for facilitating network traffic analytics and devices thereof
US11496438B1 (en) 2017-02-07 2022-11-08 F5, Inc. Methods for improved network security using asymmetric traffic delivery and devices thereof
US10791119B1 (en) 2017-03-14 2020-09-29 F5 Networks, Inc. Methods for temporal password injection and devices thereof
US10812266B1 (en) 2017-03-17 2020-10-20 F5 Networks, Inc. Methods for managing security tokens based on security violations and devices thereof
US10931662B1 (en) 2017-04-10 2021-02-23 F5 Networks, Inc. Methods for ephemeral authentication screening and devices thereof
US10972453B1 (en) 2017-05-03 2021-04-06 F5 Networks, Inc. Methods for token refreshment based on single sign-on (SSO) for federated identity environments and devices thereof
US11122042B1 (en) 2017-05-12 2021-09-14 F5 Networks, Inc. Methods for dynamically managing user access control and devices thereof
US11343237B1 (en) 2017-05-12 2022-05-24 F5, Inc. Methods for managing a federated identity environment using security and access control data and devices thereof
US11122083B1 (en) 2017-09-08 2021-09-14 F5 Networks, Inc. Methods for managing network connections based on DNS data and network policies and devices thereof
US11658995B1 (en) 2018-03-20 2023-05-23 F5, Inc. Methods for dynamically mitigating network attacks and devices thereof
US11044200B1 (en) 2018-07-06 2021-06-22 F5 Networks, Inc. Methods for service stitching using a packet header and devices thereof

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5418786A (en) * 1994-06-17 1995-05-23 Motorola, Inc. Asynchronous transfer mode (ATM) method and apparatus for communicating status bytes in a manner compatible with the utopia protocol

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100432978B1 (ko) * 2001-11-02 2004-05-28 엘지전자 주식회사 방송용 채널에 대한 셀 제어 장치 및 방법

Also Published As

Publication number Publication date
KR0157152B1 (ko) 1998-11-16
JPH09200230A (ja) 1997-07-31
US5812550A (en) 1998-09-22
JP2837660B2 (ja) 1998-12-16

Similar Documents

Publication Publication Date Title
KR970056414A (ko) 확장 구조를 갖는 에이티엠(atm) 계층 기능 처리 장치
AU693084B2 (en) Controlled access ATM switch
US6307858B1 (en) ATM cell transmission system
CA1211824A (en) Time division multiplex switching network permitting communications between one or several calling parties and one or several called parties
JPH0851439A (ja) パケット処理装置
US6064670A (en) Matrix for switching between two multiplex groups
JPH03234137A (ja) シグナリングセルスイッチング方法及びシグナリングセルスイッチング方式
EP1254532B1 (en) Methods and apparatus for selecting the better cell from redundant streams within a cell-oriented environment
KR0174690B1 (ko) 교환기에서 비동기 전송모드 인터프로세서 통신셀의 다중화/역다중화방법 및시스템
EP0826293B1 (en) Switching network for transfer of data cells
KR910009004A (ko) 집적된 서비스 디지탈 네트워크(isdn)의 스피드적용 처리 및 스피드 적용을 위한 모노리드식 집적장치
KR19990004523A (ko) 에이티엠 셀 다중화/역다중화 장치
US20040202173A1 (en) Utopia level interface in ATM multiplexing/demultiplexing assembly
KR0146992B1 (ko) 에이티엠 셀 역다중화 제어장치
US20030058861A1 (en) Subscriber interfacing apparatus of an ATM switching system
JP2626507B2 (ja) Atmセル組立て分解装置
KR100220638B1 (ko) Atm 교환기와 ds1e 전송장치간의 정합장치
KR970002748B1 (ko) 에이티엠(atm) 교환기의 내부셀 생성장치
KR100318401B1 (ko) 아이엠티-2000 제어국 시스템의 에이티엠 셀다중화/역다중화 장치
KR100232496B1 (ko) 비동기 전송 모드의 사용자 망 인터페이스 장치
KR100270718B1 (ko) 비동기식전송모드 셀 멀티플렉싱 및 디멀티플렉싱 장치
KR200258690Y1 (ko) 패킷 데이터 처리를 위한 메모리 버스 장치
EP1914944A2 (en) ATM cell data transmission control
KR960027827A (ko) 광대역종합정보통신망에서 공용사용가능한 에이티앰(atm) 계층 셀수신기
GB2344488A (en) Permanent virtual circuit communication system

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130628

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20140627

Year of fee payment: 17

EXPY Expiration of term