KR200258690Y1 - 패킷 데이터 처리를 위한 메모리 버스 장치 - Google Patents

패킷 데이터 처리를 위한 메모리 버스 장치 Download PDF

Info

Publication number
KR200258690Y1
KR200258690Y1 KR2020010026970U KR20010026970U KR200258690Y1 KR 200258690 Y1 KR200258690 Y1 KR 200258690Y1 KR 2020010026970 U KR2020010026970 U KR 2020010026970U KR 20010026970 U KR20010026970 U KR 20010026970U KR 200258690 Y1 KR200258690 Y1 KR 200258690Y1
Authority
KR
South Korea
Prior art keywords
data
memory bus
channel
parallel
serial
Prior art date
Application number
KR2020010026970U
Other languages
English (en)
Inventor
이종찬
Original Assignee
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사 filed Critical 엘지전자주식회사
Priority to KR2020010026970U priority Critical patent/KR200258690Y1/ko
Application granted granted Critical
Publication of KR200258690Y1 publication Critical patent/KR200258690Y1/ko

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 고안은 패킷 데이터 처리를 위한 메모리 버스 장치에 관한 것으로, 특히 직렬(Serial) 데이터로 입력되는 메모리 버스(Memory Bus)의 데이터 중 필요한 데이터를 선별하여 이를 메인 메모리상에서 링크된 리스트를 이용하여 처리 및 전송하도록 한 패킷 데이터 처리를 위한 메모리 버스 장치에 관한 것이다.
본 고안에 의한 패킷 데이터 처리를 위한 메모리 버스 장치는 직렬 채널을 통해 클록과 프레임 동기 신호, 메모리 버스 데이터를 수신하여 병렬 데이터로 변환하는 직병렬 변환기와; 상기 병렬 변환된 데이터를 클록, 프레임 동기 신호에 의해 순차적으로 분류하여 각 채널 버퍼에 저장하는 채널 분류부와; 상기 채널 분류부에 의해 분류된 데이터를 저장하고, 이를 다른 곳으로 복사하는 DPRAM과; 현재 데이터를 기록한 위치를 클록과 프레임 동기 신호에 의해 카운트하여 표시하는 카운터와; 상기 DPRAM에 저장된 데이터 중에서 필요한 데이터를 선별하여 이를 링크된 리스트를 이용하여 복사 및 저장하는 메인 메모리를 포함하여 이루어진 것을 특징으로 한다.

Description

패킷 데이터 처리를 위한 메모리 버스 장치{Memory Bus System For Packet Data Processing}
본 고안은 패킷 데이터 처리를 위한 메모리 버스 장치에 관한 것으로, 특히 직렬(Serial) 데이터로 입력되는 메모리 버스(Memory Bus)의 데이터 중 필요한 데이터를 선별하여 이를 메인 메모리상에서 링크된 리스트를 이용하여 처리 및 전송하도록 한 패킷 데이터 처리를 위한 메모리 버스 장치에 관한 것이다.
일반적으로, 메모리 버스는 직렬(Serial) 라인(Line)을 통해 여러 채널들을 다중화하여 전송하며, 이에 대한 동기는 프레임 동기 신호, 클록에 맞추어 한다. 이때, 해당 클록과 프레임 동기 신호를 조절하여 한 프레임 내의 채널 수와 전송 속도를 조절할 수 있다.
한편, 메모리 버스(Memory Bus)는 ATM(Asynchronous Transfer Mode) 셀(Cell)을 받으면 로직(logic)에서 VPI/VCI(Virtual Path Identifier/Virtual Channel Identifier)를 통해 헤더(header) 정보를 검색한다.
헤더 정보를 검색한 후, 시스템에 할당된 채널로 분배하는데, 이때 입력되는 데이터는 스트림(stream) 데이터이다.
이와 같이, 시스템에 할당된 채널에 분배할 경우, 이때의 데이터가 스트림 데이터이기 때문에 수신량이 가변하는 패킷 데이터의 처리에는 바로 적용할 수 없는 문제점이 있었다.
또한, 종래에는 송신측과 수신측에 직렬 인터페이스를 고려하여 설계되었기 때문에 병렬 인터페이스를 필요로 하는 디바이스 또는 블록이 메모리 버스를 사용하게 되면, 이를 변형해야 하는 문제점이 있었다.
본 고안은 전술한 바와 같은 제반적인 문제점을 해결하기 위한 것으로, 그 목적은 직렬 데이터로 입력된 메모리 버스의 데이터 중 선별한 후, 이를 링크된 리스트를 이용하여 메인 메모리에 채널별로 쌓아놓고 처리를 함으로써 버퍼링(buffering)을 구현하는데 있다.
또한, 메모리 버스와 직접 인터페이스하기 어려운 병렬 디바이스 또는 블록과의 인터페이스를 구현하는데 있다.
도1은 본 고안에 의한 패킷 데이터 처리를 위한 메모리 버스 장치를 나타낸 도.
도2는 도1에 있어서, DPRAM에 병렬 데이터로 변환 저장된 데이터를 메인 메모리에 복사하는 구조를 도시한 도.
*도면의 주요 부분에 대한 부호의 설명*
10 : 직병렬 컨버터(Serial-to-Parallel Converter)
20 : DPRAM(Dual Port Random Access Memory)
30 : 메인 메모리(Main Memory)
40 : 채널 분배부(Channel Distributer)
50 : 카운터(Counter)
상기한 바와 같은 목적을 달성하기 위한 본 고안의 패킷 데이터 처리를 위한 메모리 버스 장치는 직렬 채널을 통해 클록과 프레임 동기 신호, 메모리 버스 데이터를 수신하여 병렬 데이터로 변환하는 직병렬 변환기와; 상기 병렬 변환된 데이터를 클록, 프레임 동기 신호에 의해 순차적으로 분류하여 각 채널 버퍼에 저장하는 채널 분류부와; 상기 채널 분류부에 의해 분류된 데이터를 저장하고, 이를 다른 곳으로 복사하는 DPRAM과; 현재 데이터를 기록한 위치를 클록과 프레임 동기 신호에 의해 카운트하여 표시하는 카운터와; 상기 DPRAM에 저장된 데이터 중에서 필요한 데이터를 선별하여 이를 링크된 리스트를 이용하여 복사 및 저장하는 메인 메모리를 포함하여 이루어진 것을 특징으로 한다.
이하에서 첨부된 도면을 참조하면서 본 고안에 의한 패킷 데이터 처리를 위한 메모리 버스 장치를 설명한다.
직렬 채널을 통해 클록, 프레임 동기 신호 및 직렬 데이터가 함께 전송되어 온 메모리 버스 데이터는 직병렬 변환기(Serial-to-Parallel Converter)(10)로 연결된다.
이때, 프레임 동기 신호와 클록에 의한 카운터(Counter)(50)는 첫 채널을 첫 데이터부터 시작해서 8비트(bit)씩 카운트하여 순차적으로 채널을 분류하고, 8비트가 완성되어 하나의 채널을 이루게 되면 채널 분배부(Channel Distributer)(40)에 이를 통보한다.
해당 채널 분배부(40)가 채널이 완성되었음을 통보받으면 0번 채널부터 8비트의 데이터를 DPRAM(Dual Port Random Access Memory)(20)에 저장하고, 다음 채널을 가르키도록 내부의 포인터(Pointer)를 이동시킨다.
이때, DPRAM(20)의 각 채널은 사용자가 미리 정한 크기 만큼 공간이 확보되어야 하며, 카운터(50)는 채널에 할당된 데이터 수 만큼 되면 다시 0으로 초기화되어야 한다.
전술한 바와 같이, 직렬 데이터를 수신하여 각 채널을 분류한 후, DPRAM에 쌓아주는데, 이때, 카운터(50)가 0으로 초기화되면, 기존에 저장해 두었던 데이터를 덮어쓰게 되므로, 해당 카운터(50)가 0으로 초기화되기 전에 이를 메인 메모리(30)에 복사하여 저장한다.
해당 메인 메모리(30)에 저장할 때, 링크된 리스트(Linked List)를 이용한 일정한 크기의 블록들에 순차적으로 저장하도록 하는데, 이전의 저장 동작 시 카운터(50) 값과 현재의 저장 동작 시 카운터(50) 값을 비교한 후 그 차이를 이용하여현재 복사해야 할 데이터의 수를 산출하여 각 채널마다 지정된 링크된 리스트에 차례로 쌓아놓는다.
이때, 위와 같이 수행되는 동작은 카운터(50)가 초기화되는 간격 보다 짧아야하며, 실시간 동작을 수행해야 한다.
만약, 초기화되는 시간 보다 늦게 해당 동작이 수행되어 기존의 데이터를 새로운 데이터가 덮어쓰게 된다면 데이터의 손실(Loss)이 생기게 된다. 만약, 들어온 데이터 중에서 처리해야 할 특정 포맷(format) 또는 스터핑(stuffing) 등의 기능이 필요하면, 링크된 리스트에 복사하기 전에 해당 작업을 하면 된다.
이와 같이 저장된 데이터는 필요한 때에 다른 블록이나 디바이스로 IPC, 혹은 병렬 포트를 통하여 송신할 수 있게 된다.
링크된 리스트에 복사할 경우, 다른 리스트를 가져오는 방법은 두 가지의 형태가 있다.
첫 번째는 특정 형태의 프레임을 구성하여 프레임 단위로 전송해야 할 경우 DPRAM(20)에서 메인 메모리(30)로 데이터를 전송하는 부분에서 프레임의 시작과 끝을 감지하여 적절한 시기에 새로운 리스트를 가져오는 것이다.
두 번째는 리스트의 데이터 블록 크기를 일정하게 정해놓고 현재 블록이 가득 차게 되면 다음 리스트를 가져오도록 하는 것이다.
본 고안의 장치는 전술한 실시예에 국한되지 않고 본 고안의 기술 사상의 허용하는 범위 내에서 다양하게 변형하여 실시할 수 있다.
이상에서 설명한 바와 같이 본 고안은 직렬 데이터로 입력된 메모리 버스의 데이터를 링크된 리스트를 이용하여 메인 메모리에 채널별로 쌓아놓고 필요에 따라 데이터 처리하여 버퍼링을 구현함으로써, 버퍼링되어 있는 데이터에 대한 처리 및 변경이 가능하고, 메모리 버스와 직접 인터페이스하기 힘든 병렬 디바이스 또는 블록과의 인터페이스를 쉽게 구현하는 효과가 있다.

Claims (3)

  1. 직렬 채널을 통해 클록과 프레임 동기 신호, 메모리 버스 데이터를 수신하여 병렬 데이터로 변환하는 직병렬 변환기와;
    상기 병렬 변환된 데이터를 클록, 프레임 동기 신호에 의해 순차적으로 분류하여 각 채널 버퍼에 저장하는 채널 분류부와;
    상기 채널 분류부에 의해 분류된 데이터를 저장하고, 이를 다른 곳으로 복사하는 DPRAM과;
    현재 데이터를 기록한 위치를 클록과 프레임 동기 신호에 의해 카운트하여 표시하는 카운터와;
    상기 DPRAM에 저장된 데이터 중에서 필요한 데이터를 선별하여 이를 링크된 리스트를 이용하여 복사 및 저장하는 메인 메모리를 포함하여 이루어진 것을 특징으로 하는 패킷 데이터 처리를 위한 메모리 버스 장치.
  2. 청구항 1에 있어서,
    상기 메인 메모리는 리스트의 데이터 블록 크기를 일정하게 정해놓고 현재 블록이 가득 채워지면 다음 리스트를 가져오는 것을 특징으로 하는 패킷 데이터 처리를 위한 메모리 버스 장치.
  3. 청구항 1에 있어서,
    상기 DPRAM은 카운터가 초기화되기 전에 이를 복사하여 메인 메모리에 저장하는 것을 특징으로 하는 패킷 데이터 처리를 위한 메모리 버스 장치.
KR2020010026970U 2001-09-04 2001-09-04 패킷 데이터 처리를 위한 메모리 버스 장치 KR200258690Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2020010026970U KR200258690Y1 (ko) 2001-09-04 2001-09-04 패킷 데이터 처리를 위한 메모리 버스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2020010026970U KR200258690Y1 (ko) 2001-09-04 2001-09-04 패킷 데이터 처리를 위한 메모리 버스 장치

Publications (1)

Publication Number Publication Date
KR200258690Y1 true KR200258690Y1 (ko) 2001-12-28

Family

ID=73068788

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2020010026970U KR200258690Y1 (ko) 2001-09-04 2001-09-04 패킷 데이터 처리를 위한 메모리 버스 장치

Country Status (1)

Country Link
KR (1) KR200258690Y1 (ko)

Similar Documents

Publication Publication Date Title
EP0809381B1 (en) ATM switching system
US5144619A (en) Common memory switch for routing data signals comprising ATM and STM cells
KR100269650B1 (ko) 회로 에뮬레이터된 atm 교환기에서 stm 셀을 스위칭시키기 위한 스위치 노드 및 방법
KR970056414A (ko) 확장 구조를 갖는 에이티엠(atm) 계층 기능 처리 장치
EP1189140B1 (en) Synchronization control device
US7149186B1 (en) Apparatus and method for rate adaptation control
US6775294B2 (en) Time slot assigner for communication system
US20030012214A1 (en) Hybrid time switch as a rotator tandem
RU2134024C1 (ru) Устройство и способ обработки элементов данных режима асинхронной передачи в системе коммутации режима асинхронной передачи
KR100339463B1 (ko) 고정길이셀의순차적스트림처리장치,비동기전송방식의스위치어댑터및스위칭유닛
KR20010102399A (ko) 데이터 통신
US6529510B1 (en) ATM switching apparatus and method thereof
EP1091289B1 (en) Device for processing sonet or SDH frames-DS0 to channel mapping
KR200258690Y1 (ko) 패킷 데이터 처리를 위한 메모리 버스 장치
EP1221647A1 (en) Virtual insertion of cells from a secondary source into a fifo
US5910953A (en) ATM interface apparatus for time-division multiplex highways
JPH0290834A (ja) Atm通話路装置及びatm回線終端装置
US6665298B1 (en) Reassembly unit and a method thereof
TW591399B (en) Bus frame protocol
US7145908B1 (en) System and method for reducing jitter in a packet transport system
US7515598B2 (en) Configurable transmit and receive system interfaces for a network device
JPH0310543A (ja) 広帯域isdn用宅内系構成方式
JPH11341056A (ja) 多重化装置
EP1091302B1 (en) Device for processing SONET or SDH frames on a PCI bus
KR100271522B1 (ko) 고정비트율 멀티미디어 서비스를 위한 비동기전송모드 적응계층1(aal1) 송신처리장치

Legal Events

Date Code Title Description
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20081128

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee