KR970056061A - 에지 검출 신호 처리 방법 - Google Patents

에지 검출 신호 처리 방법 Download PDF

Info

Publication number
KR970056061A
KR970056061A KR1019960058243A KR19960058243A KR970056061A KR 970056061 A KR970056061 A KR 970056061A KR 1019960058243 A KR1019960058243 A KR 1019960058243A KR 19960058243 A KR19960058243 A KR 19960058243A KR 970056061 A KR970056061 A KR 970056061A
Authority
KR
South Korea
Prior art keywords
input signal
value
guard
signal
stored
Prior art date
Application number
KR1019960058243A
Other languages
English (en)
Inventor
요이찌 네기시
스티븐 지. 슈크
다니엘 비. 슈왈츠
크리스토퍼 케이. 와이. 천
Original Assignee
이데이 노브유끼
소니 가부시끼가이샤
빈센트 비. 인그라시아
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP7344802A external-priority patent/JPH09163441A/ja
Application filed by 이데이 노브유끼, 소니 가부시끼가이샤, 빈센트 비. 인그라시아, 모토로라 인코포레이티드 filed Critical 이데이 노브유끼
Publication of KR970056061A publication Critical patent/KR970056061A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • H03K5/1534Transition or edge detectors

Abstract

에지 검출 신호 처리 회로(10)는 입력 신호(14)가 한 상태에서 다른 상태로 천이되는 시기를 결정하는 데에 사용되는 상위 보호대(19) 및 하위 보호대(26) 극한을 설정한다. 입력 신호는 샘플링되고 입력 신호의 상한 또는 하한은 저장된다. 저장된 값(18)은 보호대 극한을 세트하는데에 사용된다. 입력 신호는 상위 및 하위 보호대 극한과 비교되고 보호대의 신호(31)가 형성된다. 보호대의 신호는 출력 신호(38)의 형성 및 저장된 입력 신호값(18)의 변경을 제어하는데에 사용된다.

Description

에지 검출 신호 처리 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 에지 검출 신호 처리 회로를 도시하는 개략도.
제2도는 본 발명에 따른 제1도에 도시된 회로의 일부의 동작을 도시하는 타이밍도.
제3도는 본 발명에 따른 제1도의 회로의 일부를 도시하는 개략도.
제4도는 본 발명에 따른 제1도의 회로의 다른 일부를 도시하는 개략도.

Claims (5)

  1. 상위값과 하위값을 갖는 입력 신호를 수신하는 단계와; 상기 상위값과 상기 하위값 주위의 보호대 극한을 설정하는 단계 및; 상기 입력 신호가 상기 보호대 극한 외부에서 천이된 후 상기 입력 신호에 대응하는 출력을 형성하는 단계를 포함하는 것을 특징으로 하는 에지 검출 신호 처리 방법.
  2. 제1항에 있어서, 상기 보호대 극한을 설정하는 단계는, 상기 상위값과 상기 하위값중 하나를 저장 요소(16)에 저장하여 저장된 입력 신호값을 형성하는 단계 및, 상기 저장된 입력 신호값을 사용하여 상기 보호대 극한을 형성하는 단계를 포함하는 것을 특징으로 하는 에지 검출 신호 처리 방법.
  3. 제1항에 있어서, 상기 입력 신호에 대응하는 출력을 형성하는 단계는, 상기 보호대 극한 외부에서의 입력 천이를 검출하는 단계와, 상기 입력 천이이후 지연시간만큼 지연시키는 단계 및, 상기 지연 시간이후 상기 입력 신호에 대응하는 줄력을 형성하는 단계를 포함하고, 상기 입력 신호는 상기 지연 시간이후 유지되는 것을 특징으로 하는 에지 검출 신호 처리 방법.
  4. 제1입력 신호값을 제1저장값으로 저장요소(16)에 저장하는 단계와; 상기 제1저장값보다 작은 제1하위 보호대 신호를 발생시키는 단계와; 상기 제1저장값보다 큰 제1상위 보호대 신호를 발생시키는 단계와; 상기 제1상위 보호대 신호 및 상기 제1하위 보호대 신호를 발생시킨 후, 제1출력신호를 형성하는 단계 및; 상기 입력 신호가 상기 제1상위 보호대 신호보다 커지거나 상기 제1하위 보호대 신호보다 작아진 후, 상기 입력 신호의 값을 상기 제1저장값에서 제2저장값으로 변경시키는 단계를 포함하는 것을 특징으로 하는 에지 검출 신호 처리 방법.
  5. 입력 신호를 샘플링하여 제1최대 입력 신호값을 저장 요소(16)에 저장하는 단계와; 상기 제1최대 입력 신호 값보다 작은 보호대 신호를 발생시키는 단계와; 상기 보호대 신호와 상기 입력 신호를 비교하는 단계 및; 상기 입력 신호를 샘플링하여 상기 제1최대 입력 신호값과 다른 제2최대 입력 신호값을 저장하는 단계를 포함하는데; 상기 제2최대 입력 신호값은 상기 입력 신호가 상기 보호대 신호보다 작을 때 상기 저장요소(16)에 저장되는 것을 특징으로 하는 에지 검출 신호 처리 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960058243A 1995-12-06 1996-11-27 에지 검출 신호 처리 방법 KR970056061A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP95-344802 1995-12-06
JP7344802A JPH09163441A (ja) 1995-12-06 1995-12-06 携帯電話機およびそのネットワーク
US57872595A 1995-12-26 1995-12-26
US578,725 1995-12-26

Publications (1)

Publication Number Publication Date
KR970056061A true KR970056061A (ko) 1997-07-31

Family

ID=66483428

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960058243A KR970056061A (ko) 1995-12-06 1996-11-27 에지 검출 신호 처리 방법

Country Status (1)

Country Link
KR (1) KR970056061A (ko)

Similar Documents

Publication Publication Date Title
KR920009082A (ko) 천이에 의해 래치하는 어드레스 버퍼 회로와 그 버퍼링을 제어하는 방법
KR880005746A (ko) 반도체집적회로
KR970056064A (ko) 신호 처리 방법
KR950001777A (ko) 반도체 기억 장치
KR960042733A (ko) 반도체 기억장치의 데이터 입력회로
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR920022677A (ko) 주파수 체배기
KR960705273A (ko) 고속 전송 게이트 스위치를 사용한 스캔 테스트 회로(scan test circuit using fast transmission gate switch)
JP2532740B2 (ja) アドレス遷移検出回路
KR970060222A (ko) 동기형 반도체 메모리 장치
KR870010735A (ko) 동기 분리기
KR970056061A (ko) 에지 검출 신호 처리 방법
KR870010692A (ko) 주파수 체배회로
KR930022173A (ko) 마이크로컴퓨터
KR860007550A (ko) 주파수 판정회로
KR850006817A (ko) 위상동기회로
KR970056071A (ko) 디지털 신호 처리 방법
KR890015062A (ko) 촛점 제어장치
KR920014182A (ko) 동기신호 검출회로
KR920017354A (ko) 엣지 검출 기능을 갖는 펄스 발생회로
KR960024965A (ko) 인터럽트에 의한 보드실탈장 감지회로
KR970002379A (ko) 레이더신호 적분방법
KR900000857A (ko) 포커스 제어회로
KR960042311A (ko) 신호의 최대값 검출방법 및 회로
KR910016211A (ko) 톤 주기를 이용한 톤 검출방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination