KR970049678A - 데이터 패스 장치 - Google Patents

데이터 패스 장치 Download PDF

Info

Publication number
KR970049678A
KR970049678A KR1019950066824A KR19950066824A KR970049678A KR 970049678 A KR970049678 A KR 970049678A KR 1019950066824 A KR1019950066824 A KR 1019950066824A KR 19950066824 A KR19950066824 A KR 19950066824A KR 970049678 A KR970049678 A KR 970049678A
Authority
KR
South Korea
Prior art keywords
out buffer
data
multiplexer
latches
buffer
Prior art date
Application number
KR1019950066824A
Other languages
English (en)
Inventor
도기종
박명식
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950066824A priority Critical patent/KR970049678A/ko
Publication of KR970049678A publication Critical patent/KR970049678A/ko

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

데이터의 확장성 및 기능성을 향상시킨 개선된 데이터 패스 장치가 개시된다. 본 발명에 따른 데이터 패스 장치는 중앙 처리 장치와 메모리 혹은 서로 다른 데이터 버스 사이의 데이터 패스를 제공하는 장치에 있어서, 앞단 버퍼의 출력을 순차로 래치하도록 직렬로 접속된 복수의 래치를 구비하는 제1선입선출 버퍼; 앞단 버퍼의 출력을 순차로 래치하도록 직렬로 접속된 복수의 래치를 구비하며 상기 제1선입선출 버퍼와 상보적으로 동작하는 제2선입선출 버퍼; 그에 인가되는 선택 신호에 응답하여 상기 제1선입선출 버퍼에 구비된 래치들의 출력을 선택적으로 출력하는 제1멀티플렉서; 그에 인가되는 선택 신호에 응답하여 상기 제2선입선출 버퍼에 구비된 래치들의 출력을 선택적으로 출력하는 제2멀티플렉서; 및 데이터 전송 클럭을 계수하여 상기 제1선입선출 버퍼 및 제2선입선출 버퍼의 인에이블 신호, 제1멀티플렉서 및 제2멀티플렉서의 선택 신호를 제공하는 계수제어부를 포함함을 특징으로 한다. 본 발명에 따른 데이터 패스 장치는 내부에 계수제어부를 구비함으로써 입출력 보드의 구성을 간략하게 할 수 있는 효과를 갖는다.

Description

데이터 패스 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 데이터 패스 장치를 보이는 블록도이다.

Claims (5)

  1. 중앙 처리 장치와 메모리 혹은 서로 다른 데이터 버스 사이의 데이터 패스를 제공하는 장치에 있어서, 앞단 버퍼의 출력을 순차로 래치하도록 직렬로 접속된 복수의 래치를 구비하는 제1선입선출 버퍼; 앞단 버퍼의 출력을 순차로 래치하도록 직렬로 접속된 복수의 래치를 구비하며 상기 제1선입선출 버퍼와 상보적으로 동작하는 제2선입선출 버퍼; 그에 인가되는 선택 신호에 응답하여 상기 제1선입선출 버퍼에 구비된 래치들의 출력을 선택적으로 출력하는 제1멀티플랙서; 그에 인가되는 선택 신호에 응답하여 상기 제2선입선출 버퍼에 구비된 래치들의 출력을 선택적으로 출력하는 제2멀티플렉서; 및 데이터 전송 클럭을 계수하여 상기 제1선입선출 버퍼 및 제2선입선출 버퍼의 인에이블 신호, 제1멀티플렉서 및 제2멀티플렉서의 선택 신호를 제공하는 계수제어부를 포함하는 데이터 패스 장치.
  2. 제1항에 있어서, 상기 제1선입선출 버퍼와 제2선입선출 버퍼는 동일한 데이터 버스에서 제공되는 데이터를 입력함을 특징으로 하는 데이터 패스 장치.
  3. 제1항에 있어서, 상기 계수제어부에서 제공되는 인에이블 및 선택 신호 혹은 외부에서 제공되는 선택 신호를 선택하여 상기 제1선입선출 버퍼, 제2선입선출 버퍼, 제1멀티플렉서, 그리고 제2멀티플렉서에 제공하는 제3멀티플렉서를 더 구비함을 특징으로 하는 데이터 패스 장치.
  4. 제1항에 있어서, 상기 계수제어부는 상기 제1선입선출 버퍼에 구비된 모든 래치들에 데이터가 래치된 후 상기 제2선입선출 버퍼에 구비된 모든 래치들에 데이터를 래치시키고, 상기 제1선입선출 버퍼 또는 제2선입선출 버퍼에 기록된 데이터가 비동시적으로 읽혀지도록 제어를 행함을 특징으로 하는 데이터 패스 장치.
  5. 제1항에 있어서, 상기 계수제어부는 데이터 전송 클럭마다 상기 제1선입선출 버퍼와 제2선입선출 버퍼에 교번적으로 데이터를 래치시키고, 상기 제1선입선출 버퍼와 제2선입선출 버퍼에 래치된 데이터가 동시에 읽혀지도록 제어를 행함을 특징으로 하는 데이터 패스 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950066824A 1995-12-29 1995-12-29 데이터 패스 장치 KR970049678A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950066824A KR970049678A (ko) 1995-12-29 1995-12-29 데이터 패스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950066824A KR970049678A (ko) 1995-12-29 1995-12-29 데이터 패스 장치

Publications (1)

Publication Number Publication Date
KR970049678A true KR970049678A (ko) 1997-07-29

Family

ID=66637171

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950066824A KR970049678A (ko) 1995-12-29 1995-12-29 데이터 패스 장치

Country Status (1)

Country Link
KR (1) KR970049678A (ko)

Similar Documents

Publication Publication Date Title
KR900014984A (ko) 2개 비동기 클럭신호간의 시간지연의 출력신호표시를 제공하는 회로소자와 방법
SE9500289D0 (sv) Dataöverföringssystem
KR940007649A (ko) 디지탈 신호 처리장치
KR970002679A (ko) 피씨아이(pci) 버스에서 플러그/플레이를 위한 배치회로
KR970049678A (ko) 데이터 패스 장치
KR850000859A (ko) 정보신호의 전송 방식
KR920001830A (ko) 입력가중형 트랜스 버셜필터
KR910014805A (ko) 디지탈신호처리장치
TW208742B (en) A data buffer device
KR100200736B1 (ko) 마이콤 인터페이스 장치
KR970029070A (ko) 입출력데이타의 크기를 달리하는 선입선출메모리장치 및 그 방법
JP3118518B2 (ja) デジタル通信装置
KR940004642A (ko) 컬럼 어드레스 래치신호 발생장치
KR960025080A (ko) 선입선출기능을 가진 직렬인터페이스 입출력장치
KR920005061A (ko) 음원 ic의 입력데이타 처리 및 동기화장치
KR920000069A (ko) 병렬, 직렬 출력 변환기능을 내장하는 메모리 ic
KR960003488A (ko) 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위치 장치 및 방법
KR970051236A (ko) 반도체 메모리 장치의 사이클타임 측정장치
KR920000047A (ko) 음향 데이타 출력회로
KR970024559A (ko) 클럭발생 장치
KR960020142A (ko) 디지틀 데이터 속도 정합용 선입 선출 메모리 장치
KR930022201A (ko) 선입선출 감시 시스템
KR910015938A (ko) 리프레임시 버퍼의 딜레이를 제거한 독립 동기 구성회로
KR960027878A (ko) Sscop부계층의 전송버퍼 삭제회로
KR970028942A (ko) 에러 계수기의 초기화 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination